数子电路基础习题及答案.docx
《数子电路基础习题及答案.docx》由会员分享,可在线阅读,更多相关《数子电路基础习题及答案.docx(49页珍藏版)》请在三一办公上搜索。
1、数子电路基础习题及答案习题答案 第三章 门电路 一、 填空 1. 用以实现 基本逻辑运算和复合逻辑运算 的单元电路称为门电路。 2. 常用的门电路在逻辑功能上有 与门、或门、非门、与非门、或非门、异或门 等几种。 3. 正逻辑是指 以高电平表示逻辑1,低电平表示逻辑0 。 4. 负逻辑是指 以低平表示逻辑1,高电平表示逻辑0 。 5. 反相器的输入特性是指 从反相器输入端看进去的输入电压与输入电流的关系 。 6. 反相器的输出特性是指 从反相器输出端看进去的输出电压与输出电流的关系 。 7. 两个OD与非门线与后,实际的逻辑关系是 与或非 。 8. 噪声容限示意图如下图所示。反相器输入为高电平
2、时的噪声容限公式是 VNH=VOH(min)-VIH(min) ,低电平时的噪声容限公式是VNL=VIL(max)-VOL(max) 。 9. TTL门电路的输入端负载特性用公式表达为 vI=RP(VCC-vBE1)。 R1+RP10. 三态门的输出是 高电平 、 低电平 和 高阻态 。 二、 输入信号的高、低电平分别是5V和0V,R1为3.3 k,R2为10 k,RC为1 k,VCC为5V,VEE为-8V,三极管的为20,饱和压降与饱和导通时的内阻忽略。计算输入高、低电平时对应的输出电平。 答案: 1 vB=vI-RB=当vI=VIL=0V时, vI-VEEv+8R1=(vI-I3.3)VR
3、1+R213.3R1R23.310=kW=2.5kWR1+R213.30+83.3)V=-2V 13.3vB=(0-发射结反偏,三极管截止,iC=0,vO=VCC=5V。 当vI=VIH=5V时, vB=(0-0+83.3)V=-2V 13.3iB=vB-VBE1.8-0.7=A=0.44mA 3RB2.510深度饱和时三极管的基极电流为 IBSVCC5=A=0.25mA 3bRC20110满足iBIBS,故三极管处于深度饱和状态,vO0V。 三、分析图示电路的逻辑功能。 答案:详见教材P116 2 四、输入电压波形如图所示,试画出电路的输出电压波形。 答案: 五、已知图中各门电路都是74系列
4、门电路,指出各门电路的输出是什么状态。 答案:Y1为高电平;Y2为低电平;Y3为低电平;Y4为低电平。 六、74系列TTL与非门组成如图电路。试求前级门GM能驱动多少个负载门?门GM输出高 电平VOH3.2V,低电平VOL0.4V,输出低电平时输出电流最大值IOLmax=16 mA,输出高 电平时输出电流最大值IOHmax= -0.4mA, 与非门的电流IIL-1.6mA,IIH0.04 mA。 答案: 在满足VOL0.4V的条件下,求得可驱动的负载门数目为 N1IOL(max)IIL(max)=16=10 1.6 3 在满足VOH3.2V的条件下,求得可驱动的负载门数目为 N2IOH(max
5、)pIIH(max)=0.4=5 20.04因此GM最多能驱动5个同样的与非门。 七、上题中,若门均为74系列TTL或非门,而其它条件不变,门的参数与上题相同,那么 前级门GM能驱动多少个负载门? 答案: 在满足VOL0.4V的条件下,求得可驱动的负载门数目为 N1IOL(max)2IIL(max)=16=5 21.6在满足VOH3.2V的条件下,求得可驱动的负载门数目为 N2IOH(max)pIIH(max)=0.4=5 20.04因此GM最多能驱动5个同样的或非门。 八、计算图中上拉电阻RL的阻值范围。前级输出门均为74LS系列OC门,电源VCC=5V, 输出高电平VOH3.2V,输出低电
6、平VOL0.4V。输出管截止时漏电流IOH0.1mA,低电平 输出时允许的最大负载电流IOL(max)=8 mA,后级负载门为74系列TTL与非门,输入电流 IIL-0.4mA,IIH0.02 mA。 答案: 4 RL 的最大允许值为 RL(ma=x)VCC-VOH5-3.2 =kW=4.0W9knIOH+mIIH30.+170.02RL 的最小允许值为 RL(mi=n)VCC-VOL5-0.4 =kW=0.6W8kIOL(ma-mI0.4x)I8L-3故RL 的取值范围应为 0.68W。kRL4.0W9k 九、计算图中上拉电阻RL的阻值范围。前级输出门均为74LS系列OC门,电源VCC=5V
7、,输出高电平VOH3.2V,输出低电平VOL0.4V。输出管截止时漏电流IOH0.1mA,低电 平输出时允许的最大负载电流IOL(max)=8 mA,后级的74系列TTL或非门,输入电流IIL-0.4mA,IIH0.02 mA;后级的74系列TTL非门,输入电流IIL-0.4mA,IIH0.02 mA。 答案: RL 的最大允许值为 RL(ma=x)VCC-VOH5-3.2=kW=6Wk nIOH+mIIH20.+150.02RL 的最小允许值为 RL(mi=n)VCC-VOL5-0.4 =kW=0.7W7kIOL(ma-mI0.4x)I8L-5故RL 的取值范围应为 0.77W。 kRL6W
8、k 5 十、三个三态门的输出接到数据总线上,如图所示。 简述数据传输原理。 若门G1发送数据,各三态门的使能端子应置何种电平? 答案: 数据传输原理:工作过程中控制各个反相器的EN端轮流等于1,而且任何时候仅有一个等于1,便可轮流把传输到各个反相器输出端的信号送到总线上,而互不干扰。 若门G1发送数据,各三态门的使能端子应置于EN1=1,EN2=EN3=0。 6 习题答案 第四章 组合逻辑电路 一、填空 1. 数字电路分成两大类,一类是 组合逻辑电路 ,另一类是 时序逻辑电路 。 2. 组合逻辑电路在逻辑功能上的共同特点是 任意时刻的输出仅仅取决于该时刻的输入,与电路原来的状态无关 。 3.
9、组合逻辑电路的分析是指 由给定的逻辑电路,通过分析找出电路的逻辑功能来 。 4. 组合逻辑电路通常采用的设计方法分为 进行逻辑抽象 、 写出逻辑函数式 、 选定器件类型 、 将逻辑函数化简或变换成适当的形式 和 由化简或变换后的逻辑函数式,画出逻辑电路图 五个 步骤。 5. 逻辑状态赋值是指 以二值逻辑的0、1两种状态分别代表输入变量和输出变量的两种不同状态 。 6. 编码器的逻辑功能是 将输入的每一个高、低电平信号编成一个对应的二进制代码 。 7. 译码器的逻辑功能是 将每个输入的二进制代码译成对应的输出高、低电平信号或另外一个代码 。 8. 用具有n位地址输入的数据选择器,可以产生任何形式
10、输入变量数不大于 n+1 的组合逻辑函数。 9. 竞争是指 门电路两输入信号同时向相反的逻辑电平跳变的现象 。 10.竞争-冒险是指 由于竞争而在电路输出端可能产生尖峰脉冲 的现象。 二、分析图示电路的逻辑功能。在保证逻辑功能不变的情况下,此电路可否用非门和与非门构成,试画出电路图。 答案: 根据逻辑电路图写出逻辑表达式:Y=ABC+ABC+ABC 列出真值表: 由真值表可见这是一个奇偶判别电路。 即当输入A、B、C中有偶数个1时,输出 Y等于1。而当输入A、B、C中有奇数个1 或全为0时,输出Y等于0。 若用非门和与非门构成电路,则逻辑表 达式应变换成与非式。 Y=(ABC+ABC+ABC)
11、 = (ABC)(ABC)(ABC)7 三、试分析图示(a)和(b)两电路是否具有相同的逻辑功能。如果相同,它们实现的是何逻辑功能。 答案: 根据逻辑电路图写出逻辑表达式: (a) Y=(A(AB)+B(AB)=A(A+B)+B(A+B)=AB+AB (b) Y=(A+B)(A+B)=AB+AB 可见,两电路具有相同的逻辑表达式,因此逻辑功能相同。电路实现的是异或逻辑功能。 四、试分析图示电路的逻辑功能。 答案: 根据逻辑电路图写出逻辑表达式: Y=(A+C)B)(AC+B)=ABC+ABC 列出真值表: 由真值表可见这是一个同或门电路。即当输入A、 B、C相同时,输出Y等于1。而当输入A、B
12、、 C不同时,输出Y等于0。 五、用两片74HC148接成16线-4线优先编码器。 8 六、用两片74HC138接成4线-16线译码器。 七、分析图示电路的逻辑功能。各输出为1时,分别表示什么含义? 答案: 根据逻辑电路图写出逻辑表达式: Y1=A(AB)=A(A+B)=ABY2=(Y1+Y3)=(AB+AB)=AB+AB Y=B(AB)=B(A+B)=AB3此电路的逻辑功能为1位数值比较器。当Y1=1时,表示二进制数AB ;当Y2=1时,表示二进制数A=B ;当Y3=1时,表示二进制数A B 。 9 八、用四选一数据选择器实现三变量函数。 Z=ABC+AC+ABC 答案: 若采用卡诺图法,令
13、A1=B A0=C D0=A;D1=A;D2=0;D3=1 九、用3线-8线译码器74HC138和门电路产生如下函数。用8选1数据选择器74HC151实现函数Y2。 Y1=AC+BCY2=ABC+ABC+BC Y3=BC+ABC答案: Y1=AC+BC=ABC+ABC+ABC=m7+m5+m1Y2=ABC+ABC+BC=ABC+ABC+ABC+ABC=m1+m4+m7+m3 Y3=BC+ABC=ABC+ABC+ABC=m4+m0+m5m7 令A2=A A1=B A0=C 则 Y0Y7 m0m5m7)Y1=m7+m5+m1=(m1m3m4m7) Y2=m1+m4+m7+m3=(m1m4m5)Y3
14、=m4+m0+m5=(m0 10 当用8选1数据选择器74HC151实现函数Y2时,令A2=A A1=B A0=C 则 D1=D3=D4=D7=1 D0=D2=D5=D6=0 十、用4线-16线译码器74LS154和门电路产生如下函数。 Y=ACD+ABCD+BC+BCD 答案: Y=ACD+ABCD+BC+BCD=m3+m6+m7+m9+m13+m14+m15 =(m3m6m7m9m13m14m15) m0m15 令A3=A A2=B A1=C A0=D 则 Y0Y15 11 十一、某工厂有三个车间和一个自备电站,站内有两台发电机X和Y。Y的发电能力是X的两倍。如果一个车间开工,只起动X即可
15、;如果两个车间同时开工,只起动Y即可;如果三个车间同时开工,则X和Y都要起动。试设计一个控制发电机X、Y起动和停止的逻辑电路。 用全加器实现。 用译码器实现。 用门电路实现,门电路种类不限。 答案: 用E、F、G三个变量作为输入变量分别对应三个车间,并设车间开工为1,不开工为0; X、Y两个变量作为输出变量分别对应两台发电机,并设电机启动为1,停止为0。 根据题意可列真值表: 由真值表写出逻辑表达式: X=EFG+EFG+EFG+EFG Y=EFG+EFG+EFG+EFG 用全加器实现 令CI=E A=F B=G 则S=X CO=Y 12 用译码器实现。 m2m4m7) X=EFG+EFG+E
16、FG+EFG=m1+m2+m4+m7=(m1m5m6m7) Y=EFG+EFG+EFG+EFG=m3+m5+m6+m7=(m3m7 令A2=E A1=F A0=G 则 Y0Y7 m0用门电路实现,门电路种类不限。 X=EFG+EFG+EFG+EFGY=EFG+EFG+EFG+EFG =G(EF+EF)+G(EF+EF) =G(EF+EF)+EF(G+G) =G(EF)+G(EF) =G(EF)+EF =EFG 13 习题答案 第五章 触发器 1. 触发器是能够记忆一位二值信号的基本逻辑单元。 2. 触发器有两个稳定的状态,可用来存储数码 0和 1 。触发器按其逻辑功能可分为 RS 触发器、 D
17、 触发器、 JK 触发器、 T 触发器等四种类型。按触发方式可以分为: 电平触发 、 脉冲触发 、 边沿触发 。 3. 触发器有 两 个稳定状态,通常用 Q 端的输出状态来表示触发器的状态。 4. 或非门构成的SR锁存器的输入为 S=1、R=0,当输入S变为0时,触发器的输出将会。 置位 复位 不变 5. 与非门构成的SR锁存器的输入为S=0 、 R=0,当两输入的0状态同时消失时,触发器的输出状态为 Q=0 、 Q=1 状态不确定 Q=1 Q=1 、 Q=0 Q=1 、6. 触发器引入时钟脉冲的目的是 改变输出状态 改变输出状态的时刻受时钟脉冲的控制 保持输出状态的稳定性 7. 与非门构成的
18、SR锁存器的约束条件是 S+R=0 S+R=1 SR=0 SR=1 8. “空翻”是指 在时钟信号作用时,触发器的输出状态随输入信号的变化发生多次翻转 触发器的输出状态取决于输入信号 触发器的输出状态取决于时钟信号和输入信号 总是使输出改变状态 9. JK触发器处于翻转时,输入信号的条件是 (A)J=0 , K=0 (B)J=0 , K=1 (C) J=1 , K=0 (D)J=1 , K=1 10. J=K=1时,JK触发器的时钟输入频率为120Hz,Q输出为 保持为高电平 保持为低电平 频率为60Hz的方波 频率为240Hz的方波 11. JK触发器在CP的作用下,要使Q=Q,则输入信号为
19、 J=K=0 J=1 , K=0 J=K=Q J=0 , K=1 12. 下列触发器中,没有约束条件的是 SR锁存器 主从JK触发器 钟控RS触发器 13. 某JK触发器工作时,输出状态始终保持为1,则可能的原因有 无时钟脉冲输入 J=K=1 J=K=0 J=1 , K=0 14. 归纳基本RS触发器、同步触发器、主从触发器和边沿触发器触发翻转的特点。 答: 14 *基本的RS触发器的动作特点是在输入信号S和R的全部作用时间内,都能直接改变输出端Q状态。 同步RS触发器的动作特点是在CP=1的全部时间内,S和R的变化都将引起触发器状态的相应改变。 主从触发器的动作特点是触发器的翻转分两步动作:
20、第一步,在CP=1的期间主触发器接收输入端的信号被置成相应的状态,从触发器不动。第二步,在CP的下降沿到来时从触发器按照主触发器的状态翻转。因为主触发器本身是一个同步RS触发器,所以在CP=1的全部时间内输入信号都将对主触发器起控制作用。 边沿触发器翻转特点是触发器的状态仅取决于CP信号的上升沿或下降沿到达时输入端的逻辑状态,而在这之前或以后,输入信号的变化对触发器的状态没有影响。 15. 画出由与非门组成的SR锁存器输出端Q 、 R的电压波形如图 Q的电压波形,输入端S 、中所示。 答案: 3. 画出图中由或非门组成的SR锁存器输出端Q 、 Q的电压波形,其中输出入端S,R的电 压波形如图中
21、所示。 答案: 4. 由或非门组成的触发器和输入端信号如图所示,设触发器的初始状态为1,画出输出端 Q的波形。 答案: 15 5. 在下图电路中,若CP、S、R的电压波形如图中所示,试画出Q的波形,假定触发器的 初始状态为Q=0。 答案: 6. 若主从结构RS触发器各输入端的电压波形如图中所示,试画出Q 、 Q端对应的电压波 形。设触发器的初始状态为Q=0。 答案: 16 7. 已知主从结构JK触发器输入端J、K和CP的电压波形如图所示,试画出Q 、 Q端对应 的波形。设触发器的初始状态为Q = 0。 答案: 8. 图示电路中,已知CP和输入信号T的电压波形,试画出触发器输出端Q 、 Q的电压
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 电路 基础 习题 答案
链接地址:https://www.31ppt.com/p-3558824.html