实验四计数译码和显示电路大山.docx
《实验四计数译码和显示电路大山.docx》由会员分享,可在线阅读,更多相关《实验四计数译码和显示电路大山.docx(5页珍藏版)》请在三一办公上搜索。
1、实验四 计数译码和显示电路大山中原工学院 实验四 计数、译码和显示电路 一、实验目的 1、掌握中规模集成计数器的逻辑功能和使用方法; 2、了解译码器与显示器的作用; 3、学习集成触发器构成计数器的方法; 二、实验要求 1、画出74LS90外引线排列图,复位/计数功能表; 2、根据74LS90的逻辑电路图,熟悉其各种功能; 3、画出实验要求实现的六进制、九进制、七进制、二十四进制以及六十进制的接线逻辑图; 4、复习计数器电路的工作原理; 5、复习实现任意进制计数的方法。 三、主要实验设备 数字逻辑箱一个 示波器一台 万用表一个 型号为74LS90、74LS20、74LS00等的集成逻辑门若干 四
2、、实验原理 计数器是典型的时序逻辑电路,它用来累计和记忆输入脉冲的个数。计数是数字系统中很重要的基本操作,集成计数器是最广泛应用的逻辑部件之一。 梦魂之屋 1 中原工学院 计数器种类较多,按构成计数器中的多触发器是否使用一个时钟脉冲源来分,有同步计数器和异步计数器;根据计数制的不同,分为二进制计数器、十进制计数器和任意进制计数器;根据计数的增减趋势,又分为加法、减法和可逆计数器。还有可预置数和可编程序功能计数器等。 中规模集成同步计数器的产品型号比较多,其电路结构是在基本计数器(如二进制计数器、二-十进制计数器)的基础上增加了一些附加电路,以扩展其功能。 74LS90是具有分别进行二进制计数和
3、五进制计数的电路,它可以连成8421码或5421码的十进制计数器。作二进制计数时,计数输入用CPA为输入端,QA梦魂之屋 2 中原工学院 为输出端;作五进制计数时,计数输入用CPB为输入端,而QB、QC、QD为输出端。按接线方式不同构成8421码或5421码十进制计数器,复位“0”时,输入端R0(1)和R0(2)皆为高电平,置位“9”时,S9(1)和S9(2)皆为高电平;用作计数时,S9(1)和S9(2)其中之一或两者同时接低电平,R0(1)和R0(2)其中之一或两者同时接低电平(接地);若输出QA与输入CPB相连接,则作BCD计数。 在数字系统中,常常需要将被测量或数值运算结果用十进制数码显
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 实验四 计数译码和显示电路大山 实验 计数 译码 显示 电路
链接地址:https://www.31ppt.com/p-3437503.html