MSP430时钟配置.docx
《MSP430时钟配置.docx》由会员分享,可在线阅读,更多相关《MSP430时钟配置.docx(14页珍藏版)》请在三一办公上搜索。
1、MSP430时钟配置本实验的目的是了解用于执行对MSP430 Value Line设备的初始化过程的步骤。在这个练习中,您将编写初始化代码,并运行该设备使用各种时钟资源。 时钟介绍: 1、在MSP430单片机中一共有三个时钟源: 一个LFXT1CLK,为低速/高速晶振源,通常接32.768khz,也可以接; 一个为XT2CLK,外接标准高速晶振,通常是接8Mhz,也可以接; 还有一个叫DCOCLK,为内部晶振,有RC震荡回路构成。 2、在MSP430单片机内部一共有三个时钟系统: 一个为ACLK,通常由LFXT1CLK作为时钟源,可以通过软件控制改时钟的分频系数树; 一个为MCLK(Main
2、CLK)一听就知道是主时钟单元,为系统内核提供时钟,它可以通过软件从三个时钟源选择; 还有一个为SMCLK,称作系统子时钟,也是可以由软件选择时钟源。 Basic Clock Module Registers(基础时钟寄存器) DCO control register Basic clock system control 1 Basic clock system control 2 Basic clock system control 3 SFR interrupt enable register 1 SFR interrupt flag register 1 3、MSP430的时钟设置包括3
3、个寄存器,DCOCTL、BCSCTL1、BCSCTL2、BCSCTL3 DCOCTL,DCO控制寄存器,地址为56H,初始值为60H DCO2 DCO1 DCO0 MOD4 MOD3 MOD2 MOD1 MOD0 DCO0DCO2: DCO Select Bit,定义了8种频率之一,而频率由注入直流发生器的电流定义。 MOD0MOD4: Modulation Bit,频率的微调。 一般不需要DCO的场合保持默认初始值就行了。 BCSCTL1,Basic Clock System Control 1,地址为57H,初始值为84H XT2OFF XTS DIVA1 DIVA0 XT5V RSEL2
4、 RSEL1 RSEL0 RSEL0RSEL2: 选择某个内部电阻以决定标称频率.0最低,7最高。 XT5V: 1. DIVA0DIVA1:选择ACLK的分频系数。DIVA=0,1,2,3,ACLK的分频系数分别是1,2,4,8; XTS: 选择LFXT1工作在低频晶体模式(XTS=0)还是高频晶体模式(XTS=1)。 XT2OFF: 控制XT2振荡器的开启(XT2OFF=0)与关闭(XT2OFF=1)。 正常情况下把XT2OFF复位就可以了. BCSCTL2,Basic Clock System Control 2,地址为58H,初始值为00H SEM1 SELM0 DIVM1 DIVM0
5、SELS DIVS1 DIVS0 DCOR DCOR: Enable External Resistor. 0,选择内部电阻;1,选择外部电阻 DIVS0DIVS1: DIVS=0,1,2,3对应SMCLK的分频因子为1,2,4,8 SELS: 选择SMCLK的时钟源, 0:DCOCLK; 1:XT2CLK/LFXTCLK. DIVM01: 选择MCLK的分频因子, DIVM=0,1,2,3对应分频因子为1,2,4,8. SELM01: 选择MCLK的时钟源, 0,1:DCOCLK, 2:XT2CLK, 3:LFXT1CLK 我用的时候一般都把SMCLK与MCLK的时钟源选择为XT2。 其它:
6、 1. LFXT1: 一次有效的PUC信号将使OSCOFF复位,允许LFXT1工作,如果LFXT1信号没有用作SMCLK或MCLK,可软件置OSCOFF关闭LFXT1. 2. XT2: XT2产生XT2CLK时钟信号,如果XT2CLK信号没有用作时钟MCLK和SMCLK,可以通过置XT2OFF关闭XT2,PUC信号后置XT2OFF,即XT2的关闭的。 3. DCO振荡器:振荡器失效时,DCO振荡器会自动被选做MCLK的时钟源。如果DCO信号没有用作SMCLK和MCLK时钟信号时,可置SCG0位关闭DCO直流发生器。 4. 在PUC信号后,由DCOCLK作MCLK的时钟信号,根据需要可将MCLK
7、的时钟源另外设置为LFXT1或XT2,设置顺序如下: (1)清OSCOFF/XT2 (2)清OFIFG (3)延时等待至少50uS (4)再次检查OFIFG,如果仍置位,则重复(1)-(4)步,直到OFIFG=0为止。 (5)设置BCSCTL2的相应SELM。 实例分析: 1、CPU运行在VLO时钟下:这是最慢的时钟,在约12千赫兹下运行。因此,我们将通过可视化的LED闪烁的红色慢慢地在约每3秒钟率。我们可以让时钟系统默认这种状态,设置专门来操作VLO。我们将不使用任何ALCK外设时钟在此实验室工作,但你应该认识到,ACLK来自VLO时钟。 ,具有500nA的待机模式。他的使用与LFXT1互斥
8、。BCSCTL3|=LFXT1S1;/ACLK来源于VLO) #include void main(void) WDTCTL = WDTPW + WDTHOLD; 关闭看门狗定时器 P1DIR = 0x40; 配置输出 P1OUT = 0; 关闭LED BCSCTL3 |= LFXT1S_2; IFG1 &= OFIFG;清除OSCFault 标志 _bis_SR_register(SCG1 + SCG0);关闭 DCO BCSCTL2 |= SELM_3 + DIVM_3; while(1) P1OUT = 0x40;开启LED _delay_cycles(100); P1OUT = 0;
9、关闭 LED _delay_cycles(5000); 2、CPU运行在晶振(32768Hz)时钟下: 晶体频率为32768赫兹,约3倍的VLO。如果我们在前面的代码中使用晶振,指示灯应闪烁大约每秒一次。你知道为什么32768赫兹是一个标准?这是因为这个数字是2的15次方,因此很容易用简单的数字计数电路,以每秒一次获得率 手表和其他时间时基。认识到ACLK来自外部晶振时钟。 #include void main(void) WDTCTL = WDTPW + WDTHOLD; 关闭看门狗定时器 P1DIR = 0x41;和P1.6配置输出 P1OUT = 0x01;开启P1.0 BCSCTL3
10、|= LFXT1S_0; 晶振 while(IFG1 & OFIFG) IFG1 &= OFIFG; 清除 OSCFault 标志 _delay_cycles(100000); 为可见的标志延时 P1OUT = 0;关闭P1 _bis_SR_register(SCG1 + SCG0); 关闭 DCO BCSCTL2 |= SELM_3 + DIVM_3; while(1) P1OUT = 0x40; 开启 LED _delay_cycles(100); P1OUT = 0; 关闭LED _delay_cycles(5000); 3、CPU运行在晶振(32768Hz)和DCO时钟下: 最慢的频率
11、,我们可以运行DCO约在1MHz。因此,我们将开始切换MCLK到DCO下。在大多数系统中,你会希望ACLK上运行的VLO或32768赫兹晶振。由于ACLK在我们目前的代码是在晶体上运行,我们会打开DCO计算。 #include void main(void) WDTCTL = WDTPW + WDTHOLD; 关闭看门狗定时器 if (CALBC1_1MHZ =0xFF | CALDCO_1MHZ = 0xFF) while(1); 挂起 BCSCTL1 = CALBC1_1MHZ; DCOCTL = CALDCO_1MHZ; 设置DCO模式 P1DIR = 0x41;和P1.6配置输出 P1
12、OUT = 0x01; 开启 BCSCTL3 |= LFXT1S_0; while(IFG1 & OFIFG) IFG1 &= OFIFG; 清除OSCFault 标志 _delay_cycles(100000); 为可见标志延时 P1OUT = 0; 关闭 / _bis_SR_register(SCG1 + SCG0); 关闭DCO BCSCTL2 |= SELM_0 + DIVM_3; while(1) P1OUT = 0x40; 开启 _delay_cycles(100); P1OUT = 0; 关闭 _delay_cycles(5000); 4、CPU运行在DCO时钟下: 最慢的频率,
13、我们可以运行DCO约在1MHz。因此,我们将开始切换MCLK到DCO下。在大多数系统中,你会希望在VLO或者是晶振下运行ACLK。由于ACLK在我们目前的代码是在VLO上运行,我们会打开DCO运行。 #include void main(void) WDTCTL = WDTPW + WDTHOLD;关闭看门狗定时器 if (CALBC1_1MHZ =0xFF | CALDCO_1MHZ = 0xFF) while(1); 挂起 BCSCTL1 = CALBC1_1MHZ; DCOCTL = CALDCO_1MHZ; 设置DCO模式 P1DIR = 0x40; 配置输出 P1OUT = 0; 关
14、闭 BCSCTL3 |= LFXT1S_2; IFG1 &= OFIFG;清除 OSCFault 标志 /_bis_SR_register(SCG1 + SCG0); 关闭DCO BCSCTL2 |= SELM_0 + DIVM_3; while(1) P1OUT = 0x40; 关闭 _delay_cycles(100); P1OUT = 0; 开启 _delay_cycles(5000); 以下将会分析上面4个例子的代码细微差别: 首先让我们看一下msp430x20x2.h这个文件中的内容,由于头文件信息量很大这里就只简单说明和以上四个代码有关的部分,其余请大家自行阅读。 一、WDTCTL
15、 = WDTPW + WDTHOLD; / 关闭看门狗定时器(例1、2、3、4) 头文件中的相关说明如下: /* * WATCHDOG TIMER */ #define _MSP430_HAS_WDT_ /* Definition to show that Module is available */ SFR_16BIT(WDTCTL); /* Watchdog Timer Control */ /* The bit names have been prefixed with WDT */ #define WDTIS0 (0x0001) #define WDTIS1 (0x0002) #def
16、ine WDTSSEL (0x0004) #define WDTCNTCL (0x0008) #define WDTTMSEL (0x0010) #define WDTNMI (0x0020) #define WDTNMIES (0x0040) #define WDTHOLD (0x0080) #define WDTPW (0x5A00) 这个指令设置密码和停止位定时器,所有的WatchDog配置都需要在WDTPW的辅助下完成。 举例如下: A、间隔时间由Bit0-2位编码: 1、看门狗的时钟由FSMCLK(假设为1MHz) #define WDT_MDLY_32 (WDTPW+WDTTMSE
17、L+WDTCNTCL) /* 32ms interval (default) */ #define WDT_MDLY_8 (WDTPW+WDTTMSEL+WDTCNTCL+WDTIS0) /* 8ms */ #define WDT_MDLY_0_5 (WDTPW+WDTTMSEL+WDTCNTCL+WDTIS1) /* 0.5ms */ #define WDT_MDLY_0_064 (WDTPW+WDTTMSEL+WDTCNTCL+WDTIS1+WDTIS0) /* 0.064ms */ 2、看门狗的时钟由FACLK(假设为32KHz) #define WDT_ADLY_1000 (WDTPW
18、+WDTTMSEL+WDTCNTCL+WDTSSEL) /* 1000ms */ #define WDT_ADLY_250 (WDTPW+WDTTMSEL+WDTCNTCL+WDTSSEL+WDTIS0) /* 250ms */ #define WDT_ADLY_16 (WDTPW+WDTTMSEL+WDTCNTCL+WDTSSEL+WDTIS1) /* 16ms */ B、看门狗模式在过期时间后重启: 1、看门狗的时钟由FSMCLK(假设为1MHz) #define WDT_MRST_32 (WDTPW+WDTCNTCL) /* 32ms interval (default) */ #def
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- MSP430 时钟 配置

链接地址:https://www.31ppt.com/p-3161744.html