c8051f020中文资料.docx
《c8051f020中文资料.docx》由会员分享,可在线阅读,更多相关《c8051f020中文资料.docx(8页珍藏版)》请在三一办公上搜索。
1、c8051f020中文资料关于C8051F020系统概述 C8051F020 器件是完全集成的混合信号系统级 MCU 芯片,具有 64 个数字 I/O 引脚。下面列出了一些主要特性;有关某一产品的具体特性参见表 1.1; 1. 高速、流水线结构的 8051 兼容的 CIP-51 内核 2. 全速、非侵入式的在系统调试接口 3. 真正 12 位 、 100 ksps 的8 通道 ADC, 带 PGA和模拟多路开关 4. 真正 8 位 500 ksps的 ADC,带 PGA和 8 通道模拟多路开关 5. 两个 12 位 DAC,具有可编程数据更新方式 6. 64K字节可在系统编程的 FLASH存储
2、器 7. 4352字节的片内 RAM 8. 可寻址 64K字节地址空间的外部数据存储器接口 9. 硬件实现的 SPI、SMBus/ I2C 和两个 UART 串行接口 10. 5 个通用的 16 位定时器 11. 具有 5 个捕捉/比较模块的可编程计数器/定时器阵列 12. 片内看门狗定时器、VDD监视器和温度传感器 具有片内 VDD 监视器、看门狗定时器和时钟振荡器的 C8051F020是真正能独立工作的片上系统。所有模拟和数字外设均可由用户固件使能/禁止和配置。FLASH 存储器还具有在系统重新编程能力,可用于非易失性数据存储,并允许现场更新 8051 固件。 片内 JTAG调试电路允许使
3、用安装在最终应用系统上的产品 MCU进行非侵入式 、全速、在系统调试。该调试系统支持观察和修改存储器和寄存器,支持断点、观察点、 单步及运行和停机命令。 在使用 JTAG调试时, 所有的模拟和数字外设都可全功能运行。 每个 MCU都可在工业温度范围内用 2.7V-3.6V的电压工作。端口 I/O、/RST 和 JTAG 引脚都容许 5V 的输入信号电压。C8051F020 为 100 脚 TQFP 封装见图 1.1)。 与 8051 完全兼容 C8051F020系列器件使用 Silicon Labs的专利 CIP-51 微控制器内核。CIP-51与 MCS-51TM指令集完全兼容,可以使用标准
4、 803x/805x 的汇编器和编译器进行软件开发。CIP-51内核具有标准 8052 的所有外设部件,包括 5个 16 位的计数器/定时器、两个全双工 UART、256 字节内部 RAM、128 字节特殊功能寄存器地址空间及 8/4 个字节宽的 I/O端口。 1.1.2 速度提高 CIP-51 采用流水线结构,与标准的 8051 结构相比指令执行速度有很大的提高。在一个标准的 8051 中,除 MUL和 DIV以外所有指令都需要 12 或 24 个系统时钟周期,最大系统时钟频率为 12-24MHz。而对于 CIP-51 内核,70%的指令的执行时间为 1 或2个系统时钟周期,只有 4 条指令
5、的执行时间大于 4 个系统时钟周期。 CIP-51 共有 111 条指令。下表列出了指令条数与执行时所需的系统时钟周期数的关系。 CIP-51 工作在最大系统时钟频率 25MHz 时,它的峰值性能达到 25MIPS。图 1.5 给出了几种 8 位微控制器内核工作在最大系统时钟时的峰值速度的比较关系。 C8051F020 系列 MCU 对 CIP-51 内核和外设有几项关键性的改进,提高了整体性能,更易于在最终应用中使用。 扩展的中断系统向 CIP-51 提供22 个中断源 ,允许大量的模拟和数字外设中断微控制器。一个中断驱动的系统需要较少的 MCU干预,因而有更高的执行效率。在设计一个多任务实
6、时系统时,这些增加的中断源是非常有用的。 MCU 可有多达 7 个复位源:一个片内 VDD 监视器、一个看门狗定时器、一个时钟丢失检测器、一个由比较器 0提供的电压检测器、一个软件强制复位、CNVSTR 引脚及/RST 引脚/RST 引脚是双向的,可接受外部复位或将内部产生的上电复位信号输出到/RST 引脚。 除了VDD监视器和复位输入引脚以外,每个复位源都可以由用户用软件禁止;使用 MONEN引脚使能/禁止 VDD监视器。在一次上电复位之后的 MCU初始化期间,WDT 可以被永久性使能。 MCU内部有一个独立运行的时钟发生器,在复位后被默认为系统时钟。如果需要,时钟源可以在运行时切换到外部振
7、荡器,外部振荡器可以使用晶体、陶瓷谐振器、电容、RC 或外部时钟源产生系统时钟。时钟切换功能在低功耗系统中是非常有用的,它允许 MCU从一个低频率外部晶体源运行,当需要时再周期性地切换到高速的内部振荡器。 CIP-51 有标准的 8051 程序和数据地址配置。它包括 256 字节的数据 RAM,其中高 128字节为双映射。用间接寻址访问通用 RAM 的高 128 字节,用直接寻址访问 128 字节的 SFR地址空间。数据 RAM 的低 128 字节可用直接或间接寻址方式访问。前 32 个字节为 4 个通用寄存器区,接下来的 16 字节既可以按字节寻址也可以按位寻址。 C8051F020中的 C
8、IP-51 还另有位于外部数据存储器地址空间的 4K 字节的 RAM 块和一个可用于访问外部数据存储器的外部存储器接口 。这个片内的 4K 字节 RAM 块可以在整个 64K 外部数据存储器地址空间中被寻址 。外部数据存储器地址空间可以只映射到片内存储器、只映射到片外存储器、或两者的组合 。EMIF可以被配置为地址/数据线复用方式或非复用方式。 MCU 的程序存储器包含 64K 字节的 FLASH。该存储器以 512 字节为一个扇区,可以在系统编程,且不需特别的外部编程电压。从 0xFE00 到 0xFFFF 的 512 字节被保留,由工厂使用。还有一个位于地址 0x10000 - 0x100
9、7F的 128字节的扇区,该扇区可作为一个小的软件常数表使用。图 1.7 给出了 MCU系统的存储器结构。 C8051F020系列具有片内JTAG边界扫描和调试电路, 通过4脚JTAG接口并使用安装在最终应用系统中的产品器件就可以进行非侵入式、全速的在系统调试。该JTAG接口完全符合IEEE 1149.1规范,为生产和测试提供完全的边界扫描功能。 Silicon Labs的调试系统支持观察和修改存储器和寄存器,支持断点、观察点、堆栈指示器和单步执行。不需要额外的目标RAM、程序存储器、定时器或通信通道。在调试时所有的模拟和数字外设都正常工作。当MCU单步执行或遇到断点而停止运行时,所有的外设都
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- c8051f020 中文 资料
链接地址:https://www.31ppt.com/p-3154007.html