实验7 集成计数器 .docx
《实验7 集成计数器 .docx》由会员分享,可在线阅读,更多相关《实验7 集成计数器 .docx(8页珍藏版)》请在三一办公上搜索。
1、实验7 集成计数器 集成计数器 -实验报告要求 一、实验目的 1.熟悉中规模集成电路计数器的功能及应用。 2.掌握利用中规模集成电路计数器构成任意进制计数器的方法。 3. 掌握计数器的典型应用。 二、实验设备与器件 序 号 1 2 3 4 5 名 称 数字电路实验箱 集成芯片 集成芯片 集成芯片 集成芯片 型号与规格 74LS161 74LS151 74LS00 74LS20 数 量 1台 1片 1片 1片 1片 备 注 四位二进制加法计数器 8选1数据选择器 4二输入与非门 二四输入与非门 三、实验原理 计数器对输入的时钟脉冲进行计数,来一个CP脉冲计数器状态变化一次。根据计数器计数循环长度
2、M,称之为模M计数器。通常,计数器状态编码按二进制数的递增或递减规律来编码,对应地称之为加法计数器或减法计数器。 一个计数型触发器就是一位二进制计数器。N个计数型触发器可以构成同步或异步N位二进制加法或减法计数器。当然,计数器状态编码並非必须按二进制数的规律编码,可以给M进制计数器任意地编排M个二进制码。 在数字集成产品中,通用的计数器是二进制和十进制计数器。按计数长度、有效时钟、控制信号、置位和复位信号的不同有不同的型号。 174LS161计数器 74LS161是集成TTL四位二进制加法计数器,其符号和管脚分布分别如下图1所示: 表 1为74LS161的功能表:表1 0 1 0 A B C
3、D 0 0 0 0 A B C D A B C D 1 1 1 1 1 1 0 0 1 1 保持 保持 计数 从表1可以知道74LS161在为低电平时实现异步复位功能,即复位不需要时钟信号。在复位端高电平条件下,预置端LD为低电平时实现同步预置功能,即需要有效时钟信号才能使输出状态 等于并行输入预置数A B C D。在复位和预置端都为无效电平时,两计数使能端输入使能信号,74LS161实现模16加法计数功能;两计数使能端输入禁止信号, ,集成计数器实现状态保持功能,。在时,进位输出端OC=1。 2组成任意进制的计数器 在数字集成电路中有许多型号的计数器产品,可以用这些数字集成电路来实现所需要的
4、计数功能和时序逻辑功能。在设计时序逻辑电路时有两种方法,一种为反馈清零法,另一种为反馈置数法。 反馈清零法 反馈清零法是利用反馈电路产生一个给集成计数器的复位信号,使计数器各输出端为零。反馈电路一般是组合逻辑电路,计数器输出部分或全部作为其输入,在计数器一定的输出状态下即时产生复位信号,使计数电路同步或异步地复位。反馈清零法的逻辑框图见图 2。 Qn-1 Q1 Q0 计数器 CP CP Z 图2 反馈清零法框图 反馈置数法 反馈置数法将反馈逻辑电路产生的信号送到计数电路的置位端,在滿足条件时,计数电路输出状态为给定的二进制码。反馈置数法的逻辑框图如图 3所示。 Q Q Q n-110 组合电路
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 实验7 集成计数器 实验 集成 计数器
链接地址:https://www.31ppt.com/p-3099391.html