集成电路第1章全解课件.ppt
《集成电路第1章全解课件.ppt》由会员分享,可在线阅读,更多相关《集成电路第1章全解课件.ppt(35页珍藏版)》请在三一办公上搜索。
1、1,集成电路设计技术与工具,2,主 要 内 容,集成电路简介集成电路材料与器件物理基础集成电路制造工艺集成电路版图设计与工具集成电路元器件及其SPICE模型集成电路仿真软件SPICE模拟集成电路晶体管级设计数字集成电路晶体管级设计集成电路模块级设计集成电路系统级设计简介集成电路封装集成电路测试,3,集成电路设计与九天EDA工具应用第1章 集成电路设计导论,1.1 集成电路的发展1.2 集成电路的分类1.3 集成电路设计步骤1.4 集成电路设计方法1.5 电子设计自动化技术概论,4,集成电路,Integrated Circuit,缩写IC 通过一系列特定的加工工艺,将晶体管、二 极管等有源器件和
2、电阻、电容、电感等无源 器件,按照一定的电路互连,“集成”在一块 半导体晶片(如硅或砷化镓)上,封装在一 个外壳内,执行特定电路或系统功能的一种 器件。,5,集成电路芯片显微照片,集成电路芯片键合,6,各种封装好的集成电路,7,1.1 集成电路的发展,集成电路的历程:1947-1948年:世界上第一只晶体三极管面世 1950年:成功研制出结型晶体管 1952年:英国皇家雷达研究所第一次提出“集成电路”的设想 1958年:在美国德州仪器公司工作的Jacky Killby制造 出世界上第一块集成电路双极型晶体管集成 电路1960年:世界上成功制造出第一块MOS集成电路,8,1.1 集成电路的发展,
3、表1 CMOS工艺特征尺寸发展进程,在新技术的推动下,集成电路自发明以来四十年,集成电路芯片的集成度每三年翻两番,而加工特征尺寸缩小 倍。这就是由Intel公司创始人之一Gordon E.Moore博士1965年总结的规律,被称为摩尔定律。,9,器件结构类型集成度使用的基片材料电路的功能应用领域,1.2 集成电路的分类,10,按器件结构类型分类,双极集成电路:主要由双极晶体管构成NPN型双极集成电路PNP型双极集成电路金属-氧化物-半导体(MOS)集成电路:主要由MOS晶体管(单极晶体管)构成NMOSPMOSCMOS(互补MOS)双极-MOS(BiMOS)集成电路:同时包括双极和MOS晶体管的
4、集成电路为BiMOS集成电路,综合了双极和MOS器件两者的优点,但制作工艺复杂,11,集成度:每块集成电路芯片中包含的元器件数目,按集成度分类,按晶体管数目划分的集成电路规模,12,单片集成电路:它是指电路中所有的元器件都制作在同一块半导体基片上的集成电路 在半导体集成电路中最常用的半导体材料是硅,除此之外还有GaAs等混合集成电路:厚膜集成电路 薄膜集成电路,按使用的基片材料分类,13,数字集成电路(Digital IC):它是指处理数字信号的集成电路,即采用二进制方式进行数字计算和逻辑函数运算的一类集成电路。模拟集成电路(Analog IC):它是指处理模拟信号(连续变化的信号)的集成电路
5、,通常又可分为线性集成电路和非线性集成电路:线性集成电路:又叫做放大集成电路,如运算放大器、电压比较器、跟随器等。非线性集成电路:如振荡器、定时器等电路。数模混合集成电路(Digital-Analog IC):例如数模(D/A)转换器和模数(A/D)转换器等。,按电路的功能分类,14,标准通用集成电路:通用集成电路是指不同厂家都在同时生产的用量极大的标准系列产品。这类产品往往集成度不高,然而社会需求量大,通用性强。专用集成电路:根据某种电子设备中特定的技术要求而专门设计的集成电路简称ASIC,其特点是集成度较高功能较多,功耗较小,封装形式多样。,按应用领域分类,15,“自底向上”(Bottom
6、-up)“自底向上”的设计路线,即自工艺开始,先进行单元设计,在精心设计好各单元后逐步向上进行功能块、子系统设计直至最终完成整个系统设计。在模拟IC和较简单的数字IC设计中,大多仍采用“自底向上”的设计方法。“自顶向下”(Top-down)其设计步骤与“自底向上”步骤相反。设计者首先进行行为 设计;其次进行结构设计;接着把各子单元转换成逻辑图 或电路图;最后将电路图转换成版图。,1.3 集成电路设计步骤,16,VLSI数字IC的设计流图,模拟IC的设计流图,17,全定制方法(Full-Custom Design Approach)半定制方法(Semi-Custom Design Approac
7、h),1.4 集成电路设计方法,18,全定制IC:硅片没有经过加工,其各掩模层都要按特定电路的要求进行专门设计适用于要求得到最高速度、最低功耗和最省面积的芯片设计 版图设计时采用人工设计,对每个器件进行优化,芯片性能获得最佳,芯片尺寸最小设计周期长,设计成本高,适用于性能要求极高或批量很大的产品,模拟电路,一、全定制方法,19,二、半定制方法,半定制的设计方法分为门阵列(GA:Gate Array)法和门海(GS:Sea of Gates);标准单元(SC:Standard Cell)法;积木块(BB:Building Block Layout);可编程逻辑器件(PLD:Programmabl
8、e Logic Device)设计法。,20,门阵列是指在一个芯片上把形状和尺寸完全相同的单元排列成阵列,每个单元内部含有若干器件,单元之间留有高度固定的布线通道。门海设计技术是把由一对不共栅的P管和N管组成的基本单元铺满整个芯片(除I/O区外),基本单元之间无氧化隔离区,布线通道不确定,宏单元连线在无用器件区上进行。,门阵列法和门海,21,门阵列法设计流程图,22,门阵列方法的设计特点:设计周期短,设计成本低,适合设计适当规模、中等性能、要求设计时间短、数量相对较少的电路。不足:设计灵活性较低;门利用率低;芯片面积浪费。门海方法的设计特点:门利用率高,集成密度大,布线灵活,保证布线布通率。不
9、足:仍有布线通道,增加通道是单元高度的整数倍,布线通道下的晶体管不可用。,23,1)标准单元法 概念:从标准单元库中调用事先经过精心设计的逻辑单元,并排 列成行,行间留有可调整的布线通道,再按功能要求将各内部单 元以及输入/输出单元连接起来,形成所需的专用电路。芯片布局:芯片中心是单元区,输入/输出单元和压焊块在芯片四 周,基本单元具有等高不等宽的结构,布线通道区没有宽度的限 制,利于实现优化布线。,标准单元法和积木块法,24,SC法设计流程与门阵列法相似,但有若干基本的不同点:(1)在门阵列法中逻辑图是转换成门阵列所具有的单元或宏单元,而标准单元法则转换成标准单元库中所具有的标准单元。(2)
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 集成电路 章全解 课件
链接地址:https://www.31ppt.com/p-3000042.html