天津大学第一讲数字集成电路质量评价.ppt
《天津大学第一讲数字集成电路质量评价.ppt》由会员分享,可在线阅读,更多相关《天津大学第一讲数字集成电路质量评价.ppt(58页珍藏版)》请在三一办公上搜索。
1、TJU.ASIC Center-Arnold Shi,1,数字集成电路,天津大学电子科学与技术系史再峰,TJU.ASIC Center-Arnold Shi,2,选用教材,电子工业出版社,Jan M.Rabey等,周润德翻译ISBN 7-121-00383-X/TN.030 TN431.2,定价68.00,蔚蓝49.00,定价58.00,亚马逊46.40,TJU.ASIC Center-Arnold Shi,3,参考资料,Neil H.E.Weste&Kamram.Eshraghian:第二版Principles of CMOS VLSI Design,Addison Wesley.Secon
2、d Edition.Jan M.Rabey著,PRENTICE HALL 清华大学出版社影印版REUSE METHODOLOGY MANUAL FOR SYSTEM-ON-A-CHIP DESIGNS(THIRD EDITION)Michael Keating,Pierre Bricaud,Synopsys,Inc.,TJU.ASIC Center-Arnold Shi,4,课程介绍,联系方式:课程讨论区:超大规模集成电路设计不选课者不得参加听课和考试!国外大学该课程名称:CSE477,TJU.ASIC Center-Arnold Shi,5,课程目标,了解数字集成电路设计的一般方法和流程掌握
3、传输线理论和建模分析的方法学会设计基本的CMOS组合逻辑和时序逻辑电路,并进行仿真(Simulation),学会使用设计和仿真用的EDA工具掌握数字系统的时序分类和同步异步设计掌握简单运算功能模块的设计培养学习数字集成电路设计相关知识的兴趣承担起中华民族伟大复兴的神圣使命,为大力发展中国集成电路产业贡献力量。,TJU.ASIC Center-Arnold Shi,6,课程安排,集成电路质量评价导线CMOS反相器CMOS组合逻辑电路时序逻辑电路数字电路的时序问题运算功能模块的设计,TJU.ASIC Center-Arnold Shi,7,学习方式,课堂讲授,认真听讲课后自学,完成作业课件原则上不
4、散发,不对外拷贝,遵德性而道问学 致广大而尽精微 极高明而道中庸,TJU.ASIC Center-Arnold Shi,8,大规模集成电路的设计流程(1),TJU.ASIC Center-Arnold Shi,9,大规模集成电路的设计流程(2),TJU.ASIC Center-Arnold Shi,10,数字电路设计的抽象模型,系统级SYSTEM,门级GATE,电路级CIRCUIT,模块级MODULE,器件级DEVICE,TJU.ASIC Center-Arnold Shi,11,TJU.ASIC Center-Arnold Shi,12,第一章 集成电路分类 与数字设计的质量评价,TJU.A
5、SIC Center-Arnold Shi,13,集成电路的分类,集成电路有如下几种分类方法:按功能分类:数字集成电路模拟集成电路数、模混合集成电路按结构形式和材料分类:半导体集成电路膜集成电路(二次集成,分为薄膜和厚膜两类)按有源器件及工艺类型分类双极集成电路(TTL,ECL,模拟IC)MOS集成电路(NMOS,PMOS,CMOS)BiMOS集成电路双极与MOS混合集成电路,TJU.ASIC Center-Arnold Shi,14,集成电路的电路规模,按集成电路的电路规模分类小规模集成电路(SSI):电路等效门:1050中规模集成电路(MSI):电路等效门:501K大规模集成电路(LSI)
6、:电路等效门:1K10K超大规模集成电路(VLSI):电路等效门:10K1000K甚大规模集成电路(ULSI):电路等效门:1000K1000M,吉(极)大规模集成电路(GLSI)电路等效门:1GT大规模集成电路(TLSI):电路等校门:1000G继续呢?,TJU.ASIC Center-Arnold Shi,15,集成电路的分类,按生产目的分类通用集成电路(如CPU、存储器等)专用集成电路(ASIC)按实现方法分类全定制集成电路半定制集成电路可编程逻辑器件,TJU.ASIC Center-Arnold Shi,16,全定制集成电路,(Full-Custom Design Approach)即
7、在晶体管的层次上进行每个单元的性能、面积的优化设计,每个晶体管的布局/布线均由人工设计,并需要人工生成所有层次的掩膜(一般为13层掩膜版图)。优点:所设计电路的集成度最高产品批量生产时单片IC价格最低可以用于模拟集成电路的设计与生产缺点:设计复杂度高/设计周期长NRE费用高(Non-Recurring Engineering)应用范围集成度极高且具有规则结构的IC(如各种类型的存储器芯片)对性能价格比要求高且产量大的芯片(如CPU、通信IC等)模拟IC/数模混合IC,TJU.ASIC Center-Arnold Shi,17,半定制集成电路,半定制集成电路(Semi-Custom Design
8、 Approach)即设计者在厂家提供的半成品基础上继续完成最终的设计,只需要生成诸如金属布线层等几个特定层次的掩膜。根据采用不同的半成品类型,半定制集成电路包括门阵列、门海和标准单元等。,1,门阵列(GA:Gate Array),2,门海(Sea-of-Gate),3,标准单元(Standard-Cells),TJU.ASIC Center-Arnold Shi,18,门阵列(GA:Gate Array),门阵列(GA:Gate Array)有通道门阵列Channeled gate array):就是将预先制造完毕的逻辑门以一定阵列的形式排列在一起,阵列间有规则布线通道,用以完成门与门之间的
9、连接。未进行连线的半成品硅圆片称为“母片”。,TJU.ASIC Center-Arnold Shi,19,半定制集成电路的“母片”,TJU.ASIC Center-Arnold Shi,20,门海(SOG:Sea-of-Gate),门海(SOG:Sea-of-Gate)无通道门阵列(Channellessgate array):也是采用母片结构,它可以将没有利用的逻辑门作为布线区,而没有指定固定的布线通道,以此提高布线的布通率并提高电路性能供更大规模的集成度。门阵列生产步骤:(1)母片制造(2)用户连接和金属布线层制造,TJU.ASIC Center-Arnold Shi,21,无布线通道的门
10、海(SOG),TJU.ASIC Center-Arnold Shi,22,半定制集成电路,标准单元(Standard-Cells):是指将电路设计中可能经常遇到的基本逻辑单元的版图按照最佳设计原则,遵照一定外形尺寸要求,设计好并存入单元库中,需要时调用、拼接、布线。各基本单元的版图设计遵循“等高不等宽”的原则。目前标准单元的单元集成度已经达到VLSI的规模,用这些单元作为“积木块”,根据接口定义可以“搭建”成所需的功能复杂的电路,TJU.ASIC Center-Arnold Shi,23,可编程逻辑器件,可编程逻辑器件这种器件实际上也是没有经过布线的门阵列电路,其完成的逻辑功能可以由用户通过对
11、其可编程的逻辑结构单元(CLB)进行编程来实现。可编程逻辑器件主要有PAL、CPLD、FPGA等几种类型,在集成度相等的情况下,其价格昂贵,只适用于产品试制阶段或小批量专用产品。,TJU.ASIC Center-Arnold Shi,24,设计复杂度及费用比较,几种集成电路类型设计复杂度及费用比较Full Custom Standard Cell Gate Array Programmable Logic Device,TJU.ASIC Center-Arnold Shi,25,不同产量时成本与设计方法的关系,TJU.ASIC Center-Arnold Shi,26,专用集成电路(ASIC)
12、的设计要求,对ASIC的主要设计要求为:设计周期短(Time-to-Market)设计正确率高(One-Time-Success)速度快低功耗、低电压可测性好,成品率高硅片面积小、特征尺寸小,价格低,TJU.ASIC Center-Arnold Shi,27,SoC片上系统,System-on-a-Chip,系统级芯片 出现在20世纪90年代末,采用电子设计自动化(EDA)技术进行芯片设计,将完整计算机所有不同的功能块一次直接集成于一颗芯片上。公认的SOC特点:由可设计重用的IP核组成IP核应采用深亚微米以上工艺技术有多个MPU、DSP、MCU或其复合的IP核及存储模块,TJU.ASIC Ce
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 天津大学 第一 数字集成电路 质量 评价
链接地址:https://www.31ppt.com/p-2937906.html