集成电路设计技术与工具 集成电路版图设计(1).ppt
《集成电路设计技术与工具 集成电路版图设计(1).ppt》由会员分享,可在线阅读,更多相关《集成电路设计技术与工具 集成电路版图设计(1).ppt(80页珍藏版)》请在三一办公上搜索。
1、2023/2/24,第4章 集成电路版图设计,2023/2/24,集成电路版图与PCB版图区别,前者包括布线和器件结构后者只有布线,2023/2/24,Fig.MET5&MVIA5 pattern,P-sub,NWELL,PWELL,N-PKT,P-PKT,P-,N-,N+,STI,P+,PETEOS,TiSi2,SiN,USG,PSG,W,Ti/TiN,W,W,MET1,MVIA1,MET2,MET3,MET4,MVIA2,MVIA3,MVIA4,IMD2,IMD3,IMD4,IMD1,SiN,PSG,MET5,Pad,M5 SputterMET5 Align UV-CURINGMET5 e
2、tchHDP-SRO DepositionPE-TEOS deposition,2023/2/24,电路 集成电路,版图设计掩膜版制造光刻等制造工艺封装与测试,2023/2/24,光 刻,涂光刻胶,曝光,显影与后烘,腐蚀,腐蚀,2023/2/24,2023/2/24,2023/2/24,2023/2/24,2023/2/24,2023/2/24,2023/2/24,2023/2/24,2023/2/24,4.1 引言,版图(Layout)是集成电路从设计走向制造的桥梁,它包含了集成电路尺寸、各层拓扑定义等器件相关的物理信息数据。设计规则是如何向电路设计及版图设计工程师精确说明工艺线的加工能力,
3、就是设计规则描述的内容。包括几何设计规则、电学设计规则、布线规则。设计规则是各集成电路制造厂家根据本身的工艺特点和技术水平而制定的。因此不同的工艺,就有不同的设计规则。掩膜上的图形决定着芯片上器件或连接物理层的尺寸。因此版图上的几何图形尺寸与芯片上物理层的尺寸直接相关。,2023/2/24,4.2 版图几何设计规则,版图设计规则:是指为了保证电路的功能和一定的成品率而提出的一组最小尺寸,如最小线宽、最小可开孔、线条之间的最小间距、最小套刻间距等。设计规则反映了性能和成品率之间可能的最好的折衷。规则越保守,能工作的电路就越多(即成品率越高);然而,规则越富有进取性,则电路性能改进的可能性也越大,
4、这种改进可能是以牺牲成品率为代价的。描述几何设计规则的方法:微米规则和规则。,2023/2/24,把设计过程抽象成若干易于处理的概念性版图层次,这些层次代表线路转换成硅芯片时所必需的掩模图形。,层次与层次标记,2023/2/24,2023/2/24,N阱设计规则,2023/2/24,P+、N+有源区设计规则,2023/2/24,Poly层的设计规则,2023/2/24,Contact层的设计规则,2023/2/24,Metal层的设计规则,2023/2/24,Pad层的设计规则,2023/2/24,问题讨论,阱的间距和间距的规则MOS管的规则接触 金属与有源区 金属与多晶硅 VDD和VSS(衬
5、底接触),2023/2/24,4.3 电学设计规则与布线,电学设计规则给出的是由具体的工艺参数抽象出的电学参数,是电路与系统设计模拟的依据。不同的工艺线和工艺流程,电学参数有所不同。描述内容:晶体管模型参数、各层薄层电阻、层与层间的电容等。几何设计规则是图形编辑的依据,电学设计规则是分析计算的依据。,2023/2/24,布线规则,布线层选择,尽可能降低寄生效应。电源线和地线应尽可能用金属线走线;多采用梳状结构,避免交叉。禁止在一条金属走线的长信号线下平行走过另一条用多晶硅或扩散区走线的长信号线。压焊点离芯片内部图形的距离不应少于20m。,2023/2/24,4.4 晶体管版图设计,晶体管是集成
6、电路版图中最基本和最重要的器件双极型晶体管版图设计的基本原则以及设计要点MOS晶体管版图设计的基本原则以及设计要点设计技巧需在实践中不断总结,2023/2/24,4.4.1 双极型晶体管的版图设计,双极型集成电路版图设计的注意点:(1)吃透电路的设计思想,弄清电路的工作原理;(2)了解现有的工艺水平和工艺方法;(3)认真考虑成品率问题。当然,有的工程技术人员,既是电路设计者,又是版图设计者,这样将会更好地把电路设计和版图设计融为一体,更有利于实现电路设计的意图。,2023/2/24,双极集成电路中元件的形成过程和元件结构,B E C典型数字集成电路中NPN晶体管剖面图,p+,p+,n+,n-,
7、p,n+,n+,p-,SiO2,Buried Layer,Metal,pn-Isolation,pn-Isolation,2023/2/24,一、双极型晶体管版图设计特点,双极型集成电路版图设计一般原则:隔离区划分原则 几何对称设计 热对称设计 图形尺寸选择原则,2023/2/24,二、双极型晶体管的图形设计,在设计集成电路元件的图形和尺寸时,要综合考虑工艺水平的限制和对电路性能指标的要求。集成电路中对晶体管的要求主要是:(1)有一定的fT;(2)满足要求的开关时间;(3)能承受一定的电流;(4)具有较低的噪声系数;(5)具有一定的耐压。在设计电路中的某一管子时,对上述各项要求不能同等地考虑,
8、应首先弄清此管子在电路中的作用,抓住主要矛盾,设计出符合要求的管子。,2023/2/24,双极型晶体管的图形设计(1),一般双极型晶体管的设计步骤根据BVCBO,同时参照rcs、Cjc的要求选择外延层电 阻率epi;根据管子最大工作电流ICM、fT、rB、rCS确定晶体管图形;由ICM确定有效发射区长度Leff;有以上条件和现有工艺水平确定晶体管尺寸;选取隔离岛尺寸。,2023/2/24,双极型晶体管的图形设计(2),常用的几种晶体管图形如下:单基极条图形(适合于高频小功率管)双基极条图形(适合于输出管)基极和集电极引线孔都是马蹄形结构 发射极和集电极引线孔是马蹄形结构 梳形结构,2023/2
9、/24,双极型晶体管的图形设计(3),多发射极晶体管的设计:(1)多发射极晶体管的优缺点(2)对多发射极晶体管的要求(3)多发射极晶体管剖面图及等效原理图,2023/2/24,双极型晶体管的图形设计(4),集成电路中的PNP管 在模拟集成电路中常见的PNP晶体管是横向PNP晶体管,这种结构晶体管的发射区和集电区是在N型硅基片上用扩散或离子注入的办法在形成PNP管基区同时形成的,而N型基片作为横向PNP管的基区。(1)横向PNP制作(2)横向PNP管的特点(3)衬底PNP管,2023/2/24,4.4.2 MOS晶体管的版图设计,一、MOS管的典型物理表示法 MOS管的典型物理表示法包括了两个矩
10、形,它们代表了为制造这个MOS管所需的光刻图形。当多晶硅穿过有源区时,就形成了一个管子。在图中当多晶硅穿过N扩散区时,形成NMOS,当多晶硅穿过P扩散区时,形成PMOS。,2023/2/24,MOS晶体管的版图设计,二、大尺寸MOS管的版图设计 大尺寸MOS管用于提供大电流或大功率的输出。它们的版图一般采用并联晶体管结构的基本技术,以及减小多晶硅栅电阻的方法。,2023/2/24,MOS晶体管的版图设计,三、器件的失配问题 总体布局问题和器件的个体或匹配体的问题(1)在版图布局中必须考虑器件分布方式对电路性能的影响;(2)器件个体或匹配体的版图设计问题是要解决具体器件的形状、方向、连接以及匹配
11、器件在相对位置、方向等方面的问题。因为在工艺过程将引入器件的失配和误差,所以在个体器件和匹配体器件的版图设计中必须充分地考虑失配和误差问题,通过版图设计避免或减小失配或(和)误差。,2023/2/24,CMOS基本门电路版图阅读,层次图例逻辑图电路图版图,2023/2/24,2023/2/24,2023/2/24,2023/2/24,2023/2/24,2023/2/24,2023/2/24,2023/2/24,2023/2/24,2023/2/24,2023/2/24,2023/2/24,4.5 版图编辑,IC版图设计三个阶段:基本元器件版图设计、布局和布线、验证。,版图设计前的准备工作:1
12、、电路原理图;2、熟悉设计工具;3、建立工艺文件;4、设计验证命令文件;5、建立版图数据库;6、建立单元库。,2023/2/24,版图的构成 版图由多种基本的几何图形所构成。常见的几何图形有:矩形(rectangle)、多边形(polygon)、等宽线(path和wire)、圆(circle)、弧(arc)等。版图布局布线 布局就是将组成集成电路的各部分合理地布置在芯片上。布局是有层次的:器件级、基本单元级以及功能块级布线就是按电路图给出的连接关系,在版图上布置元器件之间、各部分之间的连接。单元和单元库的建立,4.5.1 版图设计基本概念,2023/2/24,单元和单元库的建立,在版图设计阶段
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 集成电路设计技术与工具 集成电路版图设计1 集成电路设计 技术 工具 集成电路 版图 设计
链接地址:https://www.31ppt.com/p-2770061.html