数字电路基础课件:第5章时序逻辑电路.ppt
《数字电路基础课件:第5章时序逻辑电路.ppt》由会员分享,可在线阅读,更多相关《数字电路基础课件:第5章时序逻辑电路.ppt(125页珍藏版)》请在三一办公上搜索。
1、2023/2/23,1,第5章 时序逻辑电路,5.1.3 寄存器的应用实例,5.1.1 数码寄存器,5.1.2 移位寄存器,5.1 寄存器,返回,结束放映,2023/2/23,2,复习,触发器按触发方式分类?各自特点?触发器按逻辑功能分类?各自功能表?,定义:时序逻辑电路在任何时刻的输出不仅取决于该时刻的输入,而且还取决于电路的原来状态。电路构成:存储电路(主要是触发器,必不可少)组合逻辑电路(可选)。时序逻辑电路的状态是由存储电路来记忆和表示的。,第5章 时序逻辑电路,时序逻辑电路的结构框图,2023/2/23,4,按各触发器接受时钟信号的不同分类:同步时序电路:各触发器状态的变化都在同一时
2、钟信号作用下同时发生。异步时序电路:各触发器状态的变化不是同步发生的,可能有一部分电路有公共的时钟信号,也可能完全没有公共的时钟信号。,本章内容提要:时序逻辑电路基本概念、时序逻辑电路的一般分析方法;异步计数器、同步计数器、寄存器与移位寄存器的基本工作原理;重点介绍几种中规模集成器件及其应用、介绍基于功能块分析中规模时序逻辑电路的方法。,2023/2/23,5,1.寄存器通常分为两大类:,5.1 寄存器,数码寄存器:存储二进制数码、运算结果或指令等信息的电路。移位寄存器:不但可存放数码,而且在移位脉冲作用下,寄存器中的数码可根据需要向左或向右移位。,2.组成:触发器和门电路。,一个触发器能存放
3、一位二进制数码;N个触发器可以存放N位二进制数码。,2023/2/23,6,3.寄存器应用举例:,(1)运算中存贮数码、运算结果。(2)计算机的CPU由运算器、控制器、译码器、寄存器组成,其中就有数据寄存器、指令寄存器、一般寄存器。,4.寄存器与存储器有何区别?,寄存器内存放的数码经常变更,要求存取速度快,一般无法存放大量数据。(类似于宾馆的贵重物品寄存、超级市场的存包处。)存储器存放大量的数据,因此最重要的要求是存储容量。(类似于仓库),2023/2/23,7,数码寄存器具有接收、存放、输出和清除数码的功能。在接收指令(在计算机中称为写指令)控制下,将数据送入寄存器存放;需要时可在输出指令(
4、读出指令)控制下,将数据由寄存器输出。,5.1.1 数码寄存器,图5-1 单拍工作方式的数码寄存器,返回,仿真,1由D触发器构成的数码寄存器(1)电路组成,CP:接收脉冲(控制信号输入端),输出端,数码输入端,2023/2/23,8,(2)工作原理,当CP时,触发器更新状态,Q3Q2Q1Q0=D3D2D1D0,即接收输入数码并保存。,单拍工作方式:不需清除原有数据,只要CP一到达,新的数据就会存入。,常用4D型触发器74LS175、6D型触发器74LS174、8D型触发器74LS374或MSI器件等实现。,2023/2/23,9,2由D型锁存器构成的数码寄存器(1)锁存器的工作原理,图5-2
5、锁存器,送数脉冲CP为锁存控制信号输入端,即使能信号(电平信号)。,工作过程:当CP=0时,Q=D,电路接收输入数据;即当使能信号到来(不锁存数据)时,输出端的信号随输入信号变化;,当CP=1时,D数据输入不影响电路的状态,电路锁定原来的数据。即当使能信号结束后(锁存),数据被锁住,输出状态保持不变。,2023/2/23,10,(2)集成数码锁存器74LS373,图5-3 8D型锁存器74LS373(a)外引脚图(b)逻辑符号,2023/2/23,11,表5-1 8D型锁存器74LS373功能表,2023/2/23,12,5.1.2移位寄存器,返回,移位寄存器除了具有存储数码的功能外,还具有移
6、位功能。移位功能:寄存器中所存数据,可以在移位脉冲作用下逐位左移或右移。在数字电路系统中,由于运算(如二进制的乘除法)的需要,常常要求实现移位功能。,2023/2/23,13,图5-4 4位右移位寄存器,1单向移位寄存器 单向移位寄存器,是指仅具有左移功能或右移功能的移位寄存器。(1)右移位寄存器 电路组成,仿真,串行输入,同步时序逻辑电路,2023/2/23,14,工作过程(仿真运行图54电路。),将数码1101右移串行输入给寄存器(串行输入是指逐位依次输入)。在接收数码前,从输入端输入一个负脉冲把各触发器置为0状态(称为清零)。,状态表,表5-2 4位右移位寄存器状态表,2023/2/23
7、,15,时序图,图5-5 4位右移位寄存器时序图,并行输出,串行输出,2023/2/23,16,图5-6 4位左移位寄存器,(2)左移位寄存器,仿真,串行输入,异步清零,2023/2/23,17,工作过程(仿真运行图56电路。),将数码1011左移串行输入给寄存器。在接收数码前清零。,状态表,表5-3 4位左移位寄存器状态表,2023/2/23,18,时序图。,图5-74位左移位寄存器时序图,并行输出,串行输出,2023/2/23,19,2集成双向移位寄存器,在单向移位寄存器的基础上,增加由门电路组成的控制电路实现。74LS194为四位双向移位寄存器。与74LS194的逻辑功能和外引脚排列都兼
8、容的芯片有CC40194、CC4022和74198等。,图5-8 双向移位寄存器74LS194(a)外引脚图(b)逻辑符号,2023/2/23,20,表5-4 74LS194功能表,结论:清零功能最优先(异步方式)。计数、移位、并行输入都需CP的到来(同步方式),2023/2/23,21,工作方式控制端M1M0区分四种功能。,2023/2/23,22,5.1.3 寄存器的应用实例,数据显示锁存器;序列脉冲信号发生器;数码的串并与并串转换;构成计数器,图5-9 2位数据显示锁存器,返回,1数据显示锁存器,在许多设备中常需要显示计数器的计数值,计数值通常以8421BCD码计数,并以七段数码显示器显
9、示。问题:如果计数器的计数速度高,人眼则无法辨认显示的字符。措施:在计数器和译码器之间加入锁存器,就可控制数据显示的时间。,若锁存信号C1时,计数器的输出数据可通过锁存器到达译码显示电路;,若锁存信号C0时,数据被锁存,译码显示电路稳定显示锁存的数据。,2023/2/23,23,2序列脉冲信号发生器,序列脉冲信号是在同步脉冲的作用下,按一定周期循环产生的一组二进制信号。如111011101110,每隔4位重复一次1110,称为4位序列脉冲信号。序列脉冲信号广泛用于数字设备测试、通信和遥控中的识别信号或基准信号等。,图5-10 8位序列脉冲信号产生电路,M1M0=01,为右移方式,Q3经非门接D
10、SR,同时Q3作为OUT。,首先令CR0,输出端全为零,则DSR为1;,CP,DSR数据右移,Q3的输出依次为0000111100001111。,电路产生的8位序列脉冲信号为00001111。,图5-11 8位序列脉冲信号发生器输出波形,2023/2/23,24,3.顺序脉冲发生器,(1)顺序正脉冲,2023/2/23,25,(2)顺序负脉冲,2023/2/23,26,作业题,5-15-25-3,返回,2023/2/23,27,5.2.1异步二进制计数器,5.2.2 同步二进制计数器,5.2 二进制计数器,返回,结束放映,2023/2/23,28,复习,时序逻辑电路的特点?寄存器分类?位二进制
11、数码需几个触发器来存放?,计数器:用以统计输入时钟脉冲CP个数的电路。计数器的分类:,5.2 二进制计数器,1按计数进制分 二进制计数器:按二进制数运算规律进行计数的电路称作二进制计数器。十进制计数器:按十进制数运算规律进行计数的电路称作十进制计数器。任意进制计数器:二进制计数器和十进制计数器之外的其它进制计数器统称为任意进制计数器。,二进制计数器是结构最简单的计数器,但应用很广。,2023/2/23,30,2按数字的变化规律 加法计数器:随着计数脉冲的输入作递增计数的电路称作加法计数器。减法计数器:随着计数脉冲的输入作递减计数的电路称作减法计数器。加/减计数器:在加/减控制信号作用下,可递增
12、计数,也可递减计数的电路,称作加/减计数器,又称可逆计数器。也有特殊情况,不作加/减,其状态可在外触发控制下循环进行特殊跳转,状态转换图中构成封闭的计数环。,3按计数器中触发器翻转是否同步分 异步计数器:计数脉冲只加到部分触发器的时钟脉冲输入端上,而其它触发器的触发信号则由电路内部提供,应翻转的触发器状态更新有先有后的计数器,称作异步计数器。同步计数器:计数脉冲同时加到所有触发器的时钟信号输入端,使应翻转的触发器同时翻转的计数器,称作同步计数器。,2023/2/23,31,异步计数器的计数脉冲没有加到所有触发器的CP端。当计数脉冲到来时,各触发器的翻转时刻不同。分析时,要特别注意各触发器翻转所
13、对应的有效时钟条件。异步二进制计数器是计数器中最基本最简单的电路,它一般由接成计数型的触发器连接而成,计数脉冲加到最低位触发器的CP端,低位触发器的输出Q作为相邻高位触发器的时钟脉冲。,5.2.1 异步二进制计数器,返回,2023/2/23,32,1异步二进制加法计数器,必须满足二进制加法原则:逢二进一(1+1=10,即Q由10时有进位。)组成二进制加法计数器时,各触发器应当满足:每输入一个计数脉冲,触发器应当翻转一次(即用T触发器);当低位触发器由1变为0时,应输出一个进位信号加到相邻高位触发器的计数输入端。,2023/2/23,33,图5-12 3位异步二进制加法计数器,仿真,(1)JK触
14、发器构成的3位异步二进制加法计数器(用CP脉冲下降沿触发)电路组成,工作原理,2023/2/23,34,计数器的状态转换表,表5-5 3位二进制加法计数器状态转换表,2023/2/23,35,时序图,图5-13 3位二进制加法计数器的时序图,2023/2/23,36,状态转换图,图5-14 3位二进制加法计数器的状态转换图,圆圈内表示Q2Q1Q0的状态,用箭头表示状态转换的方向,2023/2/23,37,结论,如果计数器从000状态开始计数,在第八个计数脉冲输入后,计数器又重新回到000状态,完成了一次计数循环。所以该计数器是八进制加法计数器或称为模8加法计数器。,如果计数脉冲CP的频率为f0
15、,那么Q0输出波形的频率为1/2f0,Q1输出波形的频率为1/4 f0,Q2输出波形的频率为1/8 f0。这说明计数器除具有计数功能外,还具有分频的功能。,2023/2/23,38,图5-15 由D触发器构成的3位异步二进制加法计数器(a)电路图(b)时序图,仿真,(2)由D触发器构成的3位异步二进制加法计数器(用CP脉冲上升沿触发),2023/2/23,39,2异步二进制减法计数器,必须满足二进制数的减法运算规则:0-1不够减,应向相邻高位借位,即10-11。组成二进制减法计数器时,各触发器应当满足:每输入一个计数脉冲,触发器应当翻转一次(即用T触发器);当低位触发器由0变为1时,应输出一个
16、借位信号加到相邻高位触发器的计数输入端。,2023/2/23,40,图5-16 3位异步二进制减法计数器(a)逻辑图(b)时序图,仿真,(1)JK触发器组成的3位异步二进制减法计数器(用CP脉冲下降沿触发)。,2023/2/23,41,表5-6 3位二进制减法计数器状态表,2023/2/23,42,图5-17 3位异步二进制减法计数器的状态转换图,圆圈内表示Q2Q1Q0的状态,用箭头表示状态转换的方向,2023/2/23,43,图5-18 由D触发器构成的3位异步二进制减法计数器,仿真,(2)D触发器构成的3位异步二进制减法计数器(用CP脉冲上升沿触发)。,2023/2/23,44,异步二进制
17、计数器的构成方法可以归纳为:,N位异步二进制计数器由N个计数型(T)触发器组成。,若采用下降沿触发的触发器加法计数器的进位信号从Q端引出 减法计数器的借位信号从Q端引出,若采用上升沿触发的触发器加法计数器的进位信号从Q端引出 减法计数器的借位信号从Q端引出,N位二进制计数器可以计2N个数,所以又可称为2N进制计数器。,2023/2/23,45,异步二进制计数器的优点:电路较为简单。,缺点:进位(或借位)信号是逐级传送的,工作频率不能太高;,状态逐级翻转,存在中间过渡状态。,状态从111000的过程?,111110 100 000,2023/2/23,46,5.2.2同步二进制计数器,返回,同步
18、计数器中,各触发器的翻转与时钟脉冲同步。同步计数器的工作速度较快,工作频率也较高。,1同步二进制加法计数器,(1)设计思想:所有触发器的时钟控制端均由计数脉冲CP输入,CP的每一个触发沿都会使所有的触发器状态更新。应控制触发器的输入端,可将触发器接成T触发器。当低位不向高位进位时,令高位触发器的T0,触发器状态保持不变;当低位向高位进位时,令高位触发器的T=1,触发器翻转,计数加1。,2023/2/23,47,(2)当低位全1时再加1,则低位向高位进位。111111100111110001111110000可得到T的表达式为:,T0=J0=K0=1T1=J1=K1=Q0 T2=J2=K2=Q1
19、Q0T3=J3=K3=Q2Q1Q0,2023/2/23,48,表5-7 4位二进制加法计数器的状态转换表,2023/2/23,49,图5-19 4位同步二进制加法计数器的时序图,2023/2/23,50,图5-20 4位同步二进制加法计数器,T0=J0=K0=1T1=J1=K1=Q0 T2=J2=K2=Q1Q0T3=J3=K3=Q2Q1Q0,仿真,2023/2/23,51,2同步二进制减法计数器,(1)设计思想:所有触发器的时钟控制端均由计数脉冲CP输入,CP的每一个触发沿都会使所有的触发器状态更新。应控制触发器的输入端,可将触发器接成T触发器。当低位不向高位借位时,令高位触发器的T0,触发器
20、状态保持不变;当低位向高位借位时,令高位触发器的T=1,触发器翻转,计数减1。,2023/2/23,52,(2)触发器的翻转条件是:当低位触发器的Q端全1时再减1,则低位向高位借位。,1011100111100011111000011111可得到T的表达式为:,2023/2/23,53,表5-8 4位二进制减法计数器的状态转换表,2023/2/23,54,3同步二进制可逆计数器,将加法和减法计数器综合起来,由控制门进行转换,可得到可逆计数器。,图5-21 4位同步二进制可逆计数器,S为加减控制端S=1时,加法计数S=0时,减法计数,2023/2/23,55,作业题,5-4,返回,2023/2/
21、23,56,5.3.1异步计数器,5.3.2 同步计数器,5.3 任意进制计数器,返回,结束放映,2023/2/23,57,复习,如果计数脉冲CP的频率为f0,希望得到八分频的输出波形,需几进制计数器?异步二进制计数器的构成方法?,2023/2/23,58,重点:,1实现任意进制异步计数器的脉冲反馈法。,2同步计数器的分析方法。,任意进制计数器是指计数器的模N不等于2n的计数器。,5.3 任意进制计数器,在异步二进制计数器的基础上,通过脉冲反馈或阻塞反馈来实现。,5.3.1 异步计数器,返回,1脉冲反馈式(以10进制计数器为例),设计思想:通过反馈线和门电路来控制二进制计数器中各触发器的RD端
22、,以消去多余状态(无效状态)构成任意进制计数器。,2023/2/23,60,实现10进制计数器的工作原理:,4位二进制加法计数器从0000到1001计数。,当第十个计数脉冲CP到来后,计数器变为1010状态瞬间,要求计数器返回到0000。,显然,1010状态存在的时间极短(通常只有10ns左右),可以认为实际出现的计数状态只有00001001,所以该电路实现了十进制计数功能。,当计数器变为0000状态后,RD又迅速由0变为1状态,清零信号消失,可以重新开始计数。,可令RD=Q1Q3,当1010状态时Q1、Q3同时为1,RD=0,使各触发器置0。,2023/2/23,61,状态转换表,表149
23、十进制加法计数器状态转换表,短暂过渡状态1010,2023/2/23,62,状态转换图,图5-22 十进制加法计数器状态转换图,10个稳定状态,短暂过渡状态1010,2023/2/23,63,逻辑电路图,图5-23异步十进制加法计数器,取状态1010,异步置0,仿真,2023/2/23,64,时序图,图5-24 异步十进制加法计数器时序图,0000,0000,十进制,2023/2/23,65,2阻塞反馈式(以10进制计数器为例),设计思想:通过反馈线和门电路来控制二进制计数器中某些触发器的输入端,以消去多余状态(无效状态)来构成任意进制计数器。,逻辑电路图,图5-25阻塞反馈式异步十进制加法计
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字电路基础课件:第5章 时序逻辑电路 数字电路 基础 课件 时序 逻辑电路
![提示](https://www.31ppt.com/images/bang_tan.gif)
链接地址:https://www.31ppt.com/p-2698674.html