DSP课程设计基于TM320VC5402语音采集压缩存储与回放.doc
《DSP课程设计基于TM320VC5402语音采集压缩存储与回放.doc》由会员分享,可在线阅读,更多相关《DSP课程设计基于TM320VC5402语音采集压缩存储与回放.doc(19页珍藏版)》请在三一办公上搜索。
1、 目 录摘要第1章 概述11.1设计目的11.2设计要求1第2章 系统硬件设计方案22.1 TMS320VC5402芯片的基本原理22.2 语音采集与输出模块4第3章 软件设计与系统仿真53.1软件设计流程图53.2 CCS操作过程53.3系统仿真5第4章 课程设计总结8参考文献9附录:源程序代码10第1章 概述1.1设计目的在CCS环境下基于TMS320VC5402芯片的语音采集压缩存储与回放。通过这次课程设计,加深对CCS集成开发环境的以及DSP试验系统箱的使用。锻炼逻辑思维能力、动手能力以及独立解决问题的能力,对以后更深入地学习和应用数字信号处理及相关知识作准备。1.2设计要求(1)了解
2、DSP开发工具及其安装过程(2)熟悉DSP开发软件CCS使用(3)熟悉工程文件的建立方法、汇编程序开发调试过程(4)熟悉常用C5402系列指令的用法(5)在老师的指导下,独立完成课程设计的全部内容,并按要求编写课程设计论文,能正确阐述和分析设计和实验结果。第2章 系统硬件设计方案2.1 TMS320VC5402芯片的基本原理TMS320VC5402 数字信号处理器是TI公司为实现低功耗,高速实时信号处理而专门设计的16位定点数字信号处理器,采用改进的哈佛结构,具有高度的操作灵活性和运行速度,适用于远程通信等实时嵌入式应用的需要。广泛应用于电子测试、电子设计、模拟仿真、通信工程中。TMS320V
3、C5402具有的主要优点如下:(1) 围绕一组程序总线、三组数据总线和四组地址总线而建立的改进哈佛结构,提高了系统的多功能性和操作的灵活性。 (2) 具有高度的并行性和专用硬件逻辑的CPU设计,提高了芯片的性能。(3) 具有完善的寻址方式和高度专业化指令系统,更适用于快速算法的实现和高级语言编程的优化。(4) 模块化结构设计,使派生器件得到了更快的发展。(5) 采用先进的IC制造工艺,降低了芯片的功耗,提高了芯片的性能。(6) 采用先进的静态设计技术,进一步降低了功耗,使芯片具有更强的应用能力。TMS320VC5402主要有中央处理器CPU,特殊功能寄存器,数据存储器RAM,程序存储器ROM,
4、I/O接口功能,串行口,主机通信接口HPI,定时器,中断系统等10部分组成。各部分功能如下:(1) 中央处理器(CPU)它是DSP芯片的核心,它有以下特点:(a) 采用多总线结构,通过一组程序总线、三组数据总线和四组地址总线来实现。(b) 40位算术逻辑运算单元ALU,包括一个40位的桶形移位寄存器和两个独立的40位累加器。(c) 1717位并行乘法器,与40位专用加法器相连,可用于进行非流水线的单周期乘法累加运算。(d) 比较、选择、存储单元,可用于Viterbi译码器的加法比较选择运算。(e) 指数编码器,是一个支持单周期指令EXP的专用硬件。可以在一个周期内计算40位累加器数值的指数。(
5、f) 配有两个地址生成器,包括8个辅助寄存器和2个辅助寄存器运算单元。(2)数据存储器RAMTMS320VC5402有两种片内数据存储器:(a) 双寻址RAM:在一个指令周期内,可对其进行两次存取操作,一次读出和一次写入;(b) 双寻址RAM:在一个指令周期内,只能进行一次存取操作。(3) 程序存储器ROMTMS320VC5402的程序存储器可由ROM和RAM配置而成,程序空间可以定义在ROM上,也可以定义在ROM上。当需要高速运行程序时,可以将片外ROM中的程序调入到片内RAM中,以提高程序运行速度。降低对外部ROM的要求,增强系统整体抗干扰性能。(4) I/O口TMS320VC5402芯片
6、只有两个通用I/O引脚BIO和XF,BIO主要用来监测外部设备工作状态,而XF用来发信号给外部设备。 另外,芯片还配有主机接口HPI,同步串行口和64K字的I/O空间,HPI和串行口通过控制,用做通用I/O口使用。而64K字I/O空间可通过外加缓冲器或锁存电路,配合外部I/O读写控制时序构成片外外设的控制电路。(5) 定时器定时器是一个软件可编程计数器,用来产生定时中断。定时器主要由定时寄存器TM,定时周期寄存器PRD,定时控制寄存器TCR及相应的逻辑控制电路组成。其中寄存器TIM、PRD和TCR都是存储映象寄存器,它们在数据存储器中的地址分别为0024H、0025H和0026H。TIM是一个
7、减1寄存器。PRD用来存放定时时间常数。TCR中包含定时器的控制位和状态位。 (6) 中断系统TMS320VC5402的中断系统具有硬件中断和软件中断。 硬件中断:由外围设备引起的中断分为片外外设所引起的中断和片内外设所引起的中断。软件中断:有程序指令INTR、TRAP和RESET所引起的中断。中断管理优先级为1116个固定级,有4种工作方式。 (7) 主机接口HPIHPI是一个与主机通信的并行接口,主要用于DSP与其他总线或CPU进行通信,信息可通过TMS320VC5402的片内存储器与主机进行数据交换。不同型号的器件配置不同的HPI口,可分为8位标准HPI口、8位增强型HPI接口和16位增
8、强型HPI接口。 (8) 指令系统支持单指令重复和块指令重复;支持存储器块传送指令;支持32位长操作数指令;具有支持2操作数或3操作数的读指令;具有能并行存储和并行加载的算术指令;支持条件存储指令及中断快速返回指令。(9) 片外围电路具有软件可编程等待状态发生器;设有可编程分区转换逻辑电路;带有内部震荡器或外部时钟源的片内锁相环发生器;支持全双工操作的串行口,可进行8位或16位串行通信。2.2 语音采集与输出模块语音采集与输出模块采用的是TI公司推出的一款高性能的立体声音频Codec芯片TLC320AD50C,内置耳机输出放大器,支持MIC和LINE IN两种输入方式(二选一),且对输入和输出
9、都具有可编程增益调节。AD50的模数转换(ADCs)和数模转换(DACs)部件高度集成在芯片内部,采用了先进的Sigmadelta过采样技术,可以在8K到96K的频率范围内提供16bit、20bit、24bit和32bit的采样,ADC和DAC的输出信噪比分别可以达到90dB和100dB。与此同时,AD50还具有很低的能耗,回放模式下功率仅为23mW,省电模式下更是小于15uW。由于具有上述优点,使得AD50是一款非常理想的音频模拟I/O器件,可以很好的应用在随声听(如CD,MP3)、录音机等数字音频领域2。由TLC320AD50C组成的语音输入与输出模块不仅采样率高最高可达96K,且外围电路
10、简单,性价比高。在主程序中通过A/D抽样量化,可以得到16位的线性编码,再由编码表通过软件计算得到8位A律编码,其中最高位为符号位,第6位到第4位为段落码,低4位为段内码。将8位的压缩结果存储到系统RAM中进行缓存,根据抽样率、语音存储时间以及系统RAM的容量设置语音存储缓冲区的大小,待缓冲区存满后,将缓冲区内的数据进行解压缩,然后输出到SPEAKER接口输出端。若使用A/D转换器,必须首先对A/D转换器进行初始化设置,即设置A/D转换器的工作模式、输入增益以及抽样频率等。模拟信号源A/D转换电路数字逻辑电路DSPD/A转换电路模拟信号输出图2.1 语音的采集和回放的基本结构图第3章 软件设计
11、与系统仿真3.1软件设计流程图在对语音进行采集时,先要初始化DSP及其串口和A/D和D/A转换器。初始化DSP及串行口初始化A/D转换器D/A转换器语音经A/D转换器输入数据压缩数据存储解压缩经D/A转换器回放结束开始图3.1软件设计流程图3.2 CCS操作过程1将工程文件夹放入C盘要求目录下。2. 打开CCS,Project open,打开工程文件。3进行编译,连接。4根据错误提示,对build option进行正确的设置,修改头文件路径。5再编译,连接,显示没有错误。6load program-run,此时三盏灯循环亮,之后程序开始,第一盏灯亮开始录音,一段时间后第二盏灯亮开始放音,然后又
12、开始录音。依次循环。3.3系统仿真点击工具栏上面的“view”选择“watch window”然后再输入“buffer”后就可以出现此数组的值,其结果如下图所示:图4.1数组的值再在“view”中选择“memory”可以看到存储器中的数据,其结果如下图所示:图4.2存储器中的值在“view”中选择“graph”然后点击“time frequentcy”可以看到语音输入的波形,压缩后的波形以及解压后的波形图。在观察波形的时候可以加入断点,然后按animate动态显示,这更便于观察波形。图4.3语音采集的输入波形图4.4语音压缩后的波形图4.5语音解压后的波形从上面的三幅仿真结果图可以得到输入的波
13、形图与压缩后的波形图相比,压缩后的波形比输入的波形要尖锐一些,而解压后的波形图与输入的波形相比基本上是一样的,也就是说该课程设计是成功的。第4章 课程设计总结通过这次的DSP课程设计,让我充分认识到了我的不足。我虽然学习过C语言的编程,但一旦将它应用到实际的比较专业的问题上,我所学的知识就变得完全不够用了,为了这次课程设计我查询了大量的资料,无论是C语言方面的还是压缩算法方面的都让我们花费了很多时间,查询到了需要的资料我们又对它们进行了整理,提取出我们需要的a律压缩和律压缩的算法和原理,并且努力去理解其中的知识,使其能为我们所用,尽管如此我们仍然没能成功的编出属于我们自己的程序,因此我们找到了
14、一份编好的程序,用我们已经理解的知识去分析它,理解这份程序的原理,并根据我们的实际对它进行一些修改,从而我们才得出我们现在的程序。虽然程序编写成功了但我们在调试上又遇到了很多的问题,比如在CCS环境下我们要如何观察波形,波形有代表什么等等,为此我们又不断的翻阅课件和资料,才最终解决了所有的问题,我的课程设计才算基本完成了。整个课程设计过程中,我在不断的查阅资料和开动脑筋过程中,锻炼了我的资料采集能力,也锻炼了我的分析整理能力,为以后做毕业设计打下了基础;同样在实验过程中我遇到很多困难,而这些困难则锻炼了我的耐心和分析解决问题的能力;通过编程锻炼了我的编程能力,使我对C语言,汇编语言和MATLA
15、B语言更加熟悉,让我能更好的运用它们;同时也锻炼了我们的团结协作能力,为将来走入社会能更好的工作打下了基础。总之通过这次的实验,让我认识到了自己的不足,同时又通过这次的实验让我们学到了让我们受用一生的知识。参考文献1戴明桢等编著.TMS320C54X DSP 结构原理及应用. 北京:航空航天大学出版社,第2版,2007;2彭启琮编著.DSP技术的发展与应用.北京:高等教育出版社,2002;3胡广书编著.数字信号处理理论、算法与实现.北京:清华大学出版社,2005;4北京合众达电子技术有限公司编著.SEED-DTK系列实验手册.北京合众达电子技术有限公司出版,2007。附录:源程序代码存储器的分
16、配(5402.cmd)MEMORY PAGE 0: VECS: origin = 0080h, length = 0080h /* Internal Program RAM */ PRAM: origin = 7600h, length = 8000h /* Internal Program RAM */ PAGE 1: SCRATCH: origin = 0060h, length = 0020h /* Scratch Pad Data RAM */ DMARAM: origin = 0C00h, length = 0300h /* DMA buffer */ DATA: origin =
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- DSP 课程设计 基于 TM320VC5402 语音 采集 压缩 存储 回放
链接地址:https://www.31ppt.com/p-2392058.html