ppt时序逻辑电路的分析和设计.ppt
《ppt时序逻辑电路的分析和设计.ppt》由会员分享,可在线阅读,更多相关《ppt时序逻辑电路的分析和设计.ppt(82页珍藏版)》请在三一办公上搜索。
1、第6章 时序逻辑电路的分析和设计,6.1 时序逻辑电路概述,6.2 时序逻辑电路的分析,6.3 同步时序逻辑电路的设计,6.1 时序逻辑电路概述,时序逻辑电路:,存储电路,因而具有记忆能力。,电路的输出不仅与当时的输入有关,而且还与电路原来的状态有关。,延迟元件或触发器,一、时序逻辑电路的结构,输入信号,输出信号,存储电路的输入,存储电路的输出,特点:(1)时序电路包含组合电路和存储电路两个组成部分,而存储电路必不可少。(2)具有反馈通路,时序电路的输出由电路的输入和电路原来的状态共同决定。,逻辑关系方程:,X(X1,Xi),Q(Q1,Qr),Y(Y1,Yr),Z(Z1,Zj),ZF1(X,Q
2、n)输出方程,YF2(X,Qn)驱动方程(激励方程),Qn+1F3(Y,Qn)状态方程(次态方程),各信号之间的逻辑关系方程组:,各触发器输入信号的逻辑表达式,二、时序逻辑电路的分类,1、从控制触发器的脉冲源来分:,同步时序电路:,异步时序电路:,存储电路里所有触发器有一个统一的时钟源,它们的状态在同一时刻更新。,没有统一的时钟脉冲,电路的状态更新不是同时发生的。,2、从输出信号的特点分:,莫尔型:,米里型:,Z=F1 X,Qn,Z=F1 Qn,三、时序电路的四种描述方法,ZF1(X,Qn)输出方程,YF2(X,Qn)驱动方程,Qn+1F3(Y,Qn)状态方程,1.逻辑方程式,时序电路功能的四
3、种描述方法:逻辑方程式、状态转移表、状态转移图和时序图。,2.状态转移表,状态转移表也称状态表,是用列表的方式来描述时序逻辑电路输出Z、次态Qn+1和外部输入X、现态Qn之间的逻辑关系。,时序逻辑电路状态表,状态表的读法:处在现态Qn的时序电路,当输入X时,该电路将进入输出为Z的次态Qn+1,3.状态转移图,状态转移图也称状态图,是用图形的方式来描述时序逻辑电路输入X、输出Z以及状态转移规律之间的逻辑关系。,状态转换前输入信号和相应的输出信号,4.时序图(波形图),时序图即为时序电路的工作波形图,它以波形的形式描述时序电路内部状态Q、外部输出Z随输入信号X变化的规律。,四种描述方式是可以相互转
4、换的。,学习要求,熟练掌握时序逻辑电路的分析方法,6.2 时序逻辑电路的分析,时序逻辑电路的分析,就是根据给定的时序逻辑电路图,通过分析,找出该时序逻辑电路在输入信号及时钟信号作用下,电路的状态Q的转换规律以及输出Z的变化规律,进而说明该时序逻辑电路的逻辑功能。,一、分析时序逻辑电路的一般步骤,1.分析电路的组成:电路的输入、输出信号、触发器的类型、同步、异步等 2由逻辑图写出下列各逻辑方程式:(1)各触发器的时钟方程。(2)时序电路的输出方程。(3)各触发器的驱动方程。3将驱动方程代入相应触发器的特性方程,求得时序逻辑电路的状态方程。4根据状态方程和输出方程,列出该时序电路的状态表,画出状态
5、图或时序图。5根据电路的状态表或状态图说明给定时序逻辑电路的逻辑功能。,二、同步时序逻辑电路的分析举例,例1 试分析下图所示时序电路的逻辑功能。,Y与输入X无关,电路是莫尔型同步时序电路。,解:,1.分析电路组成。,输入信号,输出信号,3.求出电路状态方程。,2.写出时钟方程、驱动方程和输出方程。,同步时序逻辑电路,时钟方程可以不写。,驱动方程:,输出方程:,时钟方程:CP1=CP2=CP,4.列出其状态表,画出状态图和波形图。,0,00,0,01,0,10,0,11,1,00,1,01,1,10,1,11,01,0,10,0,11,0,00,1,11,0,00,0,01,0,10,1,状态表
6、,状态图,X/Y,0/,0/,1,0/,0/,00,11,01,10,Q,2,Q,1,0,0,0,1/,0,1/,1,1,/0,1,/0,画出波形图,0,0,1,0,0,1,1,1,0,0,1,1,0,1,1,0,0,0,X/Y,0/,0/,1,0/,0/,00,11,01,10,Q,2,Q,1,0,0,0,1/,0,1/,1,1,/0,1,/0,5.确定逻辑功能,X=0时,在时钟脉冲CP作用下,电路进行加1计数。,所以该电路实现了4进制可逆计数器的的功能,X=1时,在时钟脉冲CP作用下,电路进行减1计数。,Y为进位或借位端。,X/Y,0/,0/,1,0/,0/,00,11,01,10,Q,2
7、,Q,1,0,0,0,1/,0,1/,1,1,/0,1,/0,例2:试分析下图所示时序逻辑电路,输出方程:本例除Q1、Q0外没有其他输出,无输出方程,解:(1)写出时钟方程、驱动方程和输出方程,驱动方程:,CP,1,1,1,1,(2)求状态方程,(3)列状态表、画状态图和波形图,0 0 0,M,0 0 1,0 1 0,0 1 1,1 0 0,1 0 1,1 1 0,1 1 1,0 1,1 0,0 0,0 0,1 0,0 0,0 1,0 0,状态图,00,0/,01,0/,10,0/,11,0/,1/,1/,1/,1/,有效状态,无效状态,该电路是一个能自启动的可逆3进制计数器,(4)给定时序逻
8、辑电路的逻辑功能,M=0 3进制加法计数器,M=1 3进制减法计数器,当电路处于任一无效状态时,若能在时钟信号作用下进入有效状态,称该电路具有自启动能力;否则,该电路无自启动能力。,自启动,练习:分析下图所示同步时序电路的逻辑功能。,解:求驱动方程和输出方程,求状态方程,(莫尔型),列状态表,0 0 1,0 1 0,1 0 0,1 1 0,0 0 1,0 1 0,1 0 0,1 1 0,画状态图,Q2Q1Q0,画波形图,设Q2Q1Q0的初始状态为000。,逻辑功能分析,从以上分析可以看出,该电路在CP脉冲作用下,把宽度为T=1TCP的脉冲以三次分配给Q0、Q和Q2各端,因此,该电路是一个脉冲分
9、配器。由状态图和波形图可以看出,该电路每经过三个时钟周期循环一次,并且该电路具有自启动能力。,作业:6.2.1、6.2.3、6.2.4、,三、异步时序逻辑电路的分析方法,异步与同步时序电路的根本区别在于前者不受同一时钟控制,而后者受同一时钟控制。因此,分析异步时序电路时需写出时钟方程,并特别注意各触发器的时钟条件何时满足。,例1 分析右图所示逻辑电路的功能。,解(1)写出时钟方程、驱动方程和输出方程,时钟方程,输出方程,驱动方程,CP0=CP,CP1=Q0,(2)写状态方程,(CP由01时此式有效),(Q0由01时此式有效),(3)列状态表、画状态图和波形图,0,1,1,0,1,/0,0,1,
10、0,0,0,1,1,/0,0,0,/0,1,0,/1,0,1,无上升沿作用时的CP用0表示,/0,/1,/0,/0,(CP由01时此式有效),(Q0由01时此式有效),Q1,Q0,1,2,3,4,5,6,0,0,1,1,1,0,0,1,0,0,1,1,1,0,Z,(4)逻辑功能分析,由状态图和时序图可知,此电路是一个异步四进制减法计数器,Z信号为借位信号。也可把该电路看作一个序列信号发生器。输出序列脉冲信号Z的重复周期为4TCP,脉宽为1TCP。,CP1=Q0,例2、试分析如图所示的时序逻辑电路,解:该电路为异步时序逻辑电路,时钟方程,CP0=CP2=CP,驱动方程,FF2,1J,C1,1K,
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- ppt 时序 逻辑电路 分析 设计
链接地址:https://www.31ppt.com/p-2203298.html