CMOS工艺流程与MOS电路版图举例课件.ppt
《CMOS工艺流程与MOS电路版图举例课件.ppt》由会员分享,可在线阅读,更多相关《CMOS工艺流程与MOS电路版图举例课件.ppt(154页珍藏版)》请在三一办公上搜索。
1、2023/1/23,CMOS工艺流程与MOS电路版图举例,CMOS工艺流程与MOS电路版图举例,CMOS工艺流程与MOS电路版图举例,1)简化N阱CMOS工艺演示,CMOS工艺流程与MOS电路版图举例,氧化层生长,CMOS工艺流程与MOS电路版图举例,曝光,CMOS工艺流程与MOS电路版图举例,氧化层的刻蚀,光刻1,刻N阱掩膜版,CMOS工艺流程与MOS电路版图举例,N阱注入,光刻1,刻N阱掩膜版,CMOS工艺流程与MOS电路版图举例,形成N阱,CMOS工艺流程与MOS电路版图举例,氮化硅的刻蚀,N阱,CMOS工艺流程与MOS电路版图举例,场氧的生长,N阱,CMOS工艺流程与MOS电路版图举例
2、,去除氮化硅,N阱,CMOS工艺流程与MOS电路版图举例,重新生长二氧化硅(栅氧),N阱,CMOS工艺流程与MOS电路版图举例,生长多晶硅,N阱,CMOS工艺流程与MOS电路版图举例,刻蚀多晶硅,N阱,CMOS工艺流程与MOS电路版图举例,刻蚀多晶硅,N阱,CMOS工艺流程与MOS电路版图举例,P+离子注入,N阱,CMOS工艺流程与MOS电路版图举例,N+离子注入,N阱,CMOS工艺流程与MOS电路版图举例,生长磷硅玻璃PSG,N阱,CMOS工艺流程与MOS电路版图举例,光刻接触孔,N阱,CMOS工艺流程与MOS电路版图举例,刻铝,N阱,CMOS工艺流程与MOS电路版图举例,刻铝,N阱,CMO
3、S工艺流程与MOS电路版图举例,N阱,CMOS工艺流程与MOS电路版图举例,2)清华工艺录像,N阱硅栅CMOS工艺流程,CMOS工艺流程与MOS电路版图举例,初始氧化,CMOS工艺流程与MOS电路版图举例,光刻1,刻N阱,CMOS工艺流程与MOS电路版图举例,N阱形成,N阱,CMOS工艺流程与MOS电路版图举例,Si3N4淀积,CMOS工艺流程与MOS电路版图举例,光刻2,刻有源区,场区硼离子注入,N阱,CMOS工艺流程与MOS电路版图举例,场氧1,N阱,CMOS工艺流程与MOS电路版图举例,光刻3,N阱,CMOS工艺流程与MOS电路版图举例,场氧2,N阱,CMOS工艺流程与MOS电路版图举例
4、,栅氧化,开启电压调整,N阱,CMOS工艺流程与MOS电路版图举例,多晶硅淀积,N阱,CMOS工艺流程与MOS电路版图举例,光刻4,刻NMOS管硅栅,磷离子注入形成NMOS管,用光刻胶做掩蔽,CMOS工艺流程与MOS电路版图举例,光刻5,刻PMOS管硅栅,硼离子注入及推进,形成PMOS管,用光刻胶做掩蔽,CMOS工艺流程与MOS电路版图举例,磷硅玻璃淀积,CMOS工艺流程与MOS电路版图举例,光刻6,刻孔、磷硅玻璃淀积回流(图中有误,没刻出孔),N阱,CMOS工艺流程与MOS电路版图举例,蒸铝、光刻7,刻铝、光刻8,刻钝化孔(图中展示的是刻铝后的图形),CMOS工艺流程与MOS电路版图举例,离
5、子注入的应用,CMOS工艺流程与MOS电路版图举例,CMOS工艺流程与MOS电路版图举例,N阱硅栅CMOS工艺流程,CMOS工艺流程与MOS电路版图举例,形成N阱初始氧化,形成缓冲层,淀积氮化硅层光刻1,定义出N阱反应离子刻蚀氮化硅层N阱离子注入,先注磷31P+,后注砷75As+,3)双阱CMOS集成电路的工艺设计,CMOS工艺流程与MOS电路版图举例,形成P阱 在N阱区生长厚氧化层,其它区域被氮化硅层保护而不会被氧化去掉光刻胶及氮化硅层 P阱离子注入,注硼,N阱,P sub.100,CMOS工艺流程与MOS电路版图举例,推阱退火驱入,双阱深度约1.8m去掉N阱区的氧化层,N阱,P阱,CMOS
6、工艺流程与MOS电路版图举例,形成场隔离区生长一层薄氧化层淀积一层氮化硅光刻2场隔离区,非隔离区被光刻胶保护起来反应离子刻蚀氮化硅场区硼离子注入以防止场开启热生长厚的场氧化层去掉氮化硅层,CMOS工艺流程与MOS电路版图举例,阈值电压调整注入光刻3,VTP调整注入光刻4,VTN调整注入,CMOS工艺流程与MOS电路版图举例,形成多晶硅栅(栅定义)生长栅氧化层 淀积多晶硅 光刻5,刻蚀多晶硅栅,N阱,P阱,CMOS工艺流程与MOS电路版图举例,形成硅化物淀积氧化层反应离子刻蚀氧化层,形成侧壁氧化层(spacer,sidewall)淀积难熔金属Ti或Co等低温退火,形成C-47相的TiSi2或Co
7、Si去掉氧化层上的没有发生化学反应的Ti或Co高温退火,形成低阻稳定的TiSi2或CoSi2,CMOS工艺流程与MOS电路版图举例,形成N管源漏区光刻6,利用光刻胶将PMOS区保护起来离子注入磷或砷,形成N管源漏区形成P管源漏区光刻7,利用光刻胶将NMOS区保护起来离子注入硼,形成P管源漏区,CMOS工艺流程与MOS电路版图举例,形成接触孔 化学气相淀积BPTEOS硼磷硅玻璃层退火和致密光刻8,接触孔版反应离子刻蚀磷硅玻璃,形成接触孔,CMOS工艺流程与MOS电路版图举例,形成第一层金属淀积金属钨(W),形成钨塞,CMOS工艺流程与MOS电路版图举例,形成第一层金属淀积金属层,如Al-Si、A
8、l-Si-Cu合金等光刻9,第一层金属版,定义出连线图形反应离子刻蚀金属层,形成互连图形,CMOS工艺流程与MOS电路版图举例,形成穿通接触孔化学气相淀积PETEOS,等离子增强正硅酸四乙酯热分解Plasma Enhanced TEOS:tetraethylorthosilicate Si-(OC2H5)4-通过化学机械抛光进行平坦化光刻穿通接触孔版反应离子刻蚀绝缘层,形成穿通接触孔形成第二层金属淀积金属层,如Al-Si、Al-Si-Cu合金等光刻10,第二层金属版,定义出连线图形反应离子刻蚀,形成第二层金属互连图形,正硅酸乙脂(TEOS)分解650750,CMOS工艺流程与MOS电路版图举例
9、,合金 形成钝化层 在低温条件下(小于300)淀积氮化硅 光刻11,钝化版 刻蚀氮化硅,形成钝化图形测试、封装,完成集成电路的制造工艺 CMOS集成电路采用(100)晶向的硅材料,CMOS工艺流程与MOS电路版图举例,4)图解双阱硅栅CMOS制作流程,CMOS工艺流程与MOS电路版图举例,首先进行表面清洗,去除wafer表面的保护层和杂质,三氧化二铝必须以高速粒子撞击,并用化学溶液进行清洗。,CMOS工艺流程与MOS电路版图举例,然后在表面氧化二氧化硅膜以减小后一步氮化硅对晶圆的表面应力。涂覆光阻(完整过程包括,甩胶预烘曝光显影后烘腐蚀去除光刻胶)。其中二氧化硅以氧化形成,氮化硅LPCVD沉积
10、形成(以氨、硅烷、乙硅烷反应生成)。,CMOS工艺流程与MOS电路版图举例,光刻技术去除不想要的部分,此步骤为定出P型阱区域。(所谓光刻胶就是对光或电子束敏感且耐腐蚀能力强的材料,常用的光阻液有S1813,AZ5214等)。光刻胶的去除可以用臭氧烧除也可用专用剥离液。氮化硅用180的磷酸去除或含CF4气体的等离子刻蚀(RIE)。,CMOS工艺流程与MOS电路版图举例,在P阱区域植入硼(+3)离子,因硅为+4价,所以形成空洞,呈正电荷状态。(离子植入时与法线成7度角,以防止发生沟道效应,即离子不与原子碰撞而直接打入)。每次离子植入后必须进行退火处理,以恢复晶格的完整性。(但高温也影响到已完成工序
11、所形成的格局)。,CMOS工艺流程与MOS电路版图举例,LOCOS(localoxidationofsilicon)选择性氧化:湿法氧化二氧化硅层,因以氮化硅为掩模会出现鸟嘴现象,影响尺寸的控制。二氧化硅层在向上生成的同时也向下移动,为膜厚的0.44倍,所以在去除二氧化硅层后,出现表面台阶现象。湿法氧化快于干法氧化,因OH基在硅中的扩散速度高于O2。硅膜越厚所需时间越长。,CMOS工艺流程与MOS电路版图举例,去除氮化硅和表面二氧化硅层。露出N型阱区域。(上述中曝光技术光罩与基片的距离分为接触式、接近式和投影式曝光三种,常用投影式又分为等比和微缩式。曝光会有清晰度和分辩率,所以考虑到所用光线及
12、波长、基片表面平坦度、套刻精度、膨胀系数等)。,CMOS工艺流程与MOS电路版图举例,离子植入磷离子(+5),所以出现多余电子,呈现负电荷状态。电荷移动速度高于P型约0.25倍。以缓冲氢氟酸液去除二氧化硅层。,CMOS工艺流程与MOS电路版图举例,在表面重新氧化生成二氧化硅层,LPCVD沉积氮化硅层,以光阻定出下一步的fieldoxide区域。,CMOS工艺流程与MOS电路版图举例,在上述多晶硅层外围,氧化二氧化硅层以作为保护。涂布光阻,以便利用光刻技术进行下一步的工序。,CMOS工艺流程与MOS电路版图举例,形成NMOS,以砷离子进行植入形成源漏极。此工序在约1000中完成,不能采用铝栅极工
13、艺,因铝不能耐高温,此工艺也称为自对准工艺。砷离子的植入也降低了多晶硅的电阻率(块约为30欧姆)。还采用在多晶硅上沉积高熔点金属材料的硅化物(MoSi2、WSi2、TiSi2等),形成多层结构,CMOS工艺流程与MOS电路版图举例,以类似的方法,形成PMOS,植入硼(+3)离子。(后序中的PSG或BPSG能很好的稳定能动钠离子,以保证MOS电压稳定)。,CMOS工艺流程与MOS电路版图举例,后序中的二氧化硅层皆是化学反应沉积而成,其中加入PH3形成PSG(phospho-silicate-glass),加入B2H6形成BPSG(boro-phospho-silicate-glass)以平坦表面
14、。所谓PECVD(plasma enhancedCVD)在普通CVD反应空间导入电浆(等离子),使气体活化以降低反应温度)。,CMOS工艺流程与MOS电路版图举例,CMOS工艺流程与MOS电路版图举例,光刻技术定出孔洞,以溅射法或真空蒸发法,依次沉积钛+氮化钛+铝+氮化钛等多层金属。(其中还会考虑到铝的表面氧化和氯化物的影响)。由于铝硅固相反应,特别对浅的PN结难以形成漏电流(leakcurrent)小而稳定的接触,为此使用TiN等材料,以抑制铝硅界面反应,并有良好的欧姆,这种材料也称为势垒金属(barriermetal)。,CMOS工艺流程与MOS电路版图举例,RIE刻蚀出布线格局。以类似的
15、方法沉积第二层金属,以二氧化硅绝缘层和介电层作为层间保护和平坦表面作用。,CMOS工艺流程与MOS电路版图举例,为满足欧姆接触要求,布线工艺是在含有510%氢的氮气中,在400500温度下热处理1530分钟(也称成形forming),以使铝和硅合金化。最后还要定出PAD接触窗,以便进行bonding工作。(上述形成的薄膜厚度的计算可采用光学衍射、倾斜研磨、四探针法等方法测得)。,CMOS工艺流程与MOS电路版图举例,CMOS工艺流程与MOS电路版图举例,2.典型N阱CMOS工艺的剖面图,CMOS工艺流程与MOS电路版图举例,CMOS process,p+,p+,p-,CMOS工艺流程与MOS电
16、路版图举例,74,Process(Inverter)p-sub,P-diffusion,N-diffusion,Polysilicon,Metal,Legend of each layer,contact,N-well,GND,低氧,场氧,p-sub,p+,CMOS工艺流程与MOS电路版图举例,Layout and Cross-Section View of Inverter,In,图例,CMOS工艺流程与MOS电路版图举例,Process,field oxide,field oxide,field oxide,CMOS工艺流程与MOS电路版图举例,3.Simplified CMOS Proc
17、ess Flow,Create n-well and active regions,Grow gate oxide(thin oxide),Deposit and pattern poly-silicon layer,Implant source and drain regions,substrate contacts,Create contact windows,deposit and pattern metal layers,CMOS工艺流程与MOS电路版图举例,N-well,Active Region,Gate Oxide,Cross Section,n-well,CMOS工艺流程与MO
18、S电路版图举例,Poly-silicon Layer,CMOS工艺流程与MOS电路版图举例,N+and P+Regions,Top View,Ohmic contacts,Cross-Section,CMOS工艺流程与MOS电路版图举例,SiO2 Upon Device&Contact Etching,Top View,Cross-Section,CMOS工艺流程与MOS电路版图举例,Metal Layer by Metal Evaporation,Top View,Cross-Section,CMOS工艺流程与MOS电路版图举例,A Complete CMOS Inverter,Top Vi
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- CMOS 工艺流程 MOS 电路 版图 举例 课件
链接地址:https://www.31ppt.com/p-2166674.html