大规模集成电路课件.ppt
《大规模集成电路课件.ppt》由会员分享,可在线阅读,更多相关《大规模集成电路课件.ppt(35页珍藏版)》请在三一办公上搜索。
1、2023/1/20,1,第九章 系统封装与测试,2023/1/20,2,集成电路的封装方法双列直插式(DIP:Dual In-line Package)表面安装封装(SMP:Surface Mounted Package)球型阵列封装(BGA:Ball Grid Arrag)芯片尺寸封装(CSP:Chip Scale Package)晶圆级尺寸封装(WLP:Wafer Level CSP)薄型封装(PTP:Paper Thin Package)多层薄型封装(Stack PTP)裸芯片封装(COB,Flip chip),2023/1/20,3,DIP封装结构形式 1965年陶瓷双列直插式DIP和
2、 塑料包封结构式DIP 引脚数:664,引脚节距:2.54mm 衡量一个芯片封装技术先进与否的重要指标是芯片面积与封装面积之比,这个比值越接近1越好。例:40根I/O引脚塑料双列直插式封装(PDIP)的CPU 芯片面积/封装面积=33/15.2450=1:86 这种封装尺寸远比芯片大,说明封装效率很低,占去了很多有效安装面积。Intel公司这期间的CPU如8086、80286都采用PDIP封装。,2023/1/20,4,SMP表面安装封装1980年出现表面安装器件,包括:小外型晶体管封装(SOT)翼型(L型)引线小外型封装(SOP)丁型引线小外型封装(SOJ)塑料丁型四边引线片式载体(PLCC
3、)塑料L型四边引线扁平封装(PQFP)引线数为:3300,引线节距为1.270.4mm,2023/1/20,5,例:0.5mm焊区中心距,208根I/O引脚的QFP封装的CPU 外形尺寸2828mm,芯片尺寸1010mm,芯片面积/封装面积=1010/2828=1:7.8 QFP比DIP的封装尺寸大大减小。QFP的特点是:1.适合用SMT表面安装技术在PCB上安装布线;2.封装外形尺寸小,寄生参数减小,适合高频应用;3.操作方便;4.可靠性高。在这期间,Intel公司的CPU,如Intel 80386就采用塑料四边引出扁平封装PQFP。,2023/1/20,6,BGA球栅阵列封装90年代出现球
4、栅阵列封装,BGA封装特点:1.I/O引脚数虽然增多,但引脚间距远大于QFP,从而提高了组装成品率;2.虽然它的功耗增加,但BGA能用可控塌陷芯片法焊接,从而可以改善它的电热性能;3.厚度比QFP减少1/2以上,重量减轻3/4以上;4.寄生参数减小,信号传输延迟小,使用频率大大提高;5.组装可用共面焊接,可靠性高;6.BGA封装仍与QFP一样,占用基板面积过大。,2023/1/20,7,BGA球栅阵列封装,2023/1/20,8,BGA的外引线为焊料球,焊球节距为1.51.0mm。BGA封装比QFP先进,但它的芯片面积/封装面积的比值仍很低。改进型的BGA称为BGA,按0.5mm焊区中心距,芯
5、片面积/封装面积的比为1:4,比BGA前进了一大步。Intel公司对这种集成度很高(单芯内达300万只以上晶体管),功耗很大的CPU芯片,如Pentium、Pentium Pro、Pentium 采用陶瓷针栅阵列封装CPGA和陶瓷球栅阵列封装CBGA,并在外壳上安装微型排风扇散热,从而达到电路的稳定可靠工作。,2023/1/20,9,CSP芯片尺寸封装1994年9月日本三菱电气研究出一种 芯片面积/封装面积=1:1.1的封装结构,其封装外形尺寸只比裸芯片大一点点。也就是说,单个IC芯片有多大,封装尺寸就有多大,从而诞生了一种新的封装形式CSP。CSP封装具有以下特点:1.满足了LSI芯片引出脚
6、不断增加的需要;2.解决了IC裸芯片不能进行交流参数测试和老化筛选的问题;3.封装面积缩小到BGA的1/4至1/10,延迟时间缩小到极短。,2023/1/20,10,晶圆级尺寸封装WLPWLP可以有效提高封装集成度,是芯片尺寸封装CSP中空间占用最小的一种。传统封装是以划片后的单个芯片为加工目标,而WLP的处理对象为晶圆,直接在晶圆上进行封装和测试,随后切割成一颗颗己经封装好的IC,然后在IC上生长金属凸点,用倒装技术粘贴到基板或玻璃基底上,最后再装配到PCB上。,2023/1/20,11,晶圆级尺寸封装WLP,2023/1/20,12,薄型封装PTP和多层薄型封装(Stack PTP)单层P
7、TP厚度:3050微米 在IC卡的应用中多采用单层的PTP 多层PTP:大生产 35层 实验室 1014层,2023/1/20,13,裸芯片技术(COB,Flip chip)COB技术:芯片主体和I/O端子在晶体的上方,在焊接时将此裸片用导电、导热胶粘接在PCB上,凝固后用Bonger机将金属丝(Al/Au)在超声、热压的作用下,分别连接在芯片的I/O端子焊区和PCB相应的焊盘上,测试合格后,再封上树脂胶。与其它封装技术相比,COB技术有以下优点:价格低廉、节约空间、工艺成熟。缺点:另配焊接机和封装机、封装速度慢、PCB贴片对环境要求更为严格、无法维修。,2023/1/20,14,Flip c
8、hip技术:又称为倒装片,与COB相比,芯片结构与I/O端子(锡球)方向朝下,由于I/O引出端分布于整个芯片表面,故在封装密度和处理速度上已达到顶峰。它可以采用SMT技术的手段来加工,是封装技术及高密度安装的方向。90年代,该技术已在多种行业的电子产品中加以推广,特别是用于便携式的通信设备中。,2023/1/20,15,二、多芯片模块(MCM),将高集成度、高性能、高可靠的CSP芯片(IC)和专用集成电路芯片(ASIC)在高密度多层互联基板上用表面安装技术(SMT)组装成为多种多样电子组件、子系统或系统。MCM的特点有:1.封装延迟时间缩小,易于实现组件高速化。2.缩小整机/组件封装尺寸和重量
9、,一般体积减小1/4,重量减轻1/3。3.可靠性大大提高。4.更多的I/O端。5.具有系统功能的高级混合集成组件。尤其适用于通讯和个人便携式应用系统。,2023/1/20,16,二维MCM:所有元件安置在一个平面上。三维MCM:在X-Y平面和Z方向上安置元件,所有元件以叠层的方式被封装在一起。三维MCM的特点:重量更轻 体积更小 更高的组装效率 更高的可靠性 缩短信号延迟时间 降低功耗 减小信号噪声,2023/1/20,17,MCM封装模式,2023/1/20,18,三、片上系统(system on a chip),作为新一代集成技术的片上系统(SOC)直接将系统设计并制作在同一个芯片上。SO
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 大规模集成电路 课件
链接地址:https://www.31ppt.com/p-2155758.html