数字电子技术基础全套ppt课件.pptx
《数字电子技术基础全套ppt课件.pptx》由会员分享,可在线阅读,更多相关《数字电子技术基础全套ppt课件.pptx(580页珍藏版)》请在三一办公上搜索。
1、数字电子技术基础,全套课件,第1章,数制与编码,1.1 模拟信号与数字信号,1.1.1 模拟信号与数字信号的概念,1.1.2 数字电路与模拟电路的区别,表1-1 数字电路与模拟电路的主要区别,1.1.3 数字电路的特点,(1) 稳定性好,抗干扰能力强。,(2) 容易设计,并便于构成大规模集成电路。,(3) 信息的处理能力强。,(4) 精度高。,(5) 精度容易保持。,(6) 便于存储。,(7) 数字电路设计的可编程性。,(8) 功耗小。,1.2 数字系统中的数制,1.2.1 十进制数表述方法,(1-1),1.2.2 二进制数表述方法,(1-2),如将 (11010.101)2 写成权展开式为:
2、,1.2.2 二进制数表述方法,二进制的加法规则是:0 + 0 = 0 ,1 + 0 = 10 + 1 = 1 ,1 + 1 = 10,二进制的减法规则是:0 0 = 0, 0 1 = 1(有借位)1 0 = 1 ,1 1 = 0,二进制的乘法规则是:0 0 = 0 ,1 0 = 00 1 = 0 ,1 1 = 1,二进制数除法:11110 101 = 110同样可以用算式完成:,1.2.3 十六进制数表述方法,(1-3),(7F9)16 7162 + F161 + 9160,1.2.4 八进制数表述方法,八进制数的基数是8,它有 0、1、2、3、4、5、6、7共八个有效数码。,(1-4),1
3、.3 不同数制间的转换,1.3.1 十六进制、二进制数与十进制数间的转换,从小数点开始向左按四位分节,最高位和低位不足四位时,添0补足四位分节,然后用一个等值的十六进制数代换。,将每个十六进制数用4位二进制来书写,其最左侧或最右侧的可以省去。,通常采用基数乘除法。,将对应的二、十六进制数按各位权展开,并把各位值相加。,1.3.1 十六进制、二进制数与十进制数间的转换,【例1-1】将二进制数(110101101)2转换为十进制数。解:(110101101)2 125 + l24 + 023 + 122 + 021 + l20 + 12-1 + 02-2 + 12-3 32 + 16 + 0 +
4、4 + 0 + 1 + 0.5 + 0 + 0.125 (53625) D,【例1-2】 将十六进制数(4E5.8) H转换为十进制数。解:(4E5.8) H 4(16)2 + E(16)1 + 5(16)0 + 8(16)-1 4256 + 1416 + 51 + 8(1/16) (1253.5) D,1.3.2 十进制数转换为二进制、十六进制数,【例1-3】 将(59.625)D转换为二进制数。,解:,整数部分2 | 59 余数2 | 29 1 低位2 | 14 12 | 7 0 (反序)2 | 3 12 | 1 0 0 1 高位,即 (59.625)D=(101011.101)B,1.3
5、.2 十进制数转换为二进制、十六进制数,【例1-4】 将十进制数(427.34357)D转换成十六进制数。,解:,整数部分16 | 427 余数16 | 26 11 低位16 | 1 10 (反序) 0 1 高位,小数部分0.34357 整数 165.50000 5 高位0.50000 (顺序) 168.00000 8 低位,即 (427.34357)D=(1AB.58)16,1.3.3 二进制数与十六进制数之间的相互转换,【例1-5】 将二进制数(10110101011.100101)B转换成十六进制数。 解: 因为 10110101011.100101 = 0101 1010 1011.1
6、001 0100 5 A B 9 4,所以(10110101011.100101)B =(5AB.94)H,1.3.3 二进制数与十六进制数之间的相互转换,【例1-6】 将十六进制数(75E.C6)H转换成二进制数。解: 将每位十六进制数写成对应的四位二进制数 (75E.C6 )H =(0111 0101 1110. 1100 0110)B =(111 0101 1110. 1100 011)B,1.3.3 二进制数与十六进制数之间的相互转换,【例1-7】将八进制数(5163)O转换成二进制数。 解:将每位八进制数码分别用三位二进制数表示,转换过程如下 (5163)O = (101 001 1
7、10 011)2 = (101001110011)2,八进制转二进制规则是,将每位八进制数码分别用三位二进制数表示,并在这个0和1构成的序列去掉无用的前导0即得。,1.4 数字系统中数的表示方法与格式,1.4.1 十进制编码,1. 8421 BCD码,在这种编码方式中,每一位二进制代码都代表一个固定的数值,把每一位中的1所代表的十进制数加起来,得到的结果就是它所代表的十进制数码。由于代码中从左到右每一位中的1分别表示8、4、2、1(权值),即从左到右,它的各位权值分别是8、4、2、1。所以把这种代码叫做8421码。8421 BCD码是只取四位自然二进制代码的前10种组合。,1.4.1 十进制编
8、码,2. 2421码,从左到右,它的各位权值分别是2、4、2、1。与每个代码等值的十进制数就是它表示的十进制数。在2421码中,0与9的代码、1与8的代码、2与7的代码、3与6的代码、4与5的代码均互为反码。,3. 余3码,余3码是一种特殊的BCD码,它是由8421 BCD码加3后形成的,所以叫做余3码。,表1-2 三种常用的十进制编码,1.4.1 十进制编码,4. 格雷码, 二进制码到格雷码的转换 (1)格雷码的最高位(最左边)与二进制码的最高位相同。(2)从左到右,逐一将二进制码的两个相邻位相加,作为格雷码的下一位(舍去进位)。(3)格雷码和二进制码的位数始终相同。 格雷码到二进制码的转换
9、(1)二进制码的最高位(最左边)与格雷码的最高位相同。(2)将产生的每个二进制码位加上下一相邻位置的格雷码位,作为二进制码的下一位(舍去进位)。,1.4.1 十进制编码,1.4.1 十进制编码,【例1-8】 把二进制数1001转换成格雷码。解:,二进制数到格雷码的转换,1.4.1 十进制编码,【例1-9】 把格雷码0111转换成二进制数。解:,格雷码到二进制数的转换,1.4.2 十进制数的BCD码表示方法,【例1-10】 求出十进制数972.6510的8421 BCD码。解:将十进制数的每一位转换为其相应的4位BCD码。 那么十进制数972.65就等于: 8421 BCD码: 1001 011
10、1 0010.0110 01018421BCD,即 972.6510 = 100101110010.011001018421BCD,十进制 9 7 2 . 6 5,1.4.2 十进制数的BCD码表示方法,【例1-11】 用余3码对十进制数 N = 567810进行编码。解:首先对十进制数进行8421BCD编码,然后再将各的位编码加3即可得到余3码。,十进制 9 7 2 . 6 5,5 6 7 8 0101 0110 0111 1000 1000 1001 1010 1011所以有:N =567810 = 1000 1001 1010 1011余3,1.4.3 字母数字码,【例1-12】 一组信
11、息的ASCII码如下,请问这些信息是什么? 1001000 1000101 1001100 1010000解: 把每组7位码转换为等值的十六进制数,则有: 48 45 4C 50 以此十六进制数为依据,查表1-4可确定其所表示的符号为:H E L P,1.4 数字系统中数的表示方法与格式,1.4.3 字母数字码,十进制 9 7 2 . 6 5,位765,位4321,1.4.4 码制,十进制 9 7 2 . 6 5,1. 原码表示法,十进制的+37和-37的原码可分别写成:十进制数 + 37 - 37二进制原码 0 100101 1 100101 符号位 符号位小数 +53.625和-53.62
12、5的原码可分别写成:十进制数 + 53.625 -53.625二进制原码 0 110101.101 1 1101010.101 符号位 符号位因此,整数原码的定义为:,1.4.4 码制,2. 反码表示法,【例1-13】用四位二进制数表示十进制数+5和-5的反码。解: 可以先求十进制数所对应二进制数的原码,再将原码转换成反码。 十进制数 + 5 5 二进制原码 0 101 1 101 二进制反码 0 101 1 010 符号位 符号位 即 +5反=0101 ,-5反= 1010。,1.4.4 码制,十进制 9 7 2 . 6 5,3. 补码表示法,(1)整数补码的定义:,【例1-14】用四位二进
13、制数表示+5和-5的补码。解: 解题的过程三步:先求十进制数所对应二进制数的原码,再将原码转换成反码,然后将反码变为补码。十进制数 + 5 5二进制原码 0 101 1 101二进制反码 0 101 1 010二进制补码 0 101 1 010+1=1 011 符号位 符号位 即 +5补=0101 ,-5补= 1011。,(1)整数补码的定义:,十进制 9 7 2 . 6 5,(1)整数补码的定义:,3. 补码表示法,(1)整数补码的定义:,【例1-15】 求二进制数x = +1011,y = -1011在八位存贮器中的原码、反码和补码的表示形式。解: 无论是原码、反码和补码形式,八位存贮器的
14、最高位为符号位,其它位则是数值部分的编码表示。在数值部分中,对于正数,原码、反码和补码各位相同,而对于负数,反码是原码的按位求反,补码则是原码的按位求反加1。所以,二进制数x和y的原码、反码和补码分别表示如下: x原码 = 00001011, x反码 = 00001011, x补码 = 00001011 y原码 = 10001011, y反码 = 11110100, y补码 = 11110101,(1)整数补码的定义:,【例1-16】求X=1001010的补码。解: x补=28+(-1001010) =10000 0000-1001010 =1011 0110。,(1)整数补码的定义:,(2)
15、定点小数(二进制小数)补码的定义,二进制小数的补码定义为,【例1-17】求X1=+0.101 1011和X2=0.101 1011的补码。解: X1补=0.101 1011 X2补=2+(-0.101 1011) =10-0.101 1011 =1.010 0101,1.4.5 用补码进行二进制数计算,1.4.5 用补码进行二进制数计算,【例1-18】设X=+101 1101,Y=+001 1010,求Z=X-Y。解: (1) 原码运算 X原=0101 1101 ,Y原=0001 1010 因为|X|Y|,所以X作被减数,Y作减数,差値为正。,即Z原=0100 0011, 其真値为 Z=+10
16、0 0011。,1.4.5 用补码进行二进制数计算,【例1-18】设X=+101 1101,Y=+001 1010,求Z=X-Y。解: (2)反码运算 X反=0101 1101 ,Y反=1110 0101,即Z原=0100 0011, 其真値为 Z=+100 0011。,1.4.5 用补码进行二进制数计算,【例1-18】设X=+101 1101,Y=+001 1010,求Z=X-Y。解: (3)补码运算 X补=0101 1101 ,Y补=1110 0110,即 Z补=0100 0011, 其真値为 Z=+100 0011。,舍弃,本 章 小 结,0和1,02N-1,07,09,AF,编码,代码
17、,BCD码,余3码,格雷码,ASCII码,BCD码,原码,反码,补码,第2章,逻辑门功能及其电路特性,2.1 基本逻辑门,2.1.1 逻辑代数的三种基本运算模型,图2-1 与、或、非逻辑说明示例,2.1 基本逻辑门,2.1.2 基本逻辑代数与逻辑符号,运算符号 “ ” “+”,非运算符号 “”,2.1.2 基本逻辑代数与逻辑符号,(a)矩形轮廓图形符号 (b)特定外型的图形符号,图2-2 与、或、非的图形符号,2.1.2 基本逻辑代数与逻辑符号,图2-3 3输入和8输入与门 图2-4 3输入或门和8输入或门,2.1.2 基本逻辑代数与逻辑符号,图2-5 2输入与门及其输入和 输出波形,(a)输
18、入波形 (b)2输入与门 (c) 输出波形,2.1.2 基本逻辑代数与逻辑符号,图2-6 2输入或门及其输入和输出波形,(a)输入波形 (b)2输入与门 (c) 输出波形,2.1.2 基本逻辑代数与逻辑符号,图2-7 非门及其输入和输出波形,(a)输入波形 (b)非门 (c) 输出波形,2.2 其他逻辑门及表述,2.2.1 与非门,(a) 与门和非门组合 (b)与非门,图2-8 二输入与非门的图形符号,其输出与输入之间的逻辑关系表达式为:,2.2.1 与非门,(a) 输入波形 (b) 与非门 (c)输出波形,图2-9 2输入与非门的输入/输出波形,2.2.2 或非门,图2-10 或非门的逻辑符
19、号,输出与输入之间的逻辑关系可表达式为:,图2-11 或非门的输入输出波形,2.2.2 或非门,2.2.3 异或门,图2-12 二输入异或门的逻辑符号,图2-13 异或门的输入输出波形,2.2.3 异或门,2.2.4 同或门,图2-14 二输入同或门的逻辑符号,图2-15 同或门的输入输出波形,2.2.4 同或门,2.3 其他辅助门电路,2.3.1 三态门,逻辑功能可表达为:当EN = 1时(EN输入为高电平时),Y = A,即Y直接输出来自A的信号;而当EN = 0时,Y呈高阻态,即等同于断开状态,可表述为:Y = Z 。,逻辑功能可表达为:当EN = 0时(EN输入为低电平时),三态门工作
20、,即Y = A ,而当EN = 1时,Y = Z 。,2.3.1 三态门,2.3.1 三态门,图2-18 三态门用于总线传输 图2-19 用三态门实现数据双向传输,2.3.2 集电极开路逻辑门,图2-20 OC与非门的开关级描述,图2-21 OC与非门的逻辑符号,2.3.2 集电极开路逻辑门,1.实现线与功能,2.3.2 集电极开路逻辑门,2.实现电平转换,图2-24 实现电平转换,2.3.2 集电极开路逻辑门,3. 用做驱动器,图2-25 驱动发光二极管,2.4 集成电路逻辑门,2.4.1 逻辑门及其基本结构与工作原理,图2-26 NMOS晶体管的图形符号,(a) NMOS晶体管 (b) N
21、MOS晶体管的两种简化符号,2.4.1 逻辑门及其基本结构与工作原理,图2-27 PMOS晶体管的图形符号,(a) PMOS晶体管 (b) PMOS晶体管的两种简化符号,2.4.1 逻辑门及其基本结构与工作原理,(a)MOS反相器结构 (b)MOS反相器另一种表示法,1.CMOS反相器(CMOS非门)工作原理,图2-28 CMOS反相器的开关模型,2.4.1 逻辑门及其基本结构与工作原理,2.CMOS或非门工作原理,2.CMOS或非门工作原理,图2-30 CMOS或非门的等效开关模型,2.4.1 逻辑门及其基本结构与工作原理,2.4.1 逻辑门及其基本结构与工作原理,3.CMOS与非门工作原理
22、,图2-31 CMOS与非门,3.CMOS与非门工作原理,图2-32 CMOS与非门的开关模型,(a)输入均为高电平 (b)输入中有一个高电平 (c)输入均为低电平,2.4.1 逻辑门及其基本结构与工作原理,2.4.2 TTL集成电路逻辑门及同类CMOS器件系列,74:标准TTL(Standard TTL)。 74L:低功耗TTL(Low-power TTL)。 74S:肖特基TTL(Schottky TTL)。 74AS:先进肖特基TTL(Advanced Schottky TTL)。 74LS:低功耗肖特基TTL(Low-power Schottky TTL)。 74ALS:先进低功耗肖特
23、基TTL(Advanced Low-power Schottky TTL),2.4.2 TTL集成电路逻辑门及同类CMOS器件系列,2.4.3 集成电路门的性能参数,1. 器件的工作电源电压,TTL集成电路的标准直流电源电压为5V,最低4.5V,最高5.5V。,2. 逻辑器件的输入/输出逻辑电平,数字集成电路分别有四种不同的输入/输出逻辑电平。,2. 逻辑器件的输入/输出逻辑电平,标准TTL电路则有: 定义为逻辑0的低电平输入电压范围VIL :00.8V。 定义为逻辑1的高电平输入电压范围VIH :25V。 定义为逻辑0的低电平输出电压范围VOL :不大于0.3V。 定义为逻辑1的高电平输出电
24、压范围VOH :不小于2.4V 。,5V CMOS电路: 定义为逻辑0的低电平输入电压范围VIL :0 0.5V。 定义为逻辑1的高电平输入电压范围VIH :2.55V。 定义为逻辑0的低电平输出电压范围VOL :不大于0.1V。 定义为逻辑1的高电平输出电压范围VOH :不小于4.4V。,2. 逻辑器件的输入/输出逻辑电平,图2-33 标准TTL门的输入/输出逻辑电平,3逻辑信号传输延迟时间,图2-34 tPHL和tPLH的定义,4. 集成逻辑电路的扇入和扇出系数,图2-35 两种逻辑状态中的电流和电压,4. 集成逻辑电路的扇入和扇出系数,【例2-1】 已知74ALS00的电流参数为IOL(
25、max) = 8mA,IIL(max)= 0.1mA,IOH(max)= 0.4mA,IIH(max)= 20A。求一个74ALS00与非门输出能驱动多少个74ALS00与非门的输入。解: 首先考虑低电平状态。在低电平状态下得到能被驱动的输入个数:,2.4.3 集成电路门的性能参数,5. 集成逻辑门器件的功耗,功耗,2.4.4 TTL与CMOS集成电路的传统接口技术,2.4.4 TTL与CMOS集成电路的传统接口技术,2.4.5 CMOS与TTL逻辑器件的封装,逻辑门,本 章 小 结,高电平,与非门,“线与”功能,扇出系数,对数字IC的理解重点在于它们的输出与输入之间的逻辑关系和外部电气特性。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字 电子技术 基础 全套 ppt 课件
链接地址:https://www.31ppt.com/p-1917456.html