组合逻辑电路仿真ppt课件.ppt
《组合逻辑电路仿真ppt课件.ppt》由会员分享,可在线阅读,更多相关《组合逻辑电路仿真ppt课件.ppt(55页珍藏版)》请在三一办公上搜索。
1、Multisim电路仿真 快速入门,之数字电子技术,实验1:逻辑转换仪的使用,例:创建数字电路(TTL74系列门电路),将输入输出端连接到逻辑转换仪。,逻辑函数的化简及转换,由逻辑图得到真值表,逻辑函数的化简及转换,由真值表得到最小项表达式,逻辑函数的化简及转换,由真值表得到最简表达式,逻辑函数的化简及转换,得到与非形式的逻辑图,组合逻辑电路的分析,举例:创建逻辑电路,逻辑转换仪XLC1接入。,组合逻辑电路的分析,分析真值表和最简表达式,组合逻辑电路的分析,同理,将Y2接入XLC1,结合Y1、Y2的表达式及真值表,可知该电路为一位全加器电路。Y1为全加器的和,Y2为全加器产生的进位。,2、画出
2、图示电路,仿真列出电路真值表,判断电路的逻辑功能,实验2,组合逻辑电路的设计,1、半加器的电路仿真,组合逻辑电路的设计,根据给定设计要求,设计出逻辑电路,目标是以最少的元器件构建满足功能要求的逻辑电路传统设计(人工设计)步骤:(1)分析题意,将文字叙述抽象为逻辑描述,定义输入输出逻辑变量(2)根据逻辑功能要求列出真值表(3)由真值表写出逻辑关系表达式,并化简为最简逻辑表达式(4)按最简逻辑表达式构建逻辑电路基于Multisim设计组合逻辑电路过程大大简化,但思路与人工设计基本相同,组合逻辑电路的设计,例:设计一汽车告警系统,在以下情况下产生告警信号:启动开关启动而车门未关;启动开关启动而安全带
3、未系好;启动开关启动而车门未关、安全带也未系好。设计:(1)定义输入输出逻辑变量,文字叙述抽象为逻辑描述输入变量3个:启动开关(启动/未启动)、车门(关/未关)、安全带(系好/未系好)输出变量1个:告警信号(产生/未产生)用A、B、C、F表示这些变量,逻辑描述为:,组合逻辑电路的设计,A=1/0,启动开关 = 启动/未启动B=1/0,车门 = 关/未关C=1/0,安全带 =系好/未系好F=1/0,告警信号 = 产生/未产生(2)根据逻辑功能要求列出真值表:,组合逻辑电路的分析与设计,(3)由真值表写出逻辑关系表达式,并化简为最简逻辑表达式调用逻辑转换仪,输入真值表,再得到最简表达式,组合逻辑电
4、路的设计,(4)按最简逻辑表达式构建逻辑电路,实验3 常用组合电路性能测试与仿真分析,1、“一位全加器74LS183”性能测试 输入输出端子不多,采用开关提供输入信号,指示灯观察输出结果,注:D是SOP封装的,N是DIP封装,常用组合电路性能测试与仿真分析,“一位全加器74LS183”性能测试,A1=B1=CN1=0,S1=0,1CN1=0,A1=1, B1=CN1=0,S1=1,1CN1=0,常用组合电路性能测试与仿真分析,依此类推,使ABC三个键按000、001、010111组合,运行,观测输出结果,列写测试结果。,常用组合电路性能测试与仿真分析,输入端A1、B1,前级进位端CN1本位和S
5、1、进位端1CN1借助逻辑分析仪可构建真值表,转换为表达式,得到本位和S1、进位端1CN1的表达式测试说明: 待测试芯片输入输出引脚多时,输入信号可用字信号发生器,输出信号用逻辑分析仪或LED,常用组合电路性能测试与仿真分析,全加器仿真分析,两个或两个以上切换至上触点(输入1),指示灯X1亮。具有三人表决器的功能。,2、字信号发生器(Word Generator),用于产生数字信号(最多32位),作为数字信号源,字信号编辑区,高16位,低16位,数据准备端,触发端,字信号编辑区:按顺序显示待输出的数字信号,可直接编辑修改Controls选择区域:数字信号输出控制Cycle:从起始地址开始循环输
6、出,数量由Settings对话框设定Burst:输出从起始地址开始至终了地址的全部数字信号Step:单步输出数字信号Set按钮:设置数字信号类型和数量Display选择:十六进制、十进制、二进制、ASCII码Trigger选择:内触发、外触发、上升沿、下降沿Frequency:输出数字信号的频率,字信号发生器(Word Generator),字信号发生器(Word Generator),Set:设置数字信号类型和数量Pre-set Patterns:不改变字信号编辑区的数字信号载入数字信号文件*.dp存储数字信号将字信号编辑区的数字信号清零数字信号从初始地址至终了地址输出数字信号从终了地址至初
7、始地址输出数字信号按右移方式输出数字信号按左移方式输出,数字信号的数量,Initial Pattern:设置数字信号初始值,只在Shift Right、Shift Left选项起作用。,2、译码器的仿真分析,译码器是编码器的反操作,将二进制代码译成高低电平信号,包括二进制译码器、二-十进制译码器、显示译码器。以二进制译码器74LS138(3线-8线译码器)为例。,相关虚拟仪器:逻辑分析仪(Logic Analyzer),用于同步记录和显示16位数字信号,可用于对数字信号的高速采集和时序分析,接输入信号,触发控制端时钟控制端接外部时钟,操作界面:左侧16个小圆圈代表16个输入端,若接有被测信号,
8、则出现黑圆点左侧第1区: Stop: 停止仿真Reset:复位并清除显示波形Reverse:改变屏幕背景颜色左侧第2区: T1、T2:读数指针1和2离开扫描线零点的时间T2-T1:两读数指针之间的时间差,Clock/Div: 显示屏上每个水平刻度现实的时钟脉冲数Set按钮: 设置时钟脉冲,逻辑分析仪(Logic Analyzer),逻辑分析仪(Logic Analyzer),单击Set,弹出Clock setup,Clock Source:选择外/内时钟Clock Rate:时钟频率Sampling Setting:取样方式Pre-trigger Samples:前沿触发取样数Post-tri
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 组合 逻辑电路 仿真 ppt 课件
链接地址:https://www.31ppt.com/p-1917394.html