高性能锁相环PE3293及其应用研究.docx
《高性能锁相环PE3293及其应用研究.docx》由会员分享,可在线阅读,更多相关《高性能锁相环PE3293及其应用研究.docx(7页珍藏版)》请在三一办公上搜索。
1、 高性能锁相环高性能锁相环 PE3293 及其应用及其应用 摘要:在无线通信中,降低频率合成器的相位噪声和抑制其相应的寄生输出,一直是设计者追求的目标。PE3293 是 Peregrine 公司生产的高性能.GHz550MHz 双模整数分频集成锁相环电路,它具有超低的寄生输出。文中介绍了 PE3293 的特点功能和组成原理, 给出了 PE3293 在频率综合器设计中的应用电路。 关键词:频率合成器;相位噪声;寄生输出;PLL;PE3293 引言 在无线应用中,相位噪声和寄生输出是频率合成器的关键参数。、和等相位调制蜂窝系统的系统设计均需要低噪声的频率合成模块,同时频率切换时间和寄生输出的抑制对
2、系统也很重要。频率合成器作为一种高质量的信号源,与电子系统的性能有很大关系。在通信系统中,使用高稳定的信号源, 可以充分利用频率资源。实际上,在电子对抗、 导航等电子系统中,高指标的信号源会给系统带来良好的性价比,从而为系统设计师提供可靠的技术保障。 频率合成主要有直接式、锁相式和直接数字式三种方法。其中直接式频率合成法由于输出的谐波、噪声及寄生频率均难以抑制而较少采用;目前广泛采用的直接数字式频率合成方法也面临输出频率上限难以提高和寄生输出难以抑制两个难题。而锁相式频率合成器是七十年代锁相技术发展和应用的结果,随着集成化程度的越来越高,各种控制电路、程序分频器、鉴频鉴相器等数字电路目前已可集
3、成到一个芯片中。因此,现在,许多微波和毫米波频率合成器的设计往往采用锁相式的频率合成方法来实现。 的特点功能 主要特点 是公司生产的一款高性能双模整数分频集成锁相环,它内部集成了脉冲整形电路、鉴频鉴相器电路、预分频、程序分频器、和两个双模式分频器、控制电路和锁相指示等电路。由于该采用了的 专利技术,因此,它的寄生输出成分在整个工作频段内都极低。具有以下特点: 采用先进的寄生输出抑制技术,具有非常好的相位噪声特性和较高的频率稳定度; 具有和两个双模式分频器其中前者的工作频率能达到,后者的工作频率能达到; 功耗很小,采用双环工作模式时,其典型工作电流为; 工作电压为; 具有脚和脚两种封装形式; 可
4、用于基站、和手持式无线产品中。 引脚说明 具有图和图所示的两种封装形式其中 脚封装只比脚封装多个保留引脚,其余引脚的引脚定义均相同,表所列是脚封装的引脚定义。 表 1 PE3293(以 20 脚 TSSOP 封装为例)的引脚定义 序 号 名 称 类 型 功 能 描 述 1 N/C 不连接 2 VDD 电源,2.73.3V,需用一个电容就近旁路接地 3 CP1 输出 PLL1 内部的脉冲成形输出,用作外部 VCO 的输入驱动 4 GND 地端 5 fin1 输入 从 PLL1(RR)VCO 来的预分频器输入,最大频率为 1.8GHz 6 Dec1 PLL1 的电源去耦端,有必要用一个电容就近接地
5、 7 VDD1 PLL1 预分频器的电源,一般经 3.3k的电阻连到 VDD 8 fr 输入 参考频率输入 9 GND 地端 10 f0LD 输出 复用器输出,包括 PLL1 和 PLL2 主计数器或参考计数器输出/时钟检测信号,以及移位寄存器移出数据 11 Clock 输入 CMOS 时钟输入,在时钟信号的上升沿,各种计数器的串行数据将送入 21bit 的移位寄存器 12 Data 输入 二进制串行数据输入,为 CMOS 输入数据,MSB 先,2bit 的LSB 为控制比特 13 LE 输入 负载使能 CMOS 入, 当 LE 为高时, 21bit 的串行移位移位寄存器中的数据字将被送入相应
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 性能 锁相环 PE3293 及其 应用 研究
链接地址:https://www.31ppt.com/p-1871902.html