EDA综合课程设计【学习ppt课件】.ppt
《EDA综合课程设计【学习ppt课件】.ppt》由会员分享,可在线阅读,更多相关《EDA综合课程设计【学习ppt课件】.ppt(49页珍藏版)》请在三一办公上搜索。
1、EDA综合课程设计,2016.5,EDA课程设计时间:20112012学年第二学期第16-17周。(1)上机时间及地点:(第14,15周)周一:3,4节;周二:1,2节 ;教7机房(2)硬件下载时间及地点:时间另行通知,地点:教二EDA实验室(二楼西侧)(3)验收考核时间及地点:时间另行通知,设计成果验证+回答问题。教二EDA实验室,一、EDA-V型实验系统介绍,1、系统整体结构图2、将要用到的主要模块8位七段数码管显示模块;1616点阵模块;CPLD/FPGA适配器接口;12位按键输入模块;18位拨码开关输入模块;蜂鸣器输出模块;可调数字信号源;82LED灯。,实验系统布局图,返回,8位七段
2、数码管显示模块:,数码管为共阴数码管。本模块的输入口共有11个,其中8个段信号输入口,分别为A、B、C、D、E、F、G、DP;3个位信号输入口,分别为SEL0、 SEL1、 SEL2。其中SEL0、 SEL1、 SEL2位于1616点阵模块区,它们经3-8译码器后送给数码管作位选信号,最左边为第一位,对应关系如下表:,返回,1616点阵模块;,列选信号为SEL0SEL3经4-16线译码器后给出,最右边为第一列;行选信号为L0L15,最上方为第一行。,返回,CPLD/FPGA适配器接口: 下载该芯片时将芯片选择开关拨向CPLD。,18位拨码开关输入模块:开关拨向下时为低电平,拨向上时为高电平。输
3、出口最左边对应开关D17,最右边对应开关D0。,蜂鸣器输出模块;当输入口BELL_IN输入高电平时,蜂鸣器响。,12位按键输入模块开关弹起时为高电平,按下时为低电平。输出口最左边对应开关K1。,返回,可调数字信号源: 时钟信号源可产生从1.2Hz20MHz之间的任意频率。该电路采用全数字化设计,提供的最高方波频率为20MHz,最低频率为1.2Hz,并且频率可以在这个范围内随意组合变化。整个信号源共有6个输出口(CLK0CLK5),每个输出口输出的频率各不相同,通过JP1JP11这11组跳线来完成设置。具体设置方案见实验指导书。,返回,二、总结报告与注意事项,1、实验注意事项严禁带电插拔“JTA
4、G”下载电缆!为了安全地使用下载电缆,防止损坏下载电缆中的器件和计算机主板的并口,应在计算机及实验箱均断电的情况下,插入或拔出下载电缆。插入下载电缆的步骤:确认完全断电下载电缆并口与计算机并口相连下载电缆JTAG口与实验箱的JTAG口相连接通实验箱电源接通计算机电源;拔出下载电缆的步骤:关闭实验箱电源拔下JTAG电缆插头实验箱内部连线接通实验箱电源进行功能验证。,测试完毕,先断掉EDA实验箱的电源,再把JTAG电缆的小插头插入实验箱的JTAG插座,然后接通实验箱电源,准备下一次的设计下载。,2、总结报告的书写要求见教材P309。内容:总结报告应至少包括以下内容:封面;前言;目录;任务书(合作人
5、、分工方案);正文;(设计要求、实验目的、实验方案、实验原理、硬件要求、实验步骤、源程序(*.vhd)和原理图(*gdf)仿真调试和下载结果、硬件测试报告、数据处理及分析结果等等)。收获和体会;对设计工作的总结与展望;参考文献。,要求:1、内容完整,主题突出,详略得当,语言流畅;2、书写格式规范,条理清晰,图文结合,手写本应字迹清楚、工整。3、必须独立完成,不允许大段抄写参考资料中的内容,作同一设计的同学,报告不允许雷同。4、对程序文本的书写和电路图以及示意图的作图要规范、美观。,一、设计任务设计一个具有同步时钟使能、异步清零和同步预置数功能的六十进制加法计数器;2. 设计一个共阴7段数码管控
6、制接口,要求:在时钟信号的控制下,使用2位数码管动态刷新显示上述计数器的计数结果。,EDA综合课程设计题目计数器及数码显示综合设计(一),提示: 在实验仪器中,8位7段数码显示的驱动电路已经做好,并且其位选信号为3-8译码器的输出,所以我们在设计7段数码管控制接口时,其位选信号输出必须经8-3编码。,三、实验连线 计数器的输入时钟信号接时钟电路的相应输出(CLK0CLK5),复位信号接拨码开关或按键,输出信号接七段显示译码器的数据输入端; 将七段显示译码器的clk端接时钟输出,并使输入频率约为5MHZ,led6.0分别接显示模块的a-g,SEL2.0分别接显示模块的SEL2SEL0。,依题意考
7、虑CP 和CP2关系。,同时,还有一个问题不可忽视,就是位扫描信号的频率至少需要多少以上,才能使显示器不闪烁?简单的说,只要第个扫描频率超过人的眼睛视觉暂留频率24HZ以上就可以达到点亮单个显示,却能享有6个同时显示的视觉效果,而且显示也不闪烁。,一、设计要求: 秒表的逻辑结构主要由显示译码器、分频器、十进制计数器、六进制计数器和报警器组成。在整个秒表中最关键的是如何获得一个精确的100Hz计时脉冲,除此之外,整个秒表还需有一个启动信号和一个归零信号,以便秒表能随意停止及启动。 秒表共有6个输出显示,分别为百分之一秒、十分之一秒、秒、十秒、分、十分,所以共有6个计数器与之相对应,6个计数器的输
8、出全都为BCD码输出,这样便于和显示译码器的连接。当计时达60分钟后,蜂鸣器报警。,EDA综合课程设计(二) 数字秒表设计,二、模块结构四个10进制计数器:用来分别对百分之一秒、十分之一秒、秒和分进行计数;两个6进制计数器:用来分别对十秒和十分进行计数;分频率器:用来产生100HZ计时脉冲;显示译码器:完成对显示的控制。,三、硬件要求: 主芯片EPF10K10LC84-4。 6位八段扫描共阴级数码显示管。 二个按键开关(归零,启动)。,四、实验内容及步骤:1.根据电路持点,用层次设计概念将此设计任务分成若干模块,规定每一模块的功能和各模块之间的接口。让几个学生分做和调试其中之一,然后再将各模块
9、合起来联试。以培养学生之间的合作精神,同时加深层次化设计概念。2.了解软件的元件管理深层含义,以及模块元件之间的连接概念,对于不同目录下的同一设计,如何融合。3.适配划分前后的仿真内容有何不同概念,仿真信号对象有何不同,让学生有更深一步了解。熟悉了CPLD设计的调试过程中手段的多样化。4.按适配划分后的管脚定位,同相关功能块硬件电路接口连线。5 所有模块全用VHDL语言描述。,数字秒表内部结构图,五、实验连线:输入接口:1秒表的归零,启动信号RESET、START的管脚分别连接按键开关。2蜂鸣器鸣响信号SPEAKER接蜂鸣器的输入。3秒表计数时钟信号CLK的管脚同2.5MHZ时钟源相连。 输出
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 学习ppt课件 EDA 综合 课程设计 学习 ppt 课件

链接地址:https://www.31ppt.com/p-1480476.html