模拟CMOS集成电路设计(拉扎维)第九章运算放大器ppt课件.ppt
《模拟CMOS集成电路设计(拉扎维)第九章运算放大器ppt课件.ppt》由会员分享,可在线阅读,更多相关《模拟CMOS集成电路设计(拉扎维)第九章运算放大器ppt课件.ppt(114页珍藏版)》请在三一办公上搜索。
1、,西电微电子:模拟集成电路设计,第九章,运算放大器,董刚,Email: ,2007年9月,op ampCh. 9 # 1,西电微电子:模拟集成电路设计,op ampCh. 9 # 2,西电微电子:模拟集成电路设计,回顾, 反馈系统中负载的影响,二端口网络模型,电压-电压反馈中的负载电流-电压反馈中的负载电压-电流反馈中的负载电流-电流反馈中的负载,op ampCh. 9 # 3,西电微电子:模拟集成电路设计二端口线性时不变系统的四种模型,a.b.c.d.,Z模型Y模型H模型G模型,op ampCh. 9 # 4,西电微电子:模拟集成电路设计Z模型V1 = Z11 I1 + Z12 I 2V2
2、= Z 21 I1 + Z 22 I 2,返回信号,检测信号,op ampCh. 9 # 5,西电微电子:模拟集成电路设计Y模型I1 = Y11V1 + Y12V2I 2 = Y21V1 + Y22V2,返回信号,检测信号,op ampCh. 9 # 6,西电微电子:模拟集成电路设计H模型V1 = H11 I1 + H12V2I 2 = H 21 I1 + H 22V2,返回信号,检测信号,op ampCh. 9 # 7,西电微电子:模拟集成电路设计G模型I1 = G11V1 + G12 I 2V2 = G21V1 + G22 I 2,返回信号,检测信号,op ampCh. 9 # 8,西电微
3、电子:模拟集成电路设计选择二端网络模型表述反馈网络,反馈网络类型电压-电压反馈V1-V2电流-电压反馈I1-V2电压-电流反馈V1-I2电流-电流反馈,描述V2=X21V1+X22I2V2=X21I1+X22I2I2=X21V1+X22V2I2=X21I1+X22V2,对应模型G模型Z模型Y模型H模型,I1-I2op ampCh. 9 # 9,1,西电微电子:模拟集成电路设计电压-电压反馈中的负载(a)G模型(b)简化的G模型(忽略反馈网络的反向增益),Ve = (Vin G21Vout ),Z inZ in + G22,Vout,= A0Ve,G111Z out + G111,VoutVin
4、,=,A01 + A0,Z in G111Z in + G22 Z out + G111Z in G111Z in + G22 Z out + G11,G21,op ampCh. 9 # 10,1,V2,I 2,西电微电子:模拟集成电路设计等效开环增益的计算,VoutVin,=,A01 + A0,Zin G111Zin + G22 Z out + G111Zin G111Zin + G22 Z out + G11,G21,Av ,open,= A0,Zin G111Zin + G22 Z out + G111,G11 =,I1V1,|I 2 =0,G22 = |V1 =0op ampCh. 9
5、 # 11,=,=,西电微电子:模拟集成电路设计计算开环增益与闭环增益,Av ,openG21 =,VY RD1Vin RF | RS + 1 / g m1RSRS + RF, g m 2 RD 2 | ( RF + RS ),Av ,closed =,Av ,open1 + G21 Av ,open,op ampCh. 9 # 12,V2,V1,西电微电子:模拟集成电路设计小结:电压-电压反馈中的负载I1 = G11V1 + G12 I 2V2 = G21V1 + G22 I 2,G11 =G22 =,I1V1V2I 2,|I 2 =0 的输出端开路|V1 =0 的输入端短路, = G21
6、=,|I 2 =0 的输出端开路,G11 : 导纳量纲,反馈网络输入端看进去的导纳G22 :电阻量纲,反馈网络输出端看进去的电阻G21 : 无量纲op ampCh. 9 # 13,西电微电子:模拟集成电路设计,运算放大器, 定义:高增益的差分放大器 用途:实现一个反馈系统, 开环增益:由闭环电路的精度决定,运算放大器设计是一个不断tradeoff的过程,op ampCh. 9 # 14,西电微电子:模拟集成电路设计,本讲内容, 概述, 性能参数, 单级运算放大器 两级运算放大器, 运算放大器设计要点,op ampCh. 9 # 15,西电微电子:模拟集成电路设计,运算放大器的性能参数,增益,小
7、信号带宽大信号带宽,输出摆幅,线性度,噪声与失调,电源抑止,op ampCh. 9 # 16,1,1 1,1, ,西电微电子:模拟集成电路设计增益 高开环增益: 抑止非线性, =,R2R2 + R1,理想运放时系统的闭环增益为,实际运放A1,系统的闭环增益为 1 1A1,1 1 A1 ,若闭环增益为10,要求增益误差小于1,则A1 1000op ampCh. 9 # 17,西电微电子:模拟集成电路设计如何实现精确的增益 开环:不能实现 工艺偏差 闭环: 前馈放大器:开环增益A1足够高 反馈放大器:精确匹配,1A1, ,其中为增益误差op ampCh. 9 # 18,西电微电子:模拟集成电路设计
8、,小信号带宽, 小信号带宽通常定义为单位增益频率fu, 3dB频率f3dB与fu的示意如下(均为对数坐标),op ampCh. 9 # 19,1 1,t,A0,西电微电子:模拟集成电路设计小信号带宽与信号建立时间的关系设前馈放大器为单极点系统,A(s) =,A01 + s,0,闭环带宽扩展为(1 + A0 )倍时间常数 = (1 + A0 )0 A00Vin = au(t )Vout = a (1 e )u(t )1 + A01%稳定精度:t1% = ln100 4.60.1%稳定精度:t0.1% = ln1000 6.9,稳定精度1稳定时间小于5ns1/=1+R1/R2=10则1.09nsf
9、u1/20 1/(2)1.46 GHzop ampCh. 9 # 20,西电微电子:模拟集成电路设计,本讲内容, 概述, 单级运算放大器,五管差分运放共源共栅运放,全差分折叠共源共栅运放单端输出折叠共源共栅运放, 两级运算放大器, 运算放大器设计要点,op ampCh. 9 # 21,西电微电子:模拟集成电路设计,单级运算放大器,低频小信号增益 : Av 0 = g m1 (ro 2 | ro 4 ) = g m1ro 2, 4,op ampCh. 9 # 22,西电微电子:模拟集成电路设计,单级运放的单位增益接法,op ampCh. 9 # 23,西电微电子:模拟集成电路设计,单级运放的输入
10、共模电平范围, 保证所有晶体管均处于,饱和区, 输入下限:,Vin,min=VCSS+VGS1=Vdsat+Vth1+Vdsat1, 输入上限:,Vin,max=VDD-|VGS3|+Vth1, 设所有晶体管的Vdsat相等,则,Vin,max-Vin,min=VDD-|Vth3|-3|Vdsat|,op ampCh. 9 # 24,西电微电子:模拟集成电路设计单位增益放大器的闭环输出阻抗开环输出阻抗:ro 2 | ro 4环路增益:g m1 (ro 2 | ro 4 )闭环输出阻抗为:,Rout ,cl =,ro 2 | ro 4 11 + g m1 (ro 2 | ro 4 ) g m1,
11、op ampCh. 9 # 25,西电微电子:模拟集成电路设计,本讲内容, 概述, 单级运算放大器,五管差分运放共源共栅运放,全差分折叠共源共栅运放单端输出折叠共源共栅运放, 两级运算放大器, 运算放大器设计要点,op ampCh. 9 # 26,西电微电子:模拟集成电路设计,共源共栅运算放大器,Av 0 = g m 2 (g m 4 ro 4 ro 2 | g m 6 ro 6 ro8 ),op ampCh. 9 # 27,西电微电子:模拟集成电路设计,共源共栅运放的输入共模电平范围, 保证所有晶体管均处于饱和区 输入下限:,Vin,min=VCSS+VGS1=Vdsat+Vth1+Vdsa
12、t1, 输入上限:,Vin,max=Vb-|VGS4|+Vth1, 设所有晶体管的Vdsat相等,则,Vin,max-Vin,min=Vb-|Vth4|-3Vdsat, Vb |Vth4|+3Vdsat, Vb越大,输入共模电平摆幅越大,op ampCh. 9 # 28,西电微电子:模拟集成电路设计,单端输出共源共栅运放的输出范围,保证所有晶体管均处于饱和区,设所有晶体管的|Vdsat|相等,输出下限:,Vout,min=Vb-VGS4+Vdsat4=Vb-Vth4,输出上限:,Vout,max=VDD-|VGS7|-|VGS5|+|VGS6|-|Vdsat6|=VDD-|Vth7|-2Vds
13、at,输出摆幅,Vout,max-Vout,min= VDD-|Vth7|-Vb+|Vth4|-2Vdsat,Vb越小,输出摆幅越大,输出摆幅的最大值为,VDD-|Vth7|-5Vdsat,op ampCh. 9 # 29,西电微电子:模拟集成电路设计,双端输出共源共栅运放的输出范围,保证所有晶体管均处于饱和区,设所有晶体管的|Vdsat|相等,输出下限:,Vout,min=Vb1-VGS4+Vdsat4=Vb1-Vth4,输出上限:,Vout,max=Vb2+|VGS6|-|Vdsat6|=Vb2+Vthn输出摆幅,2(Vout,max-Vout,min)= 2(Vb2+Vdsat-Vb1+
14、Vth4),Vb2越大,输出摆幅越大Vb1越小,输出摆幅越大,输出摆幅的最大值为,2(VDD-5Vdsat),op ampCh. 9 # 30,西电微电子:模拟集成电路设计,共源共栅运放的优缺点, 优点:, 高增益, 缺点:, 输入摆幅、输出摆幅小 不宜用做单位增益缓冲器,输出最大值:Vb VGS 4 + Vth 2输出最小值:Vb Vth 4,输出摆幅:Vth 2 + Vth 4 VGS 4,op ampCh. 9 # 31,西电微电子:模拟集成电路设计,单端输出的共源共栅运放(1), 实际电路中,b结构被广泛采用,op ampCh. 9 # 32,西电微电子:模拟集成电路设计,单端输出的共
15、源共栅运放(2),Vout ,min = Vb1 Vth 4,Vout ,max = Vb 2 + | Vth 6 |,Rout = (g m 6 ro 6 ro8 ) | (g m 4 ro 4 ro 2 ),Av 0 = g m1 Rout,op ampCh. 9 # 33,西电微电子:模拟集成电路设计,全差分共源共栅运放的设计(1),性能指标,VDD = 3V,输出摆幅 = 3V,功耗 = 10mW,Av 0 = 2000,工艺参数,n Cox = 60 A/V 2 p Cox = 30 A/V 2,n = 0.1 V -1 (L = 0.5m)p = 0.2 V -1 (L = 0.5
16、m), = 0,vthn =| vthp |= 0.7V,op ampCh. 9 # 34,西电微电子:模拟集成电路设计,全差分共源共栅运放的设计(2),设计经验,放大管过驱动电压:200mV,负载管过驱动电压:200 500mV尾电流管过驱动电压:300 500mV,过驱动电压分配,Vdsat1 Vdsat4 : 200mVVdsat5 Vdsat8 : 300mVVdsat9 : 300mV,功耗分配,I 9 = 3mA,IREF1 + IREF2 = 330uA,op ampCh. 9 # 35,1 W 2,L, W ,西电微电子:模拟集成电路设计全差分共源共栅运放的设计(3)电流、过驱
17、动电压已知由简单电流公式I D = Cox Vdsat2确定各晶体管的宽长比, W L W L, = 12501 4 = 111158, = 900 L 9op ampCh. 9 # 36,W,L,I W,VGS,L,=,=,=,n p,西电微电子:模拟集成电路设计全差分共源共栅运放的设计(4),I D =,12,Cox (VGS Vth )2,g m = D = Cox (VGS Vth )2I D 2I D(VGS Vth ) Vdsat,= 2Cox1ro =I D,WL,I D,g m ro =,2I D 1 2Vdsat I D Vdsat,Rout = g m 3ro 3 ro1
18、| g m 5 ro 5 ro 7 =,2 2|2Vdsat1 I D 2 Vdsat 5 I D,op ampCh. 9 # 37,2I D,=,n p,),n p, W ,西电微电子:模拟集成电路设计全差分共源共栅运放的设计(5)g m1 =Vdsat1Rout = (g m 3ro 3 ro1 ) | (g m 5 ro 5 ro 7 )2 2|2Vdsat1 I D 2 Vdsat 5 I D,Av 0 =,Vdsat1 (2Vdsat1 + 2 Vdsat 5,4,若所有晶体管均取最小沟道长度,则Av 0 = 1416, ,1L,若 = 1111m / 1m L 58则Av 0 40
19、00op ampCh. 9 # 38,2,西电微电子:模拟集成电路设计,全差分共源共栅运放的设计(6),偏置电压设计,Vbn = Vth 9 + Vdsat 9,Vb 3 = VDD | Vth 7 | | Vdsat 7 |,Vb1 Vth 3 + Vdsat 3 + Vdsat1 + Vdsat 9Vb1 Vth 3 0.7,留余量,取Vb1 Vth 3 = 0.8V,Vb 2 VDD | Vdsat 7 | | Vth 5 | | Vdsat 5 |Vb 2 | Vth 5 | 2.4,留余量,取Vb 2 | Vth 5 |= 2.3V,电压摆幅,(Vb 2 | Vth 5 | Vb1
20、+ Vth 3 ) = 3V,op ampCh. 9 # 39,西电微电子:模拟集成电路设计,全差分共源共栅运放的设计(小结),1.确定各晶体管的过驱动电压,2.确定各支路的直流电流,3.根据过驱动电压与支路电流,确定各晶体管宽长比4.根据增益的要求,确认各晶体管的尺寸,(宽长比不变,增益不满足要求时,可增加L)5.根据过驱动电压与输出摆幅要求,确定各偏置电压,(注意留出余量),op ampCh. 9 # 40,1,3,西电微电子:模拟集成电路设计三级共源共栅运算放大器Rout g m 6 ro 6 g m 4 ro 4 ro 2 | g m8 ro8 g m10 ro10 ro12设所有晶体
21、管g m、ro相等,Av 0 = g m 2 Rout, (g m ro )2,缺点:输出摆幅受到限制op ampCh. 9 # 41,西电微电子:模拟集成电路设计,本讲内容, 概述, 单级运算放大器,五管差分运放共源共栅运放,全差分折叠共源共栅运放单端输出折叠共源共栅运放, 两级运算放大器, 运算放大器设计要点,op ampCh. 9 # 42,),西电微电子:模拟集成电路设计折叠共源共栅放大级(1),Rout rI1 | g m 2 ro 2 ro1,Rout rI1 | (g m 2 ro 2 (ro1 | rI 2,op ampCh. 9 # 43,),西电微电子:模拟集成电路设计折叠
22、共源共栅放大级(2),Rout rI1 | g m 2 ro 2 ro1,Rout rI1 | (g m 2 ro 2 (ro1 | rI 2,op ampCh. 9 # 44,西电微电子:模拟集成电路设计,折叠共源共栅差分对(1),功耗:,Pa = VDD I SS,Pb = VDD ( I SS + I1 + I 2 ),输入输出范围,op ampCh. 9 # 45,西电微电子:模拟集成电路设计,折叠共源共栅差分对(2),输入范围:,Vin ,min = 0,Vin ,max = VDD Vdsat VGS1,输出范围:,Vout ,min = Vb1 Vth 3,Vout ,min V
23、dsat 5 + Vdsat 3Vout ,max = Vb 2 + | Vth 7 |,Vout ,max VDD | Vdsat 9 | | Vdsat 7 |,| Av | gm1 (gm 3 + gmb3 )ro3 (ro1 | ro5 )|(gm 7 + gmb 7 )ro7 ro9 ,op ampCh. 9 # 46,=, p =,西电微电子:模拟集成电路设计折叠共源共栅结构中折叠点对应的极点,R =,1g m 3 + g mb 3,C = CGS 3 + CSB 3 + CDB1 + CGD1 + CDB 5 + CGD 31 g m 3 + g mb 3RC CGS 3 + C
24、SB 3 + CDB1 + CGD1 + CDB 5 + CGD 3op ampCh. 9 # 47,西电微电子:模拟集成电路设计,折叠共源共栅运放设计实例,例9.6,输出范围,Vout ,min = Vb1 Vth 7 Vdsat 7 + Vdsat 9 留余量Vout ,min = Vdsat 7 + Vdsat 9 + 0.1,Vout ,max = Vb 2 + | Vth 3 | VDD | Vdsat 5 | | Vdsat 3 | 留余量Vout ,max = VDD | Vdsat 5 | | Vdsat 3 | 0.1,op ampCh. 9 # 48,西电微电子:模拟集成电
25、路设计,折叠共源共栅运放的设计(小结), 第一步:确定过驱动电压, Vdsat1直接取200mV,书上确定Vdsat1的方法不太合理, 其他Vdsat的选取,应为输出摆幅留出余量(比书上小50mV), 第二步:确定各支路电流(功耗), M1、M2、M9、M10均流过0.75mA;, 第三步:根据过驱动电压与支路电流的要求,确定各,晶体管宽长比, 第四步:根据增益的要求,确定各晶体管宽长(增益,不满足要求时,增加L), 第五步:根据过驱动电压,确定各个偏置电压(注意,留出余量),op ampCh. 9 # 49,西电微电子:模拟集成电路设计,本讲内容, 概述, 单级运算放大器,五管差分运放共源共
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 模拟 CMOS 集成电路设计 拉扎维 第九 运算放大器 ppt 课件
链接地址:https://www.31ppt.com/p-1344574.html