数字电路与逻辑设计ppt课件.ppt
《数字电路与逻辑设计ppt课件.ppt》由会员分享,可在线阅读,更多相关《数字电路与逻辑设计ppt课件.ppt(86页珍藏版)》请在三一办公上搜索。
1、数字电路与逻辑设计,数字电子技术,第1章 数字电路基础,第2章 组合逻辑电路,第3章 常用组合逻辑模块及其应用,第5章 常用时序逻辑模块及其应用,第6章 脉冲产生电路及集成定时器,第4章 时序逻辑电路,退出,*第8章 可编程逻辑器件简介,第7章 数/模转换器和模/数转换器,注:打“*”为可不讲授内容,第5章 常用时序逻辑 模块及其应用,学习要点:计数器、寄存器等中规模集成电路的逻辑功能和使用方法,5.1 计数器,5.1.2 典型计数器模块,退出,5.1.3 用计数器模块构成任意N进制计数器,5.1.4 计数器模块的应用,5.1.1 二进制计数器和十进制计数器,在数字电路中,能够记忆输入脉冲个数
2、的电路称为计数器。,计数器,二进制计数器,十进制计数器,N进制计数器,加法计数器,同步计数器,异步计数器,减法计数器,可逆计数器,加法计数器,减法计数器,可逆计数器,二进制计数器,十进制计数器,N进制计数器,5.1.1 二进制计数器和十进制计数器,1、二进制同步计数器,3位二进制同步加法计数器,选用3个CP下降沿触发的JK触发器,分别用FF0、FF1、FF2表示。,状态图,输出方程:,时钟方程:,时序图,FF0每输入一个时钟脉冲翻转一次,FF1在Q0=1时,在下一个CP触发沿到来时翻转。,FF2在Q0=Q1=1时,在下一个CP触发沿到来时翻转。,电路图,由于没有无效状态,电路能自启动。,推广到
3、n位二进制同步加法计数器,驱动方程,输出方程,3位二进制同步减法计数器,选用3个CP下降沿触发的JK触发器,分别用FF0、FF1、FF2表示。,状态图,输出方程:,时钟方程:,时序图,FF0每输入一个时钟脉冲翻转一次,FF1在Q0=0时,在下一个CP触发沿到来时翻转。,FF2在Q0=Q1=0时,在下一个CP触发沿到来时翻转。,电路图,由于没有无效状态,电路能自启动。,推广到n位二进制同步减法计数器,驱动方程,输出方程,3位二进制同步可逆计数器,输出方程,电路图,4位集成二进制同步加法计数器74LS161/163,74LS163的引脚排列和74LS161相同,不同之处是74LS163采用同步清零
4、方式。,双4位集成二进制同步加法计数器CC4520,CR=1时,异步清零。,CR=0、EN=1时,在CP脉冲上升沿作用下进行加法计数。,CR=0、CP=0时,在EN脉冲下降沿作用下进行加法计数。,CR=0、EN=0或CR=0、CP=1时,计数器状态保持不变。,4位集成二进制同步可逆计数器74LS191,4位集成二进制同步可逆计数器74LS193,2、二进制异步计数器,3位二进制异步加法计数器,状态图,选用3个CP下降沿触发的JK触发器,分别用FF0、FF1、FF2表示。,输出方程:,时钟方程:,时序图,FF0每输入一个时钟脉冲翻转一次,,FF1在Q0由1变0时翻转,,FF2在Q1由1变0时翻转
5、。,3个JK触发器都是在需要翻转时就有下降沿,不需要翻转时没有下降沿,所以3个触发器都应接成T型。,驱动方程:,电路图,3位二进制异步减法计数器,状态图,选用3个CP下降沿触发的JK触发器,分别用FF0、FF1、FF2表示。,输出方程:,时钟方程:,时序图,FF0每输入一个时钟脉冲翻转一次,,FF1在Q0由0变1时翻转,,FF2在Q1由0变1时翻转。,3个JK触发器都是在需要翻转时就有下降沿,不需要翻转时没有下降沿,所以3个触发器都应接成T型。,驱动方程:,电路图,二进制异步计数器级间连接规律,4位集成二进制异步加法计数器74LS197,选用4个CP下降沿触发的JK触发器,分别用FF0、FF1
6、、FF2 、FF3表示。,3.3.2 十进制计数器,1、十进制同步计数器,状态图,输出方程:,时钟方程:,十进制同步加法计数器,状态方程,电路图,比较,得驱动方程:,将无效状态10101111分别代入状态方程进行计算,可以验证在CP脉冲作用下都能回到有效状态,电路能够自启动。,十进制同步减法计数器,选用4个CP下降沿触发的JK触发器,分别用FF0、FF1、FF2 、FF3表示。,状态图,输出方程:,时钟方程:,状态方程,次态卡诺图,比较,得驱动方程:,将无效状态10101111分别代入状态方程进行计算,可以验证在CP脉冲作用下都能回到有效状态,电路能够自启动。,电路图,十进制同步可逆计数器,集
7、成十进制同步计数器,集成十进制同步加法计数器74160、74162的引脚排列图、逻辑功能示意图与74161、74163相同,不同的是,74160和74162是十进制同步加法计数器,而74161和74163是4位二进制(16进制)同步加法计数器。此外,74160和74162的区别是,74160采用的是异步清零方式,而74162采用的是同步清零方式。74190是单时钟集成十进制同步可逆计数器,其引脚排列图和逻辑功能示意图与74191相同。74192是双时钟集成十进制同步可逆计数器,其引脚排列图和逻辑功能示意图与74193相同。,选用4个CP上升沿触发的D触发器,分别用FF0、FF1、FF2 、FF
8、3表示。,2、十进制异步计数器,状态图,输出方程:,十进制异步加法计数器,时序图,时钟方程,FF0每输入一个CP翻转一次,只能选CP。,选择时钟脉冲的一个基本原则:在满足翻转要求的条件下,触发沿越少越好。,状态方程,比较,得驱动方程:,电路图,将无效状态10101111分别代入状态方程进行计算,可以验证在CP脉冲作用下都能回到有效状态,电路能够自启动。,十进制异步减法计数器,选用4个CP上升沿触发的JK触发器,分别用FF0、FF1、FF2 、FF3表示。,状态图,输出方程:,时序图,时钟方程,FF0每输入一个CP翻转一次,只能选CP。,选择时钟脉冲的一个基本原则:在满足翻转要求的条件下,触发沿
9、越少越好。,状态方程,比较,得驱动方程:,电路图,将无效状态10101111分别代入状态方程进行计算,可以验证在CP脉冲作用下都能回到有效状态,电路能够自启动。,集成十进制异步计数器74LS90,5.1.3 用计数器模块构成N进制计数器,1、用同步清零端或置数端归零构成N进置计数器,2、用异步清零端或置数端归零构成N进置计数器,(1)写出状态SN-1的二进制代码。(2)求归零逻辑,即求同步清零端或置数控制端信号的逻辑表达式。(3)画连线图。,(1)写出状态SN的二进制代码。(2)求归零逻辑,即求异步清零端或置数控制端信号的逻辑表达式。(3)画连线图。,利用集成计数器的清零端和置数端实现归零,从
10、而构成按自然态序进行计数的N进制计数器的方法。,在前面介绍的集成计数器中,清零、置数均采用同步方式的有74LS163;均采用异步方式的有74LS193、74LS197、74LS192;清零采用异步方式、置数采用同步方式的有74LS161、74LS160;有的只具有异步清零功能,如CC4520、74LS190、74LS191;74LS90则具有异步清零和异步置9功能。,用74LS163来构成一个十二进制计数器。(1)写出状态SN-1的二进制代码。,(3)画连线图。,SN-1S12-1S111011,(2)求归零逻辑。,例,D0D3可随意处理,D0D3必须都接0,用74LS197来构成一个十二进制
11、计数器。(1)写出状态SN的二进制代码。,(3)画连线图。,SNS121100,(2)求归零逻辑。,例,D0D3可随意处理,D0D3必须都接0,用74LS161来构成一个十二进制计数器。,SNS121100,例,D0D3可随意处理,D0D3必须都接0,SN-1S111011,3、提高归零可靠性的方法,4、计数器容量的扩展,异步计数器一般没有专门的进位信号输出端,通常可以用本级的高位输出信号驱动下一级计数器计数,即采用串行进位方式来扩展容量。,100进制计数器,60进制计数器,64进制计数器,同步计数器有进位或借位输出端,可以选择合适的进位或借位输出信号来驱动下一级计数器计数。同步计数器级联的方
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字电路 逻辑设计 ppt 课件
链接地址:https://www.31ppt.com/p-1344072.html