数电触发器ppt课件.ppt
《数电触发器ppt课件.ppt》由会员分享,可在线阅读,更多相关《数电触发器ppt课件.ppt(113页珍藏版)》请在三一办公上搜索。
1、第五章 触发器,5.2 钟控触发器,5.4 边沿触发器,5.1 基本触发器,5.3 主从触发器,1,t课件,5.1 基本触发器,5.1.1、基本触发器电路组成和工作原理 1用与非门组成的基本RS触发器 (1)电路结构:由两个门电路交叉连接而成。,置1端,置0端,信号输入端,信号输出端,2,t课件,(2)逻辑功能,触发器有两个互补的输出端,,当Q=1, =0时,称为触发器的1状态。,当 =1,Q=0时,称为触发器的0状态。,0 1,1,0,0,0,1,1,置0,0,0,1,/RD称为置0输入端低电平有效,0,1,现态:触发器接收输入信号之前的状态,也就是触发器原来的稳定状态。,次态:触发器接收输
2、入信号之后所处的新的稳定状态。,3,t课件,(2)逻辑功能,触发器有两个互补的输出端,,当Q=1, =0时,称为触发器的1状态。,当 =1,Q=0时,称为触发器的0状态。,0 1,0,1,1,1,0,0,置0,0,0,1,/SD称为置0输入端低电平有效,0,1,1 0,置1,1,0,1,1,4,t课件,(2)逻辑功能,触发器有两个互补的输出端,,当Q=1, =0时,称为触发器的1状态。,当 =1,Q=0时,称为触发器的0状态。,0 1,1,1,0,0,1,1,置0,0,0,0,0,1,1 0,置1,1,0,1,1,1 1,保持,0,0,1,1,触发器保持原有状态不变,即原来的状态被触发器存储起
3、来,这体现了触发器具有记忆能力。,5,t课件,(2)逻辑功能,触发器有两个互补的输出端,,当Q=1, =0时,称为触发器的1状态。,当 =1,Q=0时,称为触发器的0状态。,0 1,置0,0,0,0,1,1 0,置1,1,0,1,1,1 1,保持,0,0,1,1,0 0,0,0,1,1,1,1,0,0,?,6,t课件,(3)波形分析,反映触发器输入信号取值和状态之间对应关系的图形称为波形图,例5.1.1 在用与非门组成的基本RS触发器中,设初始状态为1,已知输入R、S的波形图,画出两输出端的波形图。,置1,置0,置1,置1,置1,保持,不允许,7,t课件,逻辑功能:,1,0,0,0,1,1,0
4、,2用或非门组成的基本RS触发器,SD仍然称为置1输入端,但为高电平有效。RD仍然称为置0输入端,也为高电平有效。,8,t课件,基本触发器的特点总结:,(1)有两个互补的输出端,有两个稳定的状态。(2)有复位(Q=0)、置位(Q=1)、保持原状态三种功能。(3)/RD为复位输入端,/SD为置位输入端,可以是低电平有效,也可以是高电平有效,取决于触发器的结构。(4)由于反馈线的存在,无论是复位还是置位,有效信号只需要作用很短的一段时间,即“一触即发”。,9,t课件,5.1.2、基本触发器功能的描述,触发器的功能主要有三种方法: (1)状态转移真值表(功能表),10,t课件,(2)特性方程由功能表
5、画出卡诺图得特性方程:,次态Qn+1的卡诺图,特性方程,触发器的特性方程就是触发器次态Qn+1与输入及现态Qn之间的逻辑关系式,11,t课件,(3)状态转换图和激励表 A 状态转换图表示触发器从一个状态变化到另一个状态或保持原状不变时,对输入信号的要求。,0,1,/RD= / SD=1,/RD=1 /SD=,/RD=1 /SD=0,/RD=0 /SD=1,12,t课件,B、激励表是用表格的方式表示触发器从一个状态变化到另一个状态或保持原状态不变时,对输入信号的要求。,0 00 11 01 1, 11 00 11 ,0,1,/RD= / SD=1,/RD=1 /SD=,/RD=1 /SD=0,/
6、RD=0 /SD=1,低电平有效,13,t课件,5.2 钟控触发器,基本触发器具有保持功能,输出与输入不象组合电路那样一一对应,输入同为1,输出可为状态0,也可为状态1。 但基本触发器又与组合电路类似,输入任意时刻发生变化,输出马上跟着改变。,在时序电路中,常常希望输入信号只作为输出变化的条件,何时开始翻转要由节拍器(时钟)来决定。显然基本触发器不具有这样的功能。 给触发器加一个时钟控制端CP,只有在CP端上出现时钟脉冲时,触发器的状态才能改变。这种触发器称为钟控触发器。 钟控触发器具有按时钟拍节工作的特点,下面我们看看几种钟控触发器的工作原理。,14,t课件,1钟控RS触发器的电路结构,5.
7、2.1 钟控RS触发器,国标符号,信号输入端,信号输出端,15,t课件,2逻辑功能,当CP0时,控制门G3、G4关闭, ,触发器的状态保持不变。当CP1时,G3、G4打开, ,输出状态由R、S端的输入信号决定。,钟控RS触发器的状态转换分别由R、S和CP控制,其中,R、S控制状态转换的方向;CP控制状态转换的时刻。,1,0,0,1,1,0,1,注意:只有当R和S同时由1变为0时,Q 的状态不定。,16,t课件,3特性方程,当CP1时, 。,基本触发器特性方程,特性方程,(约束条件),17,t课件,4状态转移真值表,18,t课件,5状态转移图及激励表,根据状态转移真值表作出状态转移图和激励表,0
8、,1,R= S=0,R=0 S=,R=0 S=1,R=1 S=0,当触发器处在1状态,即Qn=1时,若输入信号RS00或01,触发器仍为1状态;,若RS01,触发器就会翻转成为1状态。,若RS10,触发器就会翻转成为0状态。,19,t课件,5状态转移图及激励表,根据状态转移真值表作出状态转移图和激励表,0,1,R= S=0,R=0 S=,R=0 S=1,R=1 S=0,0 00 11 01 1, 00 11 00 ,20,t课件,主要特点,(1)时钟电平控制。在CP1期间接收输入信号,CP0时状态保持不变,与基本RS触发器相比,对触发器状态的转变增加了时间控制。(2)R、S之间有约束。不能允许
9、出现R和S同时为1的情况,否则会使触发器处于不确定的状态。,例:钟控R-S触发器的输入波形如图,画出输出端Q的波形。,21,t课件,1钟控D触发器的电路结构,5.2.2 钟控D触发器,当CP=0时, ,Q保持不变;,当CP=1时, ,Q将发生转移,状态方程为:,CP=1期间有效,22,t课件,2状态转移真值表,由CP=1时的特征方程Qn+1=D,可以得到CP=1时的状态转移真值表,3状态转移图及激励表,23,t课件,例 已知D触发器的输入波形,画出输出波形图。,在数字电路中,凡在CP时钟脉冲控制下,根据输入信号D情况的不同,具有置0、置1功能的电路,都称为D触发器。,24,t课件,1钟控J-K
10、触发器的电路结构,5.2.3 钟控J-K触发器,当CP=0时, ,Q保持不变;,当CP=1时, ,Q将发生转移,状态方程为:,CP=1期间有效,25,t课件,2状态转移真值表,由CP=1时的特征方程 ,可以得到CP=1时的状态转移真值表,3状态转移图及激励表,保持置0置1翻转,26,t课件,波形图,在数字电路中,凡在CP时钟脉冲控制下,根据输入信号J、K情况的不同,具有置0、置1、保持和翻转功能的电路,都称为JK触发器。,CP,J,K,Q,Q,27,t课件,1钟控T触发器的电路结构,524 钟控T触发器,当CP=0时, ,Q保持不变;,当CP=1时, ,Q将发生转移,状态方程为:,CP=1期间
11、有效,28,t课件,2状态转移真值表,由CP=1时的特征方程 ,可以得到CP=1时的状态转移真值表,3状态转移图及激励表,29,t课件,电位触发方式当钟控信号CP为低(高)电平时,触发器不接受输入激励信号,触发器状态保持不变;当钟控信号CP为高(低)电平时,触发器接受输入激励信号,状态发生转移。,5.2.5 电位触发方式的工作特性,电位触发方式的特点: 在约定钟控信号电平(CP=1或CP=0)期间,输入激励信号的变化都会引起触发器状态的改变; 在非约定钟控信号电平(CP=0或CP=1)期间,无论输入激励信号如何变化,触发器状态保持不变。,30,t课件,例,由于在CP=1期间,G3、G4门都是开
12、着的,都能接收R、S信号,所以,如果在CP=1期间R、S发生多次变化,则触发器的状态也可能发生多次翻转。在一个时钟脉冲周期中,触发器发生多次翻转的现象叫做空翻。,31,t课件,5.3 主从触发器,由两级同步RS触发器串联组成。G1G4组成从触发器,G5G8组成主触发器。CP 与CP互补,使两个触发器工作在两个不同的时区内。,5.3.1、 主从RS触发器 1电路结构,32,t课件,2工作原理,主从触发器的触发翻转分为两个节拍:,(1)当CP1时,CP0,”从“保持。”主”工作,接收R和S端的输入信号。,G,9,33,t课件,2工作原理,主从触发器的触发翻转分为两个节拍:,(1)当CP1时,CP0
13、,”从“保持。”主”工作,接收R和S端的输入信号。,1,0,0,1,1,0,1,0,1,0,1,1,0,1,34,t课件,波形图,CP,R,S,Q主,Q,35,t课件,主从触发器的特点:在CP的一个周期中触发器的输出状态只能改变一次。,(1)主从触发器的翻转是在CP由1变0时刻(CP下降沿)发生的。(2)CP一旦变为0后,主触发器被封锁,其状态不再受R、S影响,因此不会有空翻现象。,主从RS触发器的符号:,36,t课件,5.3.2、 主从JK触发器,主从RS触发器的缺点:使用时有约束条件 RS=0,1电路结构,为此,将触发器的两个互补的输出端信号通过两根反馈线分别引到输入端的G7、G8门,这样
14、,就构成了JK触发器。,37,t课件,2工作原理,(1)当CP1时,CP0,”从“保持,”主”工作,接收输入信号。,CP,R S,R S,38,t课件,3主从JK触发器的一次翻转现象,如果CP=1期间,J、K变化引起主触发器发生状态发生第一次翻转,即,(1)当CP=0时,,CP,(2)当CP=1时,,将次态作为现态,求出新的次态,此时,注意:在主触发器状态变化之前,即CP=0时,,则此后无论J、K如何变化,都不会使Q主再次翻转。直到CP=0后,再次为1,才可产生新的翻转。,39,t课件,1,1,0,1,1,0,1,0,1,0,1,1,0,1,1,0,40,t课件,例 已知主从JK触发器J、K的
15、波形如图所示,画出输出Q的波形图(设初始状态为0)。,0,1,0,1,1,1,0,1,1,0,1,1,0,0,1,1,0,1,由此看出,主从JK触发器在CP=1期间,主触发器只变化(翻转)一次,这种现象称为一次翻转现象。,41,t课件,Q,Q,主,例1 已知主从JK触发器J、K的波形如图所示,画出输出Q的波形图(设初始状态为0)。,CP=1,若J、K变化,触发器的状态与真值表、特征方程不对应,存在一次变化现象。,42,t课件,例2 已知主从JK触发器J、K的波形如图所示,画出输出Q的波形图(设初始状态为0)。,在画主从触发器的波形图时,应注意以下几点:(1)触发器的触发翻转发生在时钟脉冲的触发
16、沿(这里是下降沿),(2)判断触发器次态的依据是时钟脉冲下降沿前一瞬间输入端的状态。,(3)一次翻转现象,43,t课件,带清零端和预置端的主从JK触发器,0,0,1,0,0,1,44,t课件,带清零端和预置端的主从JK触发器的逻辑符号,45,t课件,集成主从JK触发器,46,t课件,与输入主从JK触发器的逻辑符号,主从JK触发器功能完善,并且输入信号J、K之间没有约束。但主从JK触发器还存在着一次变化问题,即主从JK触发器中的主触发器,在CP1期间其状态能且只能变化一次,这种变化可以是J、K变化引起,也可以是干扰脉冲引起,因此其抗干扰能力尚需进一步提高。,47,t课件,t课件,48,例:给出主
17、-从J-K触发器CP、J、K、RD及SD端的信号波形图,试绘出Q端的波形图。,/RD、 /SD- 直接复位、置位端,1. 当/RD=0 /SD=1时 Q=0,2. 当/RD=1 /SD=0时 Q=1,3. 当/RD=1 /SD=1时 触发器正常工作,此时当CP脉冲有效跳变沿到来时,触发器的次态输出Qn+1取决于J、K及Qn,当J、K不同时,,触发器的次态输出Qn+1与J相同,当J、K同为 0 时,,Qn+1=Qn,当J、K同为 1 时,,保持状态,计数状态,49,t课件,图5-3-5 集成主从J-K触发器,电路结构,直接置0端,直接置1端,50,t课件,逻辑符号及功能说明,Q,&,K,&,J,
18、Q,SD,RD,CP,图5-3-5 J-K触发器逻辑符号,CP端的小圆圈表示CP下降沿时触发器状态翻转。直接置0端和直接置1端的小圆圈表示低电平或负脉冲有效。,51,t课件,脉冲工作特性:触发器正常工作时,对时钟信号及输入信号的要求。,时钟CP由0变1及CP=1的准备阶段,要完成主触发器状态的正确转移。因此要求:,(1) 在CP上升沿到达时,J、K信号已处于稳定状态,并且在CP=1期间, J、K信号不发生变化;,5.3.4集成主从J-K触发器的脉冲工作特性,F,52,t课件,(2) 主触发器状态发生变化从CP上升沿开始至最后稳定,需经历两级与或非门的延迟时间。若一级与或非门的延迟时间为1.4t
19、pd(tpd为与非门的平均延迟时间),则要求CP=1持续期为:,5.3.4集成主从J-K触发器的脉冲工作特性,53,t课件,CP由1变0时,从触发器接受主触发器的状态。,设三极管T1和T2开关的延迟时间为0.5tpd,则从CP由1变0直到触发器状态转移完成,需2.5tpd时间,这就要求CP=0的持续时间满足:,54,t课件,CP由1变0时,从触发器接受主触发器的状态。,设三极管T1和T2开关的延迟时间为0.5tpd,则从CP由1变0直到触发器状态转移完成,需2.5tpd时间,这就要求CP=0的持续时间满足:,触发器的工作频率:时钟信号的最高工作频率为,主从J-K触发器主触发器有一次翻转特性,为
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 触发器 ppt 课件
链接地址:https://www.31ppt.com/p-1341691.html