时序逻辑电路习题(二)ppt课件.ppt
《时序逻辑电路习题(二)ppt课件.ppt》由会员分享,可在线阅读,更多相关《时序逻辑电路习题(二)ppt课件.ppt(25页珍藏版)》请在三一办公上搜索。
1、第五章时序逻辑电路习题(二),习题集,嘉应学院电子信息工程系,CP1=Q0 (当FF0的Q0由01时,Q1才可能改变状态),解:该电路为异步时序逻辑电路。具体分析如下:,(1)写出各逻辑方程式。,时钟方程:,CP0=CP (时钟脉冲源的上升沿触发),1、试分析下图所示的时序逻辑电路。,输出方程:,各触发器的驱动方程:,(3)作状态转换表。,(2)将各驱动方程代入D触发器的特性方程,得各触发 器的次态方程:,(CP由01时此式有效),(Q0由01时此式有效),(4)作状态转换图、时序图。,(5)逻辑功能分析 由状态图可知:该电路一共有4个状态00、01、10、11,在时钟脉冲作用下,按照减1规律
2、循环变化,所以是一个4进制减法计数器,Z是借位信号。,2、用两片4位二进制加法计数器74161采用同步级联方式构成的8位二进制同步加法计数器,模为1616=256。,解:有的集成计数器没有进位/借位输出端,这时可根据具体情况,用计数器的输出信号Q3、Q2、Q1、Q0产生一个进位/借位。,3、如用两片74290采用异步级联方式组成的二位8421BCD码十进制加法计数器。 模为1010=100,4、用集成计数器74160和与非门组成的6进制计数器。,5、用集成计数器74163和与非门组成的6进制计数器。,6、用集成计数器74191和与非门组成的余3码10进制计数器。,7、用集成计数器74160和与
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 时序 逻辑电路 习题 ppt 课件
![提示](https://www.31ppt.com/images/bang_tan.gif)
链接地址:https://www.31ppt.com/p-1340309.html