VerilogHDL语言基础学习教案课件.pptx
《VerilogHDL语言基础学习教案课件.pptx》由会员分享,可在线阅读,更多相关《VerilogHDL语言基础学习教案课件.pptx(69页珍藏版)》请在三一办公上搜索。
1、会计学,1,VerilogHDL语言基础,会计学1VerilogHDL语言基础,2,4.1 什么是Verilog HDL?,Verilog HDL是目前应用最为广泛的硬件描述语言。Verilog HDL可以用来进行各种层次的逻辑设计,也可以进行数字系统的逻辑综合,仿真验证和时序分析等。 Verilog HDL适合算法级,寄存器级,逻辑级,开关级、系统级和版图级等各个层次的设计和描述。Verilog HDL进行设计最大的优点是其工艺无关性。这使得工程师在功能设计,逻辑验证阶段可以不必过多考虑门级及工艺实现的具体细节,只需根据系统设计的要求施加不同的约束条件,即可设计出实际电路。,第1页/共69页
2、,24.1 什么是Verilog HDL?Verilog,3,Verilog HDL模块化设计理念Verilog HDL支持以模块集合的形式构造数字系统。利用层次化、结构化的设计方法,一个完整的硬件设计任务可以划分成若干个模块,每一个模块又可以划分成若干个子模块,子模块还可以进一步划分。各个模块可以是自主开发的模块,也可以是从商业渠道购买的具有知识产权的IP核。,第2页/共69页,3Verilog HDL模块化设计理念第2页/共69页,4,42 VerilogHDL基础知识Verilog HDL的运算符与C语言的运算符几乎完全相同,但数据类型是Verilog HDL特有的。在实际应用中,要认真
3、体会、深入理解硬件描述语言与软件编程语言的本质区别。421 VerilogHDL模块结构模块是Verilog HDL的基本单元,用于描述某个设计的功能或结构以及与其他模块通信的外部端口。模块的实际意义是代表硬件电路上的逻辑实体,每个模块都实现特定的功能。,第3页/共69页,442 VerilogHDL基础知识第3页/共69页,5,模块的基本结构,第4页/共69页,5模块的基本结构第4页/共69页,6,Verilog HDL语言描述,模块结构举例VerilogHDL模块结构完全嵌在module和endmodule关键字之间,包括四部分,即模块声明、端口定义、信号类型说明和逻辑功能定义。,第5页/
4、共69页,6Verilog HDL语言描述模块结构举例第,7,1模块声明模块声明包括模块名和模块的端口列表。其格式如下:Module 模块名(端口名1,端口名2,端口名n); 模块的其他部分 endmodule 模块结束关键字模块端口列表中端口名的排列顺序是任意的。,第6页/共69页,71模块声明第6页/共69页,8,2端口(Port)定义端口是模块与外界或其他模块进行连接、通信的信号线。因此,对端口列表中哪些端口是输入端口、哪些端口是输出端口要进行明确说明。在Verilog HDL中有3种端口类型;输入端口、输出端口、双向端口(既可用作输入也可用作输出)。,第7页/共69页,82端口(Por
5、t)定义第7页/共69页,9,)用input定义输入端口,格式如下: input 位宽 端口名1,端口名2,端口名n;)用output定义输出端口,格式如下: output 位宽 端口名1,端口名2,端口名n;)用inout定义双向端口,格式如下: inout 位宽 端口名1,端口名2,端口名n; 使用上述3种定义格式时应注意: 位宽的说明应遵循n:1或n-1:0的规则; 不同位宽的端口应分别定义; 位宽说明省略时,默认值为1。,第8页/共69页,9)用input定义输入端口,格式如下:第8页/共69页,10,3数据(信号)类型说明在模块中用到的所有信号(包括端口信号、节点信号、中间变量等)都
6、必须进行数据类型的定义。VerilogHDL中提供了各种信号类型,最常用的是连线型(wire)、寄存器型(reg)和参数型(parameter)。数据类型定义的实例: reg 4:1 cout; 定义信号cout的数据类型为4位寄存器(reg)型 wire a,b,c; 定义信号a,b,c为1位连线(wire)型 注意:输入端口和双向端口不能说明为寄存器型;端口信号的数据类型说明缺省时,EDA的综合器将其默认为wire型。,第9页/共69页,103数据(信号)类型说明第9页/共69页,11,4逻辑功能定义 模块中的核心部分是逻辑功能的定义。Verilog HDL提供了多种逻辑功能的定义方式,其
7、中调用逻辑门元件(元件例化)、持续赋值语句(assign)、过程块(always)3种定义方式比较常用。相对应在模块设计中的3种描述方法:门级描述方式、数据流描述方式、行为描述方式,以及以上混合描述方式。,第10页/共69页,114逻辑功能定义第10页/共69页,12,1)通过调用逻辑门元件(元件例化)定义通过调用Verilog HDL提供的内置逻辑门元件,按照元件模型,进行它们之间的信号连接,完成逻辑电路的结构描述。采用这种方法可以将传统的电路原理图转换成Verilog HDL文本形式。例1: and myand3(out,a,b)例2: and u3(f,a,b,c);,第11页/共69页
8、,121)通过调用逻辑门元件(元件例化)定义第11页/共69页,13,2)用持续赋值语句(assign)定义assign语句一般用在数据流描述方式中,常用来描述组合逻辑电路的功能,称为持续赋值方式。这种描述方式比较简单,只需将传统逻辑表达式转换成符合VerilogHDL规范的表达式放在关键字assign后面即可。例如: assign F(A&B)|(C&D);3)用过程块(always)定义行为描述方式中采用always定义逻辑功能时,可不关心电路结构,只描述电路的行为,即在某种输入情况下产生相应的输出。硬件描述语言支持与逻辑电路结构无关的行为描述。行为描述转化为具体电路结构的工作由EDA工具
9、完成。,第12页/共69页,132)用持续赋值语句(assign)定义第12页/共69页,14,例、用always过程块描述一个4位计数器。 module counter(out,reset,clk); output 4:1 out; input reset,clk; reg 4:1 out; always (posedge clk) beginif(reset) out=0; else out=out+1; end endmodule,第13页/共69页,14例、用always过程块描述一个4位计数器。第13页/共,15,第14页/共69页,15第14页/共69页,16,4.2.2 词法表示
10、,第15页/共69页,164.2.2 词法表示第15页/共69页,17,第16页/共69页,17第16页/共69页,18,第17页/共69页,18第17页/共69页,19,第18页/共69页,19第18页/共69页,20,423 数据类型 数据类型(DataType)也称为变量类型。在Verilog HDL中,数据类型用来表示数字电路中的物理连线、数据存储和数据传送等物理量。 VerilogHDL中共有19种数据类型,分成连线型(Net Type)和寄存器型(Register Type)两类。 其中最常用的是wire型、reg型和parameter型。,第19页/共69页,20423 数据类型
11、第19页/共69页,21,1连线型数据用来描述电路中的各种物理连接,没有状态保持能力,输出随着输入变化而变化。必须对网络型数据进行连续的驱动。有两种驱动连线型数据的方式,一是在结构描述中将其连接到逻辑门的输出端或其他模块的输出端;另一种是用assign语句进行赋值。当没有获得驱动时,它的取值为z。Verilog HDL中的连线型数据包括wire型、tri型、wor型、trior型、wand型、triand型、tril型、trio型、trireg型、vectored型、large型、medium型、scalared型、small型。其中,在可综合模块中最常用的是wire型。,第20页/共69页,
12、211连线型数据第20页/共69页,22,wire型数据用来表示用assign语句赋值的组合逻辑信号。Verilog HDL模块输入输出端口信号类型说明缺省时,自动定义为wire型。wire型变量可以用作任何表达时的输入,也可用作assign语句、元件调用语句和模块调用语句的输出。wire型变量的取值可为0、1、X、Z。wire型数据的定义格式如下:wire 数据名1,数据名2,数据名n;位宽遵循n:1或n-1:0规则进行说明,可定义多位的wire型向量;位宽说明缺省时,默认定义1位的wire型变量(标量)。不同位宽的wire型数据必须分别定义。,第21页/共69页,22wire型数据第21页
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- VerilogHDL 语言 基础 学习 教案 课件
链接地址:https://www.31ppt.com/p-1289766.html