TDR和SET2DIL测试教程课件.ppt
《TDR和SET2DIL测试教程课件.ppt》由会员分享,可在线阅读,更多相关《TDR和SET2DIL测试教程课件.ppt(58页珍藏版)》请在三一办公上搜索。
1、PCB信号完整性技术探讨,1,PCB信号完整性技术探讨1,1、信号完整性基础,2、信号完整性测量技术,3、PCB制造与信号完整性,2,1、信号完整性基础2、信号完整性测量技术3、PCB制造与信号,Page3,目 录,1、信号完整性基础,1.1 信号完整性1.2 高速信号和传输线1.3 反射1.4 阻抗1.5 介电常数(Dk)和介质损耗因子(Df)1.6 插入损耗的概念,Page3 目 录1、信号完整性基础1.1 信号完整性,Page4,信号完整性(Signal Integrity, SI)包含由于信号传输速率加快而产生的互连、电源、器件等引起的所有信号质量及延时等问题。,1.1 信号完整性,信
2、号完整性基础,1,Page4 信号完整性(Signal Integrity,Page5,信号完整性基础,1,对于高速产品,并没有明确定义,一般认为对损耗有特定要求的产品为高速产品。,1.2 高速信号和传输线,时钟频率超过100MHz、数字信号上升时间小于1ns时,长度超过1inch(2.54cm)的互连线表现出传输线特性;其特征为:线路向周围环境辐射能量,介质中的粒子(图中圆圈表示)也会振动吸收能量,产生时延和衰减等。,基本传输线种类,Page5信号完整性基础1 对于高速产品,并没有明确定义,Page6,信号完整性基础,1,目前几乎所有高速存储器、服务器、路由器以及很多消费电子产品都具有高传输
3、速率的特性,PCB产业也已迈进高速的方向。,1.2 高速信号和传输线,一些高速电子产品和设备及其传输速率,Page6信号完整性基础1 目前几乎所有高速存储器、服务,信号传输时,每时每刻都会感受到一个瞬态阻抗,当这个阻抗不连续时就会将信号的一部分反射回信号源端;,1,信号完整性基础,1.3 反射,7,信号传输时,每时每刻都会感受到一个瞬态阻抗,,Page8,信号完整性基础,1,1.4 阻抗,低频或直流情况下阻抗基本等于导体的电阻; 高速或高频情况下,主要受趋肤效应影响,信号在导体中传输感受到的阻抗将远大于导体在直流情况下的电阻。,圆形导体和方形导体的趋肤效应(红色表示电流密度最大,蓝色表示最小)
4、,Page8信号完整性基础11.4 阻抗 低频或直流情况下,Page9,信号完整性基础,1,1.4 阻抗,趋肤深度:,:趋肤深度: 磁导率:电导率f: 频率,对于纯铜导线:,=410-7 H/m=5.8 107 S/m,则在1GHz频率下:, 铜=2.1um,即信号的传导仅仅在铜线的表面进行。,Page9信号完整性基础11.4 阻抗趋肤深度:趋肤深度,Page10,信号完整性基础,1,1.4 阻抗,均匀导体直流电阻计算公式:,:电阻率l: 导体长度S: 导体横截面积,R(AC):高频下的交流阻抗f: 工作频率f0:产生明显趋肤效应的临界频率R:该临界频率下的阻抗,均匀导体高频阻抗计算公式:,交
5、流电阻随频率变化关系,Page10信号完整性基础11.4 阻抗均匀导体直流电阻计算,Page11,寄生电容:,寄生电感:,D1: 焊盘直径D2: 反焊盘直径H: 过孔长度d: 过孔孔径,信号完整性基础,1,1.4 阻抗:过孔阻抗,Page11寄生电容:寄生电感:D1: 焊盘直径信号完整性基,Page12,信号完整性基础,1,1.5 介电常数(Dk)和损耗因子(Df),介电常数(Dk)准确讲应该称为相对介电常数。干燥空气的实际介电常数0,数值为8.85pF/m,为方便起见,把这个值设为1pF/m,从而得到其他介质的相对介电常数值(Relative Permittivity),即我们现在常用的介电
6、常数(dielectric constant)。从信号传输品质的角度来看,介电常数的含义可以理解为介质对电荷的吸附能力,介电常数越大,其对信号的吸附能力越强,可供使用的信号余量便越小。介电能力即相当于容电能力。,介电能力对比(左)和线路传输模型(右),Page12信号完整性基础11.5 介电常数(Dk)和损耗因,Page13,信号完整性基础,1,1.5 介电常数(Dk)和损耗因子(Df),损耗因子(Df)即为散失因子(dissipation factor),表示信号传输时在介质中损失掉的能量(loss),将这个损失掉的能量与未损失的能量(stored)对比时,即得到Df。,介质损耗因子与频率的
7、相关性,Page13信号完整性基础11.5 介电常数(Dk)和损耗因,Page14,插入损耗(简称插损,数学描述为S21,或insertion loss):在二端口网络中,S21定义为从端口2出来的正弦波和从端口1进入的正弦波的比值。,信号完整性基础,1,1.6 插入损耗的概念,端口一,端口二,入射信号,反射信号,接收信号,简单二端口网络示意图,相位差,幅度,Page14 插入损耗(简称插损,数学描述为S21,或,Page15,信号完整性基础,1,1.6 插入损耗的概念,介质中粒子振动导致,阻抗不连续,导线发热,能量向环境中发射,与邻近传输线干扰作用,增加导体阻抗消耗能量,Page15信号完整
8、性基础11.6 插入损耗的概念介质中粒子,Page16,无损传输线是不存在的,通路上的每一个节点都会造成损耗,损耗受控是一个真正的挑战。,右图为传输线中主要插入损耗来源于传输的信号频率之间关系示意图,信号完整性基础,1,1.6 插入损耗的概念,Page16 无损传输线是不存在的,通路上的每一个节点,Page17,损耗和传输线长度的关系,信号完整性基础,1,1.6 插入损耗的概念,Page17损耗和传输线长度的关系信号完整性基础11.6 插,Page18,目 录,2、信号完整性测量技术,2.1 阻抗测试2.2 VNA测试2.3 SET2DIL测试2.4 Dk/Df测试,Page18 目 录2、信
9、号完整性测量技术2.1 阻抗测试,2.1 阻抗测试,信号完整性测量技术,2,阻抗测试主要应用TDR(Time Domain Reflector,时域反射计)的方法,TDR 使用阶跃信号发生仪和示波器,在被测得传输线上发送一个快速的上升沿,再特定的点上用示波器观察反射电压波形。这种技术可以测出传输显得特性阻抗,并显示出每个阻抗不连续点的位置和特性(阻抗、感抗和容抗)。,TDR测试原理,由于TDR产生的信号幅度、测试电缆阻抗、仪器输出阻抗确定,因此根据TDR设备接收到的反射信号幅度和时间轴数据,很容易计算出不连续阻抗的数值。,19,2.1 阻抗测试信号完整性测量技术2 阻抗测试主要应用,2.1 阻
10、抗测试,信号完整性测量技术,2,利用TDR技术,所有这些信息都是在示波器上实时显示。相对于其他技术,TDR 能够给出更多的关于系统宽带相应的信息。 如下图所示,沿着时间轴的每一点都对应着被测线上的不同位置阻抗值。,线宽变化导致阻抗变化的TDR测试曲线,20,2.1 阻抗测试信号完整性测量技术2 利用TD,2.1 阻抗测试,信号完整性测量技术,2,PCB阻抗测试时选择合适的阻抗线长度是十分必要的,根据经验,在阻抗线长度超过6inch,且线路损耗较大时,阻抗线后端的阻抗值将有明显上升趋势。,11inch单端阻抗线TDR曲线,21,2.1 阻抗测试信号完整性测量技术2 PCB阻,2.1 阻抗测试,信
11、号完整性测量技术,2,阻抗的不规则波动是由于线路和介质加工质量引起的; 而阻抗的上升趋势主要是由于长线传输线损耗的不可忽略造成的。,华为长线阻抗的标准测量方法,取值区间,阻抗线,22,2.1 阻抗测试信号完整性测量技术2 阻抗的不,2.2 VNA测试,信号完整性测量技术,2,VNA(Vector Network Analyzer, 矢量网络分析仪)的信号源在测试时产生一个连续扫频的正弦波,以此激励被测物(DUT,device under test),之后测量DUT的反射信号和传输信号。VNA把被测物(无论是一条线、一个面或信号网络)当做二端口网络,由于其激励信号是扫频信号,在每一个频点均可得到
12、被测端口的频率响应,VNA通过分析这些激励信号和响应信号,计算出被测端口S参数,再通过这些参数得到我们需要的量化参数值。,测试原理:,23,2.2 VNA测试信号完整性测量技术2VNA(Vector,2.2 VNA测试,信号完整性测量技术,2,对于一个测试频率范围为20GHz的VNA,可以测试被测物从0到20GHz中间任何频率点上的响应特性。,S11:反映端口阻抗特性,S21:反映端口插损特性,信号相位特性,信号延时特性,VNA中可观测到的端口特性,24,2.2 VNA测试信号完整性测量技术2对于一个测试频率范围为,2.2 VNA测试,信号完整性测量技术,2,TRL校准: VNA的精确测量是基
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- TDR SET2DIL 测试 教程 课件

链接地址:https://www.31ppt.com/p-1289100.html