mos器件物理基础课件.ppt
《mos器件物理基础课件.ppt》由会员分享,可在线阅读,更多相关《mos器件物理基础课件.ppt(81页珍藏版)》请在三一办公上搜索。
1、本章内容,MOSFET 的I-V 特性MOSFET 的二级效应MOSFET 的结构电容MOSFET 的小信号模型,10/9/2022,1,本章内容MOSFET 的I-V 特性10/9/20221,绝缘栅型场效应管,MOSFET绝缘栅型,增强型(常闭型),耗尽型(常开型),N沟道,P沟道,N沟道,P沟道,Insulated Gate Field Effect TransistorMOS管:Metal Oxide Semiconductor,利用栅源电压的大小控制半导体表面的感生电荷的多少,从而改变沟道电阻,控制漏极电流的大小。,10/9/2022,2,绝缘栅型场效应管MOSFET增强型(常闭型)
2、耗尽型(常开型),N沟道增强型MOSFET,1. 结构,10/9/2022,3,N沟道增强型MOSFET1. 结构 10/9,2. 工作原理,耗尽层加厚,uGS 增加,反型层,吸引自由电子,栅极聚集正电荷,排斥衬底空穴,剩下负离子区,耗尽层,漏源为背对的PN结,无导电沟道,即使,开启电压 :沟道形成的栅源电压。,(1) 对导电沟道的影响.,+,+,10/9/2022,4,2. 工作原理耗尽层加厚uGS 增加反型层吸引自由,(2) 对 的影响., 线性增大,沟道从s-d逐渐变窄,沟道预夹断,夹断区延长, 几乎不变,恒流区,10/9/2022,5,(2),3. 特性曲线与电流方程,10/9/202
3、2,6,3. 特性曲线与电流方程 10/9/20226,FET放大电路的动态分析,一、FET的低频小信号等效模型,10/9/2022,7,FET放大电路的动态分析一、FET的低频小信号等效模型10/,gm与rds的求法,10/9/2022,8,gm与rds的求法10/9/20228,gm与rds的求法,10/9/2022,9,gm与rds的求法10/9/20229,二、基本共源放大电路的动态分析,10/9/2022,10,二、基本共源放大电路的动态分析10/9/202210,2.1 MOSFET的基本概念,2.1.1 MOSFET开关,阈值电压是多少?当器件导通时,漏源之间的电阻有多大?这个电
4、阻与端电压的关系是怎样的?总是可以用简单的线性电阻来模拟漏和源之间的通道?器件的速度受什么因素限制?,10/9/2022,11,2.1 MOSFET的基本概念2.1.1 MOSFET开关,1. MOSFET的三种结构简图,图2.1 NMOS FET结构简图,2.1.2 MOSFET的结构,10/9/2022,12,1. MOSFET的三种结构简图图2.1 NMOS FET,图2.2 PMOS FET结构简图,10/9/2022,13,图2.2 PMOS FET结构简图10/9/202213,图2.3 CMOS FET的结构简图,10/9/2022,14,图2.3 CMOS FET的结构简图10
5、/9/202214,2. MOS FET结构尺寸的通用概念,W: gate widthLdrawn (L): gate length(layout gate length)Leff: effective gate lengthLD:S/D side diffusion lengthW/L: aspect ratioS,D,G,B: source,drain,gate,body(bulk),10/9/2022,15,2. MOS FET结构尺寸的通用概念W: gate wi,3. MOS FET 的四种电路符号,10/9/2022,16,3. MOS FET 的四种电路符号GDSBGSDBNMO
6、S,2.2 MOS的I/V特性,2.2.1.阈值电压先看MOS器件的工作原理:以NMOS为例来分析阈值电压产生的原理.,(a) VGS=0,10/9/2022,17,2.2 MOS的I/V特性2.2.1.阈值电压(a) V,在(a)图中,G极没有加入电压时,G极和sub表面之间,由于Cox的存在,构成了一个平板电容,Cox为单位面积的栅氧电容;,(b) VGS0,(c),在栅极加上正电压后,如图(b)所示,P-sub靠近G的空穴就被排斥,留下了不可动的负离子。这时没有导电沟道的形成,因为没有可移动的载流子,G和衬底间仅形成了氧化层电容和耗尽层电容的串连,如图(c)所示。,10/9/2022,1
7、8,在(a)图中,G极没有加入电压时,G极和sub表面之间,由,(d)当VG继续增加,界面电势达到一定值时,就有电子从源极流向界面并最终到达漏极,导电沟道形成,晶体管打开。如图(d)所示。这时,这个电压值就是“阈值电压” .,(d),功函数差,费米势,MOS强反型时的表面势为费米势的2倍,耗尽区电荷,(2.1),10/9/2022,19,(d)当VG继续增加,界面电势达到一定值时,就有电子从源极,PMOS器件的导通:与NFETS类似,极性相反.,10/9/2022,20,PMOS器件的导通:与NFETS类似,极性相反.10/9/2,2.2.2 I/V特性推导,我们用一个电流棒来辅助理解电流的概
8、念.,当沿电流方向的电荷密度为Qd (C/m)的电荷以速度v沿电流方向移动时,产生的电流为,(2.2),10/9/2022,21,2.2.2 I/V特性推导Iv我们用一个电流棒来辅助理解, NMOS 沟道的平板电容近似与沟道电荷分布,若将MOS结构等效为一个由poly-Si和反型沟道构成的平板电容。对均匀沟道,当VD=VS=0时,宽度为W的沟道中,单位长度上感应的可移动电荷量为,式中Cox为栅极单位面积电容,WCox为单位长度栅电容.,(2.3),10/9/2022,22, NMOS 沟道的平板电容近似与沟道电荷分布若将MOS结构,如果从S到D有一电压差VDS,假设平板电容在L方向上x点的电位
9、为V(x), 如上图所示,则有:,(2.4), 电荷漂移速度,:漂移速度 drift speed :迁移率 mobility :电场强度 electric field,(2.5),10/9/2022,23,如果从S到D有一电压差VDS,假设平板电容在L方向上x点的电,综合(2.2)-(2.5)有,(2.6),边界条件,两边积分可得,沟道中电流是连续的恒量,即有:,10/9/2022,24,综合(2.2)-(2.5)有(2.6)边界条件两边积分可得沟,分析:,令 ,求得各抛物线的极大值在 点上,且相应各峰值电流为:,(2.7),VGS-VTH为过驱动(overdrive)电压,只有过驱动电压可以
10、形成反型层电荷。,时,器件工作在“三极管区”.,10/9/2022,25,分析:令 ,求得各抛物线的极大,MOS器件作为逻辑工作和模拟开关,或小值线性电阻运用时,都会工作于深Triode区。此时VGS较大,MOS管的VDS很小,若满足:,2.2.3 MOS器件深Triode区时的导通电阻,此时(2.6)简化为:,(2.8),(2.8)表明 为直线关系,如图(2.12)所示.,10/9/2022,26,MOS器件作为逻辑工作和模拟开关,或小值线性电阻运用时,都会,(2.9),此时 D, S间体现为一个电阻,其阻值为:,10/9/2022,27,(2.9)此时 D, S间体现为一个电阻,其阻值为:
11、10/9,(2.9)式表示:a:在满足 的条件下,MOS管体现出线性电阻的特性,其直流电阻与交流动态电阻相等。b:该线性电阻大小取决与VGS,即调节VGS,可调节电阻的大小。因此我们常常把工作在这种区域的晶体管称为“压控晶体管”。,10/9/2022,28,(2.9)式表示:10/9/202228,讨论: 一个NMOS管,若偏置电压VGSVTH , 漏级开路(ID =0),问:此晶体管是处于cut off 状态还是其他状态?为什么?,例2.1,10/9/2022,29,讨论: 一个NMOS管,若偏置电压VGSVTH , 漏级开,由 可知:,2.2.4 MOS管在饱和区的跨导,当 时,漏极电流怎
12、样变化呢?,时,,,此时认为沟道夹断 (pinch off ).,的增大向源端移动。,时,夹断点随着, 沟道在 处夹断.,10/9/2022,30,由,若,则,与,无关.,由,时 , 相对恒定,器件工作在饱和区。,(2.10),10/9/2022,31,若,则与无关.由,(2.10),式(2.6),(2.10) 为analog CMOS design 的最基本的方程式.,(2.6),它们描述了ID与工艺常数 ,器件尺寸W和L以及栅和漏相对于源的电位之间的关系.,10/9/2022,32,(2.10)式(2.6),(2.10) 为analog C,若 ,可以得到 不同VGS下漏电流曲线为:,10
13、/9/2022,33,若 ,可以得到 不同VGS下漏电流曲线为,对于PMOS器件,其在三极管区和饱和区的电流方程分别表示为,10/9/2022,34,对于PMOS器件,其在三极管区和饱和区的电流方程分别表示为1,10/9/2022,35,若,那么工作在饱和区的MOSFET构成一个连接源和漏的电流源,跨导gm的定义gm是指在一定的VDS下,ID对VGS的变化率。gm代表了器件的灵敏度:对于一个大的gm来说,VGS的一个微小的改变将会引起ID产生很大的变化。,当MOS器件处于饱和区时,沟道被夹断.当VDS增大时,夹断点向S方向移动,沟道长度由L变成了L,故饱和区电流方程中L应用L取代,但当L较大,
14、 VDS不是很高时,我们仍以L作为MOS管的沟长.,(2.11),10/9/2022,36,跨导gm的定义当MOS器件处于饱和区时,沟道被夹断.当VDS,gm的变形表达式,将式两边平方得所以将乘以一个(VGS-VTH),除以一个(VGS-VTH)得,(2.12),(2.13),10/9/2022,37,gm的变形表达式将式两边平方得(2.12)(2.13)10/,根据gm的表达式,我们可以得到如图2.18所示的曲线,它反映了gm随某一参数变化的特性.,10/9/2022,38,根据gm的表达式,我们可以得到如图2.18所示的曲线,它反映,提高gm的有效方法,提高载流子的沟道迁移率,选用高迁移率
15、的材料,并使用迁移率高的晶面.制作高质量、尽可能薄的栅氧化层;尽可能使用宽长比比较大的图形;减小源、漏区体电阻和欧姆接触电阻以减小串连电阻,因为,10/9/2022,39,提高gm的有效方法提高载流子的沟道迁移率,选用高迁移率的材,怎样区分饱和区和三极管区?,当栅压和漏压之差不足以形成反型层时,沟道被夹断,器件工作在饱和区.,对NMOS:,对PMOS:,10/9/2022,40,怎样区分饱和区和三极管区?当栅压和漏压之差不足以形成反型层时,Triode 区又称非饱和区或线性电阻区;,Saturation 区又称饱和区;,cut off 区又称截止区;,Overdrive Voltage 有时也
16、称Vod,它的表达式为,有关的重要术语和概念:,aspect ratio W/L,10/9/2022,41,Triode 区又称非饱和区或线性电阻区;Saturat,对应沟道刚刚pinch off 的情况:,如果D端电位增加,则沟道pinch off 的情况变为:,10/9/2022,42,对应沟道刚刚pinch off 的情况:如果D端电位增加,2.3 二级效应,2.3.1 体效应通常,NMOS的源极和P型衬底相连,处于同一电位,如图(a)所示.,但在实际电路中(特别是Analog电路中),一些器件会处于源极和衬底电位分离的状态。例如衬底接地,源极电位高于衬底;或源极接地,衬底接上负电位,如
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- mos 器件 物理 基础 课件
![提示](https://www.31ppt.com/images/bang_tan.gif)
链接地址:https://www.31ppt.com/p-1286523.html