数字逻辑电路设计课程设计之数字电子钟.doc
《数字逻辑电路设计课程设计之数字电子钟.doc》由会员分享,可在线阅读,更多相关《数字逻辑电路设计课程设计之数字电子钟.doc(12页珍藏版)》请在三一办公上搜索。
1、word课程名称:数字电路逻辑设计课程设计 一 设计目的1.掌握组合逻辑电路、时序逻辑电路与数字逻辑电路系统的设计、安装、测试方法;2.进一步巩固所学的理论知识,提高运用所学知识分析和解决实际问题的能力;3.提高电路布局布线与检查和排除故障的能力;4.培养书写综合实验报告的能力。二 . 设计要求1.设计一个具有时、分、秒显示的电子钟23小时59分59秒;2.应该具有手动校时校分的功能;3.应该具有整点报时功能:从59分51秒起(含59分51秒),每隔2秒发出一次蜂鸣,连续5次;4.使用中小规模集成电路组成电子钟,并在实验箱上进展组装、调试;5.画出框图和逻辑电路图,写出设计、实验总结报告。三
2、. 设计原理1.数字电子钟根本原理数字电子钟的逻辑框图如如下图所示。它由555集成芯片构成的振荡电路、分频器、计数器、显示器和校时电路组成。555集成芯片构成的振荡电路产生的信号经过分频器作为秒脉冲,秒脉冲送入计数器,计数结果通过“时、“分、“秒译码器显示时间。2.数字电子钟单元电路设计时钟脉冲已经由实验箱提供,实验箱提供的是秒脉冲;显示电路已经由实验箱提供。(1)计数器电路A秒个位计数器,分个位计数器,时个位计数器均是十进制计数器; B秒十位计数器,分十位计数器均是六进制计数器;C时十位计数器为二进制计数器因此,选择74LS90可以实现二-五-十进制异步计数器芯片实现上述计数功能。时位计数器
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字 逻辑电路 设计 课程设计 电子钟
链接地址:https://www.31ppt.com/p-1189792.html