厦门理工计算机组成原理计组习题来源于课程中心.doc
《厦门理工计算机组成原理计组习题来源于课程中心.doc》由会员分享,可在线阅读,更多相关《厦门理工计算机组成原理计组习题来源于课程中心.doc(38页珍藏版)》请在三一办公上搜索。
1、-简答题1. 提高访存速度可采取哪些措施?简要说明之。2. 遵循诺依曼原理,现代计算机应具备哪些功能?3. 简述提高计算机系统的运算速度的方法。(5.0分)4. 简述诺依曼计算机的特点。5. 简单比拟Cache和虚拟存储器的原理。6.运算器中有哪些存放器?7.中央处理器有哪些根本功能?有哪些根本部件构成?8. 什么叫刷新?为什么要刷新?说明刷新有几种方法。9. 半导体存储器芯片的译码驱动方式有几种?10.什么是“程序访问的局部性?存储系统中哪一级采用了程序访问的局部性原理?11.I/O设备有哪些编址方式,各有何特点?12.说明中断向量地址和入口地址的区别和联系。13.什么是指令周期?指令周期是
2、否有一个固定值?为什么?14.什么是指令周期、机器周期和时钟周期?三者有何关系?15.在存放器存放器型,存放器存储器型和存储器存储器型三类指令中,哪类指令的执行时间最长?哪类指令的执行时间最短?为什么?16.简述CPU的主要功能。17.什么是RISC?RISC指令系统的特点是什么?18.多级构造的存储器系统由哪几级组成?每一级存储器一般使用何种类型的存储介质?这些介质的主要特点是什么?19.为什么层次存储构造能同时满足CPU对存储器系统在速度、容量和价格三方面的要求?20.比拟静态存储器和动态存储器的存储原理和特点。 填空题1.A 是计算机硬件能够直接识别的语言,B 是机器语言的符号表示,高级
3、语言是面向算法的语言。2.机器字长是指(A)。通常与CPU的存放器的位数有关,字长越长,数的表示围(B),精度也越高。机器字长也会影响计算机的运算速度。3. 计算机软件一般分为两大类:一类叫A._ ,另一类叫B._4. 运算器的两个主要功能是:A._,B._。5按计算机所使用的器件及其规模,可以将电子计算机分为A、B、中小规模集成电路计算机和大规模超大规模集成电路计算机。6. 计算机系统的层次构造从底层向上依次为:A、B、操作系统级、语言处理程序级及其它系统软件级、应用程序级。7. 将11010.10010112转换成八进制数的结果是(A),转换成十六进制的结果是(B)。8. 二进制数1011
4、的原码是(A),补码是(B) 。9. cache 是一种高速缓冲存储器,是为了解决CPU和主存之间A不匹配而采用的一项重要技术。它与主存的替换算法有FIFO、随机替换算法、B10. 按IEEE754标准,一个浮点数由符号位、A._、B._三个域组成。(11. 机器数是数值数据在机器中的表示形式,根据小数点的位置是否浮动,可以分为A和B。12. 定点机器数据根据小数点的隐含位置可分为A和B两种。(2.5分)13. 浮点机器数由阶码E和尾数M两局部构成,阶码是A数,尾数是B数。(2.514. IEEE754中32位浮点数的阶码有A位含符号位,而尾数有B位含符号位。(2.5分)15. IEEE754
5、中阶码采用A码来表示,而尾数采用B码来表示。16.提高访存速度可采取三种措施:采用高速器件,(A),(B)。17.半导体存储器芯片的译码驱动方式有两种:(A)和(B).18. 计算机系统中的主存储器是用来存放(A)。计算机系统中的存储器可分为主存和外存,必须将指令放在B。19. 按存储器的读写功能分,可以把存储器分为(A)和(B)两种类型。(2.5分)20. 一片容量为32k的SRAM存储器芯片,地址线有条,地址围从000016到。21. 层次化的存储器系统一般分为三级:(A)、主存、(B)22. 存储A._并按B._顺序执行,这是.诺依曼型计算机的工作原理。23. CPU能直接访问A._和B
6、._,但不能直接访问磁盘和光盘。24. 主存储器的性能指标主要是存储容量、存取时间、A._和B._。25. SRAM依靠A原理保存信息,单元电路复杂,速度较DRAM快;DRAM依靠B原理保存信息,单元电路相对简单,但由于电荷的泄漏,需要定时刷新。(2.5分)26. 提高主存速度的方法有:缩短存储器的读出时间或加长存储器的字长,采用A,采用B,采用多体穿插存储器和采用相联存储器等。27. Cache的命中率与程序的行为、A、组织方式、B有关。28. 主存地址与Cache的地址映射方式有3种:直接映射、A和B。29. 动态半导体存储器的刷新一般有集中式刷新、(A)和(B)。30. 指令由操作码、地
7、址码两大局部组成,操作码用来表示 A ,地址码用来表示 B 。31.指令格式是指令用A._表示的构造形式,通常格式中由操作码字段和B._字段组成。32. 指令寻址的根本方式有两种,A._方式和B._方式。33.PC:Program Counter,程序计数器,其功能是(A),并可自动计数形成下一条指令地址。34. 目前的CPU包括A._、B._和cache.(35. 控制器的设计方法有两种,一种是A,另一种是B。36.假设想提高数据传输率,可以(A)、(B)或者减少总线传输周期包含的时钟周期个数。37.同步通信:指由统一时钟控制的通信,控制方式简单,灵活性差,当系统中各部件工作速度差异较大时,
8、总线工作效率明显下降。适合于(A)的场合。异步通信:指(B)的通信,部件间采用应答方式进展联系,控制方式较同步复杂,灵活性高,当系统中各部件工作速度差异较大时,有利于提高总线工作效率。(2.5分)38.总线判优控制解决多个部件同时申请总线时的使用权分配问题;常见的集中式总线控制有三种:链式查询、(A)、(B)。39.按照连接部件的不同,总线可以分为片总线、(A)和(B)。40. 中断处理过程可以嵌套进展,A._的设备可以中断B._的中断效劳程序(2.5分)名词解释1.全写法2. 写回法3. 寻址方式(4. CISC(5.RISC6.微程序7.机器周期8. 指令周期(9.统一编址10.单独编址1
9、1.单级中断12.DMA13.多级中断14.软件15.总线16.指令17.外围设备18.运算器19.CPU20. 主机控制器1. 同步传输之所以比异步传输具有较高的传输频率是因为同步传输_。(5.0分)A.不需要应答信号 ;B.总线长度较短 ;C.用一个公共时钟信号进展同步 ;D.各部件存取时间较为接近 ;2. 异步控制常用于_作为其主要控制方式。(5.0分)A.在单总线构造计算机中访问主存与外围设备时B.微型机的CPU控制中C.组合逻辑控制的CPU中D.微程序控制器中3. 以硬连线方式构成的控制器也称为_。(5.0分)A.组合逻辑型控制器B.微程序控制器C.存储逻辑型控制器D.运算器4. 在
10、微程序控制器中,机器指令和微指令的关系是_。(5.0分)A.每一条机器指令由一条微指令来执行B.一条微指令由假设干条机器指令组成C.每一条机器指令由一段用微指令组成的微程序来解释执行D.一段微程序由一条机器指令来执行5. 以下说法中正确的选项是_。(5.0分)A.微程序控制方式和硬连线控制方式相比拟,前者可以使指令的执行速度更快B.假设采用微程序控制方式,则可用PC取代PCC.控制存储器可以用掩膜ROM、EPROM或闪速存储器实现D.指令周期也称为CPU周期6. 在微程序控制的计算机中,假设要修改指令系统,只要_。(5.0分)A.改变时序控制方式B.改变微指令格式C.增加微命令个数D.改变控制
11、存储器的容7. 同步控制是_。(5.0分)A.只适用于CPU控制的方式B.只适用于外围设备控制的方式C.由统一时序信号控制的方式D.所有指令控制时间都一样的方式8. 在计算机中,存放微指令的控制存储器隶属于_。(5.0分)A.外存B.高速缓存C.存储器D.CPU9. 关于微指令的编码方式,下面表达正确的选项是_。(5.0分)A.直接表示法和编码表示法不影响微指令的长度B.一般情况下,直接表示法的微指令位数多C.一般情况下,编码表示法的微指令位数多D.以上都不对10. 微程序存放在_中。(5.0分)A.控制存储器B.RAMC.指令存放器D.存储器11. 假设微处理器的主振频率为50MHz,两个时
12、钟周期组成一个机器周期,平均三个机器周期完成一条指令,则它的平均运算速度近似为 ( ) MIPS。(5.0分)A.2B.3C.8D.1512. 状态存放器用来存放_。(5.0分)A.算术运算结果B.逻辑运算结果C.运算类型D.算术、逻辑运算及测试指令的结果状态13. _是构成控制信号序列的最小单位。(5.0分)A.微程序B.微命令C.微指令D.机器指令14. 程序计数器PC属于_。(5.0分)A.运算器B.控制器C.存储器D.I/O接口15. CPU通用存放器的位数取决于_。(5.0分)A.存储器容量B.机器字长C.指令的长度D.CPU的管脚数16. 一个节拍信号的宽度是指_。(5.0分)A.
13、时钟周期;B.机器周期;C.指令周期;D.存储周期。17. ( )可区分存储单元中存放的是指令还是数据。(5.0分)A.用户B.控制器C.运算器D.存储器18. 微程序控制器将微程序存放在( )(5.0分)A.主存中B.存放器中C.ROM中D.RAM中19. 指令执行所需的操作数不会来自( )(5.0分)A.控制器B.存放器C.指令本身D.主存20. 从主存中取回到CPU中的指令存放位置是( )(5.0分)A.指令存放器B.状态存放器C.程序计数器D.数据存放器存储体系构造1. 以下外存中,属于顺序存取存储器的是_。(5.0分)A.软盘B.磁带C.硬盘D.光盘2. 闪速存储器称为_。(5.0分
14、)A.光盘B.固态盘C.硬盘D.软盘3. 双端口存储器在_B_情况下会发生读/写冲突。(5.0分)A.左端口与右端口的地址码不同B.左端口与右端口的地址码一样C.左端口与右端口的数据码不同D.左端口与右端口的数据码一样4. 采用虚拟存储器的主要目的是_。 (5.0分)A.提高主存储器的存取速度B.扩大主存储器的存储空间,并能进展自动管理和调度C.提高外存储器的存取速度D.扩大外存储器的存储空间5. 在虚拟存储器中,当程序正在执行时,由_完成地址映射。(5.0分)A.程序员B.编译器C.装入程序D.操作系统6. 以下说法中不正确的选项是_。(5.0分)A.每个程序的虚地址空间远大于实地址空间,也
15、可以远小于实地址空间B.多级存储体系由Cache、主存和虚拟存储器构成C.Cache和虚拟存储器这两种存储器管理策略都利用了程序的局部性原理D.当Cache未命中时,CPU可以直接访问主存,而外存与CPU之间则没有直接通路7. 相联存储器是按_进展寻址的存储器。(5.0分)A.地址指定方式B.堆栈存储方式C.容指定方式D.地址指定方式与堆栈存储方式结合8. 把虚拟的和实际的存储空间分为固定容量的单位的方法称为_(5.0分)A.段式管理B.页式管理C.页段式管理D.以上都不对9. 现行奔腾机的主板上都带有Cache存储器,这个Cache存储器是_。 (5.0分)A.硬盘与主存之间的缓存B.软盘与
16、主存之间的缓存C.CPU与视频设备之间的缓存D.CPU与主存储器之间的缓存10. Cache构成一般选用哪种芯片?_(5.0分)A.动态存储器B.快闪存储器C.高速静态存储器D.静态存储器11. 直接映象的优点不包括_(5.0分)A.地址变换速度快B.操作简单C.不需替换策略D.命中率高12. 在Cache的地址映射中,假设主存中的任意一块均可映射到Cache的任意一块的位置上,则这种方法称为_。(5.0分)A.全相联映射B.直接映射C.组相联映射D.混合映射13. 以下因素下,与Cache的命中率无关的是_。 (5.0分)A.主存的存取时间B.块的大小C.Cache的组织方式D.Cache的
17、容量14. 有关高速缓冲存储器Cache的说确的是_。 (5.0分)A.只能在CPU以外B.CPU外都可设置CacheC.只能在CPU以D.假设存在Cache,CPU就不能再访问存15. 下述有关存储器的描述中,正确的选项是_。(5.0分)A.双端口存储器具有别离的读端口和写端口,因而CPU可以同时对其进展读、写操作B.多体穿插存储器主要解决扩大容量问题C.在虚拟存储器中,外存和主存以一样的方式工作,因此允许程序员用比主存空间大得多的外存空间编程D.CPU常设备有假设干个存放器,这些存放器与Cache统一编址,但访问速度更高16. 以下说法中正确的选项是_。(5.0分)A.多体穿插存储器主要解
18、决扩大容量问题B.Cache与主存统一编址,Cache的地址空间是主存地址空间的一局部C.主存都是由易失性的随机读写存储器构成的D.Cache的功能是由硬件实现17. 以下说法中正确的选项是_。(5.0分)A.虚拟存储器技术提高了计算机的速度。B.假设主存由两局部组成,容量分别为2n和2m,则主存地址需要n+m位C.闪速存储器是一种高密度、非易失性的读/写半导体存储器D.存取时间是指连续两次读操作所需间隔的最小时间18. 计算机的存储系统是指_。 (5.0分)A.RAMB.ROMC.主存储器D.Cache、主存储器和辅助存储器19. 穿插存储器实质上是一种_存储器,它能_执行_独立的读写操作。
19、(5.0分)A.模块式,并行,多个B.模块式,串行,多个C.整体式,并行,一个D.整体式,串行,多个20. 半导体静态存储器SRAM的存储原理是_。(5.0分)A.依靠定时刷新B.依靠双稳态电路C.依靠读后再生D.信息不再变化 数字编码与运算器1. 如果为负数,由补求补是将( )(5.0分)A.补各值保持不变B.补符号位变反,其他各位不变C.补除符号位外,各位变反,末位加D.补连同符号位一起各位变反,末位加2.在规格化浮点数表示中,保持其它方面不变,将阶码局部的移码改为补码表示,将会使数的表示围 ( )。 (5.0分)A.增大B.减少C.不变D.以上均不对3. 在浮点数原码运算时,判定结果为规
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 厦门 理工 计算机 组成 原理 习题 来源于 课程 中心
链接地址:https://www.31ppt.com/p-1087987.html