数字电子技术自测练习第5章.ppt
第 1 页,数 字 电 子 技 术 自 测 练 习,第 5 章 时序逻辑电路,第 2 页,数字电子技术 第 5 章 时序逻辑电路 单项选择题,1、时序逻辑电路在结构上()。,根据时序逻辑电路任一时刻的输出信号,不仅取决于该时刻的输入信号,还与输入信号作用前电路所处的状态有关的功能特点,在结构上必须有存储电路记忆电路以前所处的状态。,第 3 页,数字电子技术 第 5 章 时序逻辑电路 单项选择题,2、同步时序逻辑电路和异步时序逻辑电路的区别在于异步时序逻辑电路()。,异步时序逻辑电路在结构上,各触发器的时钟端不接到同一个时钟信号上,没有统一的时钟脉冲控制,状态变化时不和时钟脉冲同步。,第 4 页,数字电子技术 第 5 章 时序逻辑电路 单项选择题,3、图示各逻辑电路中,为一位二进制计数器的是()。,第 5 页,数字电子技术 第 5 章 时序逻辑电路 单项选择题,4、从0开始计数的N进制增量计数器,最后一个计数状态为()。,从0开始计数的N进制增量计数器,其计数状态依次是0、1、2、N1,共 N 个计数状态。,第 6 页,数字电子技术 第 5 章 时序逻辑电路 单项选择题,5、由 n 个触发器构成的计数器,最多计数个数为()。,每个触发器 Q 端有 0、1 两种可能状态,n 个触发器有 2n 种可能的状态,最多计数个数为 2n 个。,第 7 页,数字电子技术 第 5 章 时序逻辑电路 单项选择题,6、若构成一个十二进制计数器,所用触发器至少()。,进制数 N=12,设触发器的个数为n,按 N 2n 关系计算n,并取最小整数,n=4。,第 8 页,数字电子技术 第 5 章 时序逻辑电路 单项选择题,7、3位移位寄存器组成的环形计数器,其进制数为()。,n 位环形计数器,由 n 个触发器构成,有效状态数=n。计数器的进制数=有效状态数。,第 9 页,数字电子技术 第 5 章 时序逻辑电路 单项选择题,8、3位移位寄存器组成的扭环形计数器,其进制数为()。,n 位扭环形计数器,由 n 个触发器构成,有效状态数=2 n。计数器的进制数=有效状态数。,第 10 页,数字电子技术 第 5 章 时序逻辑电路 单项选择题,9、4 位环形计数器中,无效状态的个数为()。,n 位环形计数器,由 n 个触发器构成,共有 2n 个状态,有效状态数=n,无效状态数=2n n。,第 11 页,数字电子技术 第 5 章 时序逻辑电路 单项选择题,10、n 位触发器构成的扭环形计数器,其无效状态 的个数为()。,n 位扭环形计数器,由 n 个触发器构成,共有 2n 个状态,有效状态数=2n,无效状态数=2n 2n。,第 12 页,数字电子技术 第 5 章 时序逻辑电路 单项选择题,11、4个触发器构成的8421BCD码计数器,其无关状态的个数为()。,8421BCD码计数器为十进制计数器,有效状态数为10个,4个触发器共有 24=16 个状态,无效状态数=1610=6个。,第 13 页,数字电子技术 第 5 章 时序逻辑电路 单项选择题,12、下列计数器中,每次状态转换时只有一位触发器的状态发生变化的是()。,第 14 页,数字电子技术 第 5 章 时序逻辑电路 单项选择题,13、下列计数器中,不存在无效状态的是()。,n 个触发器构成的n 位二进制计数器,2n 个状态全部为有效状态,不存在无效状态。,第 15 页,数字电子技术 第 5 章 时序逻辑电路 单项选择题,14、下列状态中,不是 4 位扭环形计数器输出状态的是()。,第 16 页,数字电子技术 第 5 章 时序逻辑电路 单项选择题,15、异步计数器如图示,若触发器当前状态Q3 Q2 Q1为110,则在时钟作用下,计数器的下一状态为()。,第 17 页,数字电子技术 第 5 章 时序逻辑电路 单项选择题,16、异步计数器如图示,若触发器当前状态Q3 Q2 Q1为011,则在时钟作用下,计数器的下一状态为()。,第 18 页,数字电子技术 第 5 章 时序逻辑电路 单项选择题,17、由4位二进制计数器74LS161构成的任意进制计数器电路如图示,计数时的最小状态是()。,图示电路,构成任意进制计数器所用的方法为进位输出 C置于差数法。计数范围为:预置数输入端的数值 0110 使进位输出 C 为1时的状态1111计数时的最小状态是0110。,第 19 页,数字电子技术 第 5 章 时序逻辑电路 单项选择题,18、由4位二进制计数器74LS161构成的任意进制计数器电路如图示,计数器的有效状态数为()。,图示电路,构成任意进制计数器所用的方法为 复位 法。计数范围为:预置数输入端的数值 0000 使 为0时的状态1001共10个有效状态。,第 20 页,数字电子技术 第 5 章 时序逻辑电路 单项选择题,19、由4位二进制计数器74LS161构成的任意进制计数器电路如图示,计数器的最大状态是()。,图示电路,构成任意进制计数器所用的方法为 复位 法。计数范围为:预置数输入端的数值 0000 使 为0时的状态1001共10个有效状态,计数器的最大状态是1001。,第 21 页,数字电子技术 第 5 章 时序逻辑电路 单项选择题,20、下列器件中,具有串行并行数据转换功能的是()。,移位寄存器采用串行输入、并行输出的工作方式,可实现串行并行数据的转换。,第 22 页,数字电子技术 第 5 章 时序逻辑电路 单项选择题,21、一个4位串行数据输入的移位寄存器,时钟脉冲频率为1kHz,完成转换4位并行数据输出的时间为()。,移位寄存器采用串行输入、并行输出的方式工作时,每作用1个时钟脉冲CP信号输入1位数据,4位串行数据输入需作用4个时钟脉冲CP信号。时钟脉冲CP信号的周期 TCP=1/1000=0.001s=1ms 完成4位串行数据输入转换并行数据输出的时间为=41=4ms,第 23 页,数字电子技术 第 5 章 时序逻辑电路 填空题,1、时序逻辑电路在任一时刻的稳定输出不仅与当时的输入有关,而且还与 有关。,输入信号作用前电路所处的状态,时序逻辑电路在结构上,有存储电路记忆电路以前所处的状态,从而使任一时刻的输出信号,不仅取决于该时刻的输入信号,还与输入信号作用前电路所处的状态有关。,第 24 页,数字电子技术 第 5 章 时序逻辑电路 填空题,2、时序逻辑电路在结构上有两个特点:其一是包含由触发器等构成的 电路,其二是内部存在 通路。,存储 反馈,时序逻辑电路用触发器等存储电路记忆电路以前所处的状态;时序逻辑电路的内部反馈将电路的输出状态反馈到组合逻辑电路的输入端,与输入信号一起共同决定组合逻辑电路的输出。,第 25 页,数字电子技术 第 5 章 时序逻辑电路 填空题,3、时序逻辑电路的“现态”反映的是 时刻电路状态变化的结果,而“次态”则反映的是 时刻电路状态变化的结果。,以前 当前,当前输入信号 作用后,时序逻辑电路状态变化的结果为新的状态,称为“次态”;当前输入信号 作用前,时序逻辑电路所处的状态,称为“现态”,它是以前时刻输入信号作用后电路状态变化的结果。,第 26 页,数字电子技术 第 5 章 时序逻辑电路 填空题,4、时序逻辑电路按其不同的状态改变方式,可分为 时序逻辑电路和 时序逻辑电路两种。前者设置统一的时钟脉冲,后者不设置统一的时钟脉冲。,同步 异步,同步时序逻辑电路在结构上,各触发器的时钟端接到同一个时钟信号上,有统一的时钟脉冲控制,状态变化时和时钟脉冲同步。异步时序逻辑电路在结构上,各触发器的时钟端不接到同一个时钟信号上,没有统一的时钟脉冲控制,状态变化时不和时钟脉冲同步。,第 27 页,数字电子技术 第 5 章 时序逻辑电路 填空题,5、时序逻辑电路的输出不仅是当前输入的函数,同时也是当前状态的函数,这类时序逻辑电路称为 型时序逻辑电路;时序逻辑电路的输出仅是当前状态的函数,而与当前输入无关,或者不存在独立设置的输出,而以电路的状态直接作为输出,这类时序逻辑电路称为 型时序逻辑电路。,Mealy Moore,Mealy 型时序逻辑电路,输出信号不仅取决于前输入的函数,同时还是当前状态的函数。Moore型时序逻辑电路,输出信号仅是当前状态的函数。,第 28 页,数字电子技术 第 5 章 时序逻辑电路 填空题,6、根据触发器时钟脉冲作用方式的不同,计数器有 计数器和 计数器之分。前者所有触发器在同一个时钟脉冲作用下同时翻转,后者触发器状态的翻转并不按统一的时钟脉冲同时进行。,同步 异步,同步计数器在结构上,各触发器的时钟端接到同一个时钟信号上,有统一的时钟脉冲控制,状态变化时和时钟脉冲同步。异步计数器在结构上,各触发器的时钟端不接到同一个时钟信号上,没有统一的时钟脉冲控制,状态变化时不和时钟脉冲同步。,第 29 页,数字电子技术 第 5 章 时序逻辑电路 填空题,7、根据计数过程中,数字增、减规律的不同,计数器可分为计数器、计数器和可逆计数器三种类型。,加法 减法,加法计数器:在时钟脉冲CP作用下,计数器递增规律计数。减法计数器:在时钟脉冲CP作用下,计数器递减规律计数。可逆计数器:在时钟脉冲CP作用下,计数器可递减规律计数、可递减规律计数。,第 30 页,数字电子技术 第 5 章 时序逻辑电路 填空题,8、计数器工作时,对 出现的个数进行计数。,时钟脉冲CP,计数器,在时钟脉冲CP作用下进行状态转换,并用不同的状态反应时钟脉冲CP出现的个数。,第 31 页,数字电子技术 第 5 章 时序逻辑电路 填空题,9、构成一个2n 进制计数器,共需要 个触发器。,n,在二进制计数器中,进制数 N 和触发器个数 n 的关系为 N=2n,第 32 页,数字电子技术 第 5 章 时序逻辑电路 填空题,10、3位环形计数器是 进制的计数器;3位扭环形计数器是 进制的计数器。,3 6,3 位环形计数器,有3个有效状态,为 3 进制计数器;3 位扭环形计数器,有 2 3=6 个有效状态,为 6 进制计数器。,第 33 页,数字电子技术 第 5 章 时序逻辑电路 填空题,11、8 位移位寄存器,串行输入时需经过 CP 脉冲作用后,8 位数码才能全部移入寄存器中。,移位寄存器采用串行方式输入数据,每作用1个时钟脉冲CP信号输入1位数据,8位串行数据输入需作用8个时钟脉冲CP 信号,8 位数码才能全部移入寄存器中。,8,第 34 页,数字电子技术 第 5 章 时序逻辑电路 填空题,12、左移移位寄存器输入为 0 时,在CP 时钟脉冲的作用下,可实现对所存数据的 运算;右移移位寄存器输入为 0 时,在CP 时钟脉冲的作用下,可实现对所存数据的 运算。,输入为 0 时,数据左移1位扩大2倍,相当于乘以2,数据左移n位相当于乘以2n;输入为 0 时,数据右移1位缩小2倍,相当于除以2,数据右移n位相当于除以2n。,乘以2n 除以2n,