欢迎来到三一办公! | 帮助中心 三一办公31ppt.com(应用文档模板下载平台)
三一办公
全部分类
  • 办公文档>
  • PPT模板>
  • 建筑/施工/环境>
  • 毕业设计>
  • 工程图纸>
  • 教育教学>
  • 素材源码>
  • 生活休闲>
  • 临时分类>
  • ImageVerifierCode 换一换
    首页 三一办公 > 资源分类 > PPT文档下载  

    VHDL程序设计语言 (2).ppt

    • 资源ID:6522936       资源大小:6.37MB        全文页数:199页
    • 资源格式: PPT        下载积分:15金币
    快捷下载 游客一键下载
    会员登录下载
    三方登录下载: 微信开放平台登录 QQ登录  
    下载资源需要15金币
    邮箱/手机:
    温馨提示:
    用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)
    支付方式: 支付宝    微信支付   
    验证码:   换一换

    加入VIP免费专享
     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。
    5、试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。

    VHDL程序设计语言 (2).ppt

    课程简介,数字系统与VHDL程序设计语言,引例:,VHDL原理:,VHDL语言,非常高速硬件描述语言,也就是一种硬件(数字电路)设计语言.其最大特点是对电路的行为与结构进行高度抽象化规范化,并对设计进行模拟验证与综合优化,使分析和设计高度自动化。,支持VHDL语言的软件平台,Max+PlusII,由软件设计到硬件实现之间的媒介,CPLD/FPGA(可编程器件),在Max+PlusII编写VHDL程序,存盘(文件名为实体名,后缀为.VHD),编译,软件仿真,管脚安排,下载,由软件设计到硬件实现的流程,基本顺序语句(1)Process语句(2)If-Else语句(3)Case-When语句(4)Null语句(5)Wait until语句(6)变量赋值语句(7)For-Loop语句(8)过程调用语句,基本的并行语句(1)直接赋值语句(2)Process语句(3)When-Else(4)With-Select-When(5)元件例化语句(6)For-Generate,常用数字电路回顾,(1)编码器,输入信号,输出信号,使能端口,注:EN为1时编码器工作,举例,参看EWB辅助电路,(2)译码器,1 1 1 1,译码器,VHDL与数字电路设计,引 言 VHDL简介,一、由来 VHDL是Very High speed Integrated Circuit Hardware Description Language(非常高速集成电路硬件描述语言)的英文缩写。它是由美国国防部支持的一项研究计划,于1983年创建,目的是以文字化方法描述电子电路与系统。至今VHDL约有40年的发展历史,1987年,VHDL成为IEEE标准,即IEEE1076标准,1993年修改为IEEE1164标准,1996年,IEEE又将电路合成的标准程序与规格加入到VHDL语言中,称为1076.3标准。之后,又有1076.4标准和1076.6标准。,第一章 VHDL的程序结构和软件操作,1-1 VHDL程序的基本结构,1-2软件操作Max+plus的操作,第一章 VHDL的程序结构和软件操作,1-1 VHDL程序的基本结构,(1)LIBRARY和PACHAGE的声明部分,作用:库(Library)是用于存放预先编译好的程序包(Package),程序包中定义了数据集合体、逻 辑操作和元件等。主要是声明在设计或实体中 将用到的常数,数据类型,元件及子程序等。,使用格式:LIBRARY 库名;,USE 库名.程序包名.All;,(2)ENTITY定义 作用:定义本设计的输入/出端口,即定义电路的外观,即I/O接口的类型和数量使用格式:,端口名:端口模式 数据类型;);,ENTITY 实体名 Is,End 实体名;,格式:,Port(端口名:端口模式 数据类型;,(3)ARCHITECTURE定义 作用:定义实体的实现。即电路的具体描述,说明电路执 行什么动作或实现功能。,ARCHITECTURE 结构体名 Of 实体名 Is,Begin 描述语句;End 结构体名;,使用格式:,在Max+plus系统中有4个库能支持VHDL语言,它们分别是Std库、IEEE库、Altera库和Lpm库。Std库和IEEE库提供基本的逻辑运算函数及数据类型转换函数等。IEEE库中的程序包std_logic_1164定义了std_logic和std_logic_vector等数据类型。,举例:,设计一个与门电路,逻辑符号,真值表,Library IEEE;Use std.standard.all;Entity and2 isPort(A:in bit;B:in bit;Y:out bit);End and2;,-首先定义输入输出端口名字,模式(Mode),信号类型,-注意最后语句的分号在括号外,实体定义:,Architecture Na of and2 is Begin Y=0 when a=0 and B=0 else0 when A=1 and B=0 else 0 when A=0 and B=1 else 1;End Na,结构体定义:,端口模式有以下几种类型:IN;OUT;INOUT;BUFFER。,Architecture Nb of and2 is Beginc=1 when a=1 and b=1 else 0;End Nb;,以上结构体表达何种电路?,一个实体可以有几个结构体,即结构体的定义可以有不同的形式,结论:,1-2软件操作Max+plus的操作,1-2-1 建立和编写一个VHDL语言的工程文件,1-2-2 VHDL程序的编译,1-2-3 VHDL语言程序的仿真,1-2-4 芯片的时序分析,1-2-5 安排芯片脚位,1-2软件操作Max+plus的操作,1.Max+plus开发工具是美国Altera公司自行设计的一种软件工具,其全称为Multiple Array Matrix and Programmable Logic User System。它具有原理图输入和文本输入(采用硬件描述语言)两种输入手段,利用该工具所配备的编辑、编译、仿真、综合、芯片编程等功能,将设计电路图或电路描述程序变成基本的逻辑单元写入到可编程的芯片中(如FPGA芯片),作成ASIC芯片。它是EDA设计中不可缺少的一种工具。,2.软件安装,我们通过范例介绍:利用Max+plus系统,(1)如何编写VHDL程序(使用Text Editor);,(2)如何编译VHDL程序(使用Compiler);,(3)如何仿真验证VHDL程序(使用Waveform Editor,Simulator);,(4)如何进行芯片的时序分析(使用Timing Analyzer);,(5)如何安排芯片脚位(使用Floorplan Editor);,(6)如何下载程序至芯片(使用Programmer)。,1-2-1 建立和编写一个VHDL语言的工程文件,首先启动Max+plus系统,启动后系统进入主菜单画面,在主菜单 上有5个选项,分别是:Max+plus、File、Assign、Options和Help。,(1)打开文本编辑器;用鼠标点击File选项,点击子菜单中的 New选项,接着屏幕会出现New的对话框。在对话框内有4 种编辑方式:图形编辑、符号编辑、文本编辑和波形编辑。VHDL文件属于文本,那么应该选择文本编辑方式,点击 OK按钮,屏幕上将出现一个无名的编辑窗口,则系统进入 文本编辑状态。,(2)在编辑窗口中进行编辑输入,输入相应的描述语句。,(3)存盘。(a 我们编辑的VHDL文件扩展名为vhd;b 保存的文 件名必须和所定义的实体名相同。c 文件存盘的目录不应是 根目录或桌面,建议存放在Max2work或Maxplus2目录,或 其子目录。),以与门的设计为例讲述具体过程,1-2-2 VHDL程序的编译,(1)若文件没有打开,需首先打开要编译的VHDL文件;,(2)将目前的文件设置成工程文件;点击File选项,光标移到子菜单的 Project项停留几秒钟,屏幕上会出现下一级菜单,点击Set Project to Current File,(3)打开编译器;点击主菜单MAX+plus/Compiler选项,屏幕上就出现编译 对话框。,(4)开始编译;完成了上述编译前的准备及必要的设置工作,点击编译对话框 中的Start按钮,编译即开始。,以与门的设计为例讲述具体过程,1-2-3 VHDL语言程序的仿真,仿真是为了验证我们所编写的VHDL程序的功能是否正确。,(1)首先生成仿真波形文件,(a)打开波形编辑器;点击主菜单的MAX+plus/Waveform Editor选项,就 可在屏幕上显示波形编辑器窗口。在未输入信号名以前,整个窗口是空 白的。,(b)确定仿真持续时间(File/End Time)。,(c)选则输入输出端口名;,(d)编辑输入信号波形;,(e)信号波形编辑完成后,需存盘为仿真使用,文件名采取默认方式即可。,(2)打开仿真器;点击主菜单MAX+plusSimulator项,此时弹出Simulator 对话框。点击对话框的Start按钮,仿真即开始。在仿真结束后打开仿真波 形文件(点击右下角的Open SCF按钮)即可以显示仿真结果。,(以与门的设计为例讲述具体过程),1-2-4 芯片的时序分析,仿真结果从波形上来看,很难给出定量的信号延迟关系,这一点时序分析却能直观地用表来进行显示。,(1)选择要下载的器件型号;,(2)需要再编译一次。,(点击主菜单的Assign/Device项得到Device对话框),(3)打开时序仿真器;,(点击Timing Analyzer选项),(4)最后点击Start按钮后,时序分析器开始启动。,(以与门的设计为例讲述具体过程),1-2-5 安排芯片脚位,为了将程序下载到芯片,需安排芯片脚位。,(1)打开芯片脚位设置器;,(MAX+plus/Floorplan Editor),(2)将实体定义的端口名字和下载芯片的管脚进行具体对应;,(3)最后再进行一次编译。,教学演示片,第二章 VHDL语言要素,2.1 VHDL语言规则,数字型文字、字符串文字、标识符、下标名、段名,2-2 数据类型,数据类型分类:逻辑信号类型和数值信号类型。,2-2-1逻辑数据类型,(1)布尔代数(Boolean)型,定义位置:在std库的standard程序包中进行定义。,信号形式:FALSE,TRUE,(2)位(Bit),定义位置:在std库的standard程序包中进行定义。,信号形式:0,1,(低电位,高电位),编码器:,输入信号,输出信号,(3)位数组类型(Bit_Vector),定义位置:在std库的standard程序包中进行定义。,例:,Signal A:bit_vector(0 to 7);,Signal B:bit_vector(2 downto 0);,输入信号,输出信号,(4)标准逻辑型(Std_Logic),定义位置:在IEEE库的std_logic_1164程序包中进行定义,可以看出,这个“标准逻辑”信号定义,比“位即bit”信号对于数字逻辑电路的逻辑特性描述更完整、更真实。所以在VHDL的程序里,对于逻辑信号的定义,通常都是采用这个“标准逻辑”信号形式。,使用这类数据信号,必须包含下面两条声明语句:,Library IEEE;Use IEEE.std_logic_1164.all;,(5)标准逻辑数组类型(Std_Logic_vector),定义位置:在ieee库的std_logic_1164程序包中进行定义。,Bit_Vector与Std_Logic_vector的区别在于数组的每一位前者为BIT型(0,1)后者为Std_Logic型,2-2-2 数值数据类型,(1)整数(Integer)定义位置:在std库的standard程序包中进行定义。即数值范 围为-231231。,(2)无符号(Unsigned)和有符号(Signed)类型,定义位置:有符号(Signed)和无符号(Unsigned)逻辑信号定义在 库IEEE的程序包std_logic_arith中。,有符号类型数据代表有符号数值,即可以是正数,0,负数;编 译器将有符号数类型作为一个补码的二进制数,最左边的位为 符号位。,无符号类型数据代表无符号数值,即代表0或正数;最左边的位为最高位。如:Unsigned(“0110”)代表;,+6,+10,Unsigned(“1010”)代表,如:signed(“0110”)代表+6;signed(“1010”)代表,-2。,library ieee;use ieee.std_logic_1164.all;use ieee.std_logic_arith.all;entity data isport(a,b:in unsigned(3 downto 0);-相应改为a,b:in signed(3 downto 0);c:out std_logic);end data;architecture m1 of data isbegin c=1 when ab else 0;end m1;,use ieee.std_logic_1164.all;?use ieee.std_logic_arith.all;?列举a、b具体值?,当定义成无符号数据类型时,若a=”1000”,b=0001,即a=8,b=1则结果,另外:还有其他positive,natural,real数据类型以及用户自定义数据 类型等。这些数据类型各有 特点,以后用到再行讲解,c=1。,c=0;,当定义成有符号数据类型时,若a=”1000”,b=0001,a=-8,b=1,则结果,2.3 VHDL数据对象,数据对象(Data Objects):,凡是可以被赋予一个值的对象称为数据对象,,数据对象用于传递信号。,例:,数据对象名,数据对象类型,数据对象值的类型,2-3-1 信号,信号数据对象,代表电路内部传输线路线路,其在元件之间起互连作用,信号数据对象的定义格式为:Signal 信号名:数据类型:=设定值;,如:Signal A:Std_logic_vector(3 Down to 0):=“0000”;,注意:由于Maxplus II系统往往会忽略信号对象定义时所赋初始值,建议在结 构体中用赋值语句完成对信号的赋值。,信号赋值语句的语法格式为:目标信号名=表达式(设定值);,A=“1010”,2-3-2 变量,它用于对中间数据的临时存储,并不一定代表电路的某一组件。,变量数据对象的定义格式为:Variable 变量名:数据类型:=设定值;,如:Variable a:integer:=0;,变量赋值语句的语法格式为:目标变量名:=表达式(设定值);,注意:由于MAXPLUSII系统往往会忽略变量对象定义时所赋初始值,建议在结 构体中用赋值语句完成对变量的赋值。,如:a:=b+c;,常数的定义格式为:Constant 常数名:数据类型:=表达式;,如:Constant D1:Integer:=3;Constant D2:Std_Logic_Vector(D1 Down to 0):=”0000”;,注意:常数数据对象定义的同时进行赋值。赋值符号为“:=”,2-3-3 常数,2-3-4 信号、变量、常数对比,一、定义,Signal A:std_logic;,Variable A:std_logic_vector(7 downto 0);,Constant A:integer:=6;,二、赋值及赋值时刻,A=“1010”;(延时),A:=“1010”;(立刻),三、定义区域,信号:实体、结构体、程序包,变量:进程、子程序,常数:实体、结构体、程序包、块、进程、子程序,四、适用范围,信号:实体、结构体、程序包,变量:定义了变量的进程、子程序的顺序语句中,常数:视其定义的位置而定,若常数定义在实体中,适用范围是实体所对应的有结构体。若常数定义在结构体中,适用范围就是本结构体。,执行结果为:,x=c xor b,y=c xor b,执行结果为:,x=c xor a,y=c xor b,练习:,1定义信号 A1,A2,A3,A4,A5,A6,A7,A8,其中每一位信号均为标准逻辑型,2.定义信号B,其数据类型为标准逻辑型。,3.定义信号C,数据类型为整数型。,4.给A、B赋值,其中A的值为11001101;B的值为0。,Library IEEE,Signal A:std_logic_vector(1 to 8),Signal B:std_logic,Signal C:integer,Library Std,A=“11001101”,B=0,2.4 VHDL 操作符,VHDL操作符:逻辑、算术、符号、关系操作符。,2.4.1 逻辑运算符,一、分类及功能,And(与),Or(或),Not(非),Nand(与非),,Nor(或非),Xor(异或),Xnor(同或)。,二.用法,1.操作数的数据类型必须符合操作符的要求,能进行逻辑运算的数据类型:bit、bit_vector、boolean,std_logic、std_logic_vector,例,Signal a,b,y:std_logic;,Signal c,d,z:integer;,y=a and b;,z=c and d;,2.表达式中有多个运算符时一般要加括号,表达式中有多个运算符时一般要加括号,但and、or、xnor除外,例,Signal a,b,c,d:std_logic_vector(3 downto 0);,Signal e,f,g,h:std_logic_vector(1 downto 0);,d=a and b and c;,d=a or b or c;,d=a xnor b xnor c;,h=e nor f nor g;,h=(e nor f)nor g;,3.运算符两侧的操作数要对称,d=(e nor f)nor g;,Library IEEE,USE IEEE.STD_LOGIC_1164.ALL;,ENTITY liti IS;,PORT(a,b,c,d:IN STD_LOGIC;,e:out STD_LOGIC);,END liti;,ACHITECTURE AA1 OF liti IS,BEGIN,e=(a and b)or tmp;,Signal tmp:std_logic;,tmp=c xor d;,END AA1;,2.4.2 关系运算符,=(等于),/=(不等于),(大于),,=(大于等于)。,注,1.等于和不等于的操作对象可以是任何数据类型构成的操作数。,2.其它关系运算符对数据类型有一定的限制。(整数,枚举型),3.=、/=在实现硬件电路时比其它的关系运算符对芯片的利用率 要高,ENTITY my1 is,PORT(a,b:in bit_vector(0 to 3),m:out boolean);,END my1;,ARCHITECTURE a1 of my1,BEGIN,m=(a=b);,END a1;,ENTITY my1 is,PORT(a,b:in bit_vector(0 to 3),m:out boolean);,ARCHITECTURE a1 of my1,BEGIN,m=b);,END a1;,以上两程序最终所实现的硬件电路见课本P78,END my1;,2.4.3 算术运算符,一、分类及功能,求和运算符、求积运算符、符号运算符、混合运算符、移位运算符,二.运用,1.求和运算符,VHDL中的求和运算符包括加减运算和并置运算,操作数的数据类型为整型。,例1:,Variable a,b,c,d,e,f:integer range 0 to 255;a:=b+c;d:=e f;,例2:,Signal a:std_logic_vector(4 to 0);,Signal b:std_logic_vector(2 to 0);,Signal c:std_logic_vector(1 to 0);,a=b c,2.移位运算符,移位运算所对应的数据类型为一维数组,其中的元素维bit、boolean,例:,Variable a1:std_logic_vector(3 to 0);,a1:=“1011”;,a1 SLL 1;,a1=0110,a1 SLL 2;,a1=1100,a1 ROL 1;,a1=0111,3.其它,略,二、应用现在VHDL已成功地应用于ASIC自动设计的模拟验证和综合优化等方面。VHDL是以文字的方式设计电路,在应用上,目前VHDL语言还仅限于数字电路的开发和设计。,三、VHDL和电路图设计方式比较VHDL与电路图设计电路的方式不同,主要有如下几方面 的优越性:(1)易于修改;(2)设计能力更强;(3)VHDL语言很方便:独立于器件设计;相同的程序 代码可以用于不同厂家生产的器件。,VHDL 操作符复习回顾,一、逻辑运算符,And(与),Or(或),Not(非),Nand(与非),,Nor(或非),Xor(异或),Xnor(同或)。,能进行逻辑运算的数据类型:bit、bit_vector、boolean,std_logic、std_logic_vector,二、关系运算符,=(等于),/=(不等于),(大于),,=(大于等于)。,1.等于和不等于的操作对象可以是任何数据类型构成的操作数。,2.其它关系运算符对数据类型有一定的限制。(整数,枚举型),三、算术运算符,求和运算符、求积运算符、符号运算符、混合运算符、移位运算符,VHDL中的求和运算符包括加减运算和并置运算,操作数的数据类型 为整型。,Signal a:std_logic_vector(4 downto 0);,Signal b:std_logic_vector(2 downto 0);,Signal c:std_logic_vector(1 downto 0);,b c,a=b c,Variable A:std_logic_vector(6 downto 0);,A:=“10110001”;,A SLL 1;,A ROL 1;,第三章 VHDL顺序语句,一、顺序语句概念,顺序语句的特点是,每一条顺序语句的执行顺序是与它们的书写顺序基本一致的。顺序语句只能出现在进程(Process)和子程序中,子程序包括函数(Function)和过程(Procedure)。,二、种类,进程语句赋值语句 流程控制语句 等待语句,子程序调用语句 返回语句 空操作语句,3.1 进程语句(Process 语句),0,0,0,0,输入信号发生变化时,电路启动进行计算,进程语句是由顺序语句构成的,通过信号与结构体其余部分进行信息交流,在进程中有一个敏感信号列表,表中列出的任何信号的改变都将启动进程,执行进程内相应的顺序语句。进程语句是将并行语句和顺序语句区分开来的标志之一。,语法格式:进程标号:Process(敏感信号列表)Variable declarations-变量声明 Begin 顺序语句;End Process Process label;,Process(sel,x1,x2)Beginf=x1;If sel=1 thenf=x2;end if;End process;,Process(sel,x1,x2)BeginIf sel=1 thenf=x2;end if;f=x1;End process;,在第二个进程中,无论什么情况,f=x1,而在第一个进程中,只有信号sel/=1时,f=x1。因此,语句的排列顺序很重要,会影响信号的输出结果。,区别,3.2 赋值语句,赋值语句包括变量赋值语句和信号赋值语句,前者的赋值是立刻发生的,后者的赋值发生在一个进程结束的时刻,并延时进行。,变量赋值目标:=赋值源,信号赋值目标=赋值源,在同一进程中,同一信号赋值目标有多个赋值源时,信号赋值目标获得的是最后一个赋值源的值,其前面相同的赋值目标不做任何变化。,注:,3.2.1 信号和变量赋值,Signal s1,s2:std_logic;Signal sec:std_logic_vector(0 to 7);Process(s1,s2)Variable v1,v2:std_logic;Begin v1:=1;v2:=1;s1=1;s2=1;sec(0)=v1;sec(1)=v2;,sec(2)=s1;sec(3)=s2;v1:=0;v2:=0;s2=0;sec(4)=v1;sec(5)=v2;sec(6)=s1;sec(7)=s2;END PROCESS,“0100 0111”,sec=,3.2.2 信号和变量赋值举例,1.标识符赋值目标,Variable a,b:std_logic;Signal c:std_logic_vector(1 to 4);a:=1;b:=0;c=“1100”;c(3)=1;,注:,一位值用单引号,多位值用双引号,2.段赋值,Signal c:std_logic_vector(1 to 4);c(1 to 2)=10;c(1 to 4)=1010;,3.块赋值,Signal a,b,c,d:std_logic;Signal s:std_logic_vector(1 to 4);s=“0100”;(a,b,c,d)=s;,位置关联,Variable e,f:std_logic;Variable g:std_logic_vector(1 to 2);Variable h:std_logic_vector(1 to 4);e:=0;f:=1;g:=“10”;h:=(e=3,f=4,g(1)=2,g(2)=1);,名称关联,结果:h的值为,1010,3.3 流程控制语句,3.3.1 IF语句,语法格式:If expression Thenstatement;Elsif expression Thenstatement;Elsif Thenstatement;elsestatement;End if;,根据条件进行相应赋值操作,例1:,Process(A)BeginIf A=”00”then f=D0;elsif A=”01”then f=D1;elsif A=”10”then f=D2;else f=D3;end if;end process;,一、第一种IF语句,IF 条件句 THEN 顺序语句END IF,例题,语句格式,IF(a b)THEN out=1;END IF;,二、第二种IF语句,IF 条件句 THEN 顺序语句ELSE 顺序语句END IF,语句格式,例题,IF(a b)THEN out=1;ELSEout=0;END IF;,三、第三种IF语句,语法格式:If 条件句 Then顺序语句;Elsif 条件句 Then顺序语句;Elsif 条件语句Then顺序语句;else顺序语句;End if;,语句格式,例题1:,Signal a,b,c,p1,p2,z:bit;IF(p1=1)THENz=a;ELSIF(p2=0)THENz=b;ELSEz=c;END IF;,?,选择方式,c,b,a,a,画线部分意思:ELSIF(p1=0 and p2=0),注,例题2:8线3线优先编码器,LIBRARY IEEE;,USE IEEE.STD_LOGIC_1164.ALL;,ENTITY coder IS,PORT(I:IN STD_LOGIC_VECTOR(0 TO 7),Y:OUT STD_LOGIC_VECTOR(1 TO 3);,END coder;,实 体 设 计,功能:设计元件外观,ARCHITECTURE a1 or coder IS,Begin,IF(I(7)=1)THEN Y=“111”;,ELSIF(I(6)=1)THEN Y=“110”;,ELSIF(I(5)=1)THEN Y=“101”;,ELSIF(I(4)=1)THEN Y=“100”;,ELSIF(I(3)=1)THEN Y=“011”;,ELSIF(I(2)=1)THEN Y=“010”;,ELSIF(I(1)=1)THEN Y=“001”;,ELSE Y=“000”;,END a1;,结 构 体 设 计,功能:描述输入和输出之间的逻辑关系,END IF;,练习题:设计一个3线8线译码器,元件外观,输入输出逻辑关系,LIBRARY IEEE;,USE IEEE.STD_LOGIC_1164.ALL;,ENTITY coder IS,PORT(A:IN STD_LOGIC_VECTOR(1 TO 3),Y:OUT STD_LOGIC_VECTOR(7 DOWNTO 0);,END coder;,实 体 设 计,功能:设计元件外观,ARCHITECTURE a1 or coder IS,Begin,IF A=“000”THEN Y=“00000001”;,ELSIF A=“001”THEN Y=“00000010”;,ELSIF A=“010”THEN Y=“00000100”;,ELSIF A=“011”THEN Y=“00001000”;,ELSIF A=“100”THEN Y=“00010000”;,ELSIF A=“101”THEN Y=“00100000”;,ELSIF A=“110”THEN Y=“01000000”;,ELSE Y=“10000000”;,END a1;,结 构 体 设 计,功能:描述输入和输出之间的逻辑关系,END IF;,Case-When语句,作用:根据条件进行相应的赋值操作。,语法格式:Case 表达式 Is When 选择值=顺序语句 When 选择值=顺序语句 End case;,CASE 语句根据满足的条件直接选择多项顺序语句的一项执行=不是信号赋值符号,其意思等价于“THEN”,注,例题1:用CASE语句设计四选一数据选择器,LIBRARY IEEE;ENTITY mux41 ISPORT(s1,s2:in std_logic;a,b,c,d:in std_logic;z:out std_logic);END ENTITY mux41;,ARCHITECTURE activ OF mux41 ISSIGNAL s:std_logic_vector(1 downto 0);BEGINS z z z z z=x;END CASE;END PROCESS;END activ;,ARCHITECTURE activ OF mux41 ISSIGNAL s:std_logic_vector(1 downto 0);BEGINSz;ELSIF s=“01”then b=z;ELSIF s=“10”then c=z;ELSE d=z;END IF;END ARCHITECTURE activ;,ARCHITECTURE activ OF mux41 ISSIGNAL s:std_logic_vector(1 downto 0);BEGINS z z z z z=x;END CASE;END PROCESS;END activ;,例题2:,SIGNAL SEL:INTEGER RANGE 0 TO 15;CASE SEL ISWHEN 0=Z1 Z2 Z3Z4=1;,IF 与 CASE比较,IF语句中条件句之间是相与的关系,CASE语句中条件句之间是相或的关系。,2.CASE条件语句必须将所有情况列出而IF则不必。,3.IF语句可实现优先级,CASE语句则不可以。,课堂练习题:,试设计一个4位奇偶校验器,数码显示,一、数码显示器,(一)发光二极管,发光二极管特性:当加正向电压时,二极管导通并发光.利用这了 一特性可制成共阴极和共阳极七段数码显示器。,(二)七段数码显示器,1.工作原理,共阴极接法,2.显示代码概念,9的显示代码,辅助实验,显示译码器,显示译码器功能,其真值表如下所示:,输入代码,输出显示代码,Library ieee;Use ieee.std_logic_1164.all;Use ieee.std_logic_unsigned.all;Entity btod isPort(A:in std_logic_vector(3 downto 0);Y:out std_logic_vector(6 downto 0);End btod;,Architecture a1 of btod isBeginProcess(d)BeginCase A is when 0000“=Y Y Y Y Y Y Y Y Y Y=1101111”;-9 End a1;,3.3.3 LOOP语句,一、单个LOOP语句,LOOP标号:LOOP 顺序语句END LOOP LOOP标号;,例:,L2:LOOP a:=a+1;EXIT L2 WHEN a 10;END LOOP L2;,二、FOR_LOOP语句,LOOP标号:FOR 循环变量 IN 循环次数范围 LOOP 顺序语句;END LOOP LOOP 标号;,例:试设计一个八位奇偶校验器,注:0 XOR a=a,LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;ENTITY JIOU ISPORT(a:IN STD_LOGIC_VECTOR(7DOWNTO 0);y:OUT STD_LOGIC);END JIOU;ARCHITECTURE OPT OF JIOU ISSIGNAL tmp:STD_LOGIC;BEGINPROCESS(a)BEGINtmp=0;FOR n IN 0 TO 7 LOOPtmp=tmp XOR a(n);END LOOP;y=tmp;END PROCESS;END opt;,三.WHILE_LOOP语句,标号:WHILE 循环控制变量 LOOP 顺序语句 END LOOP 标号;,例1:,Shift1:PROCESS(inputx)VARIABLE n:POSITIVE:=1 BEGIN L1:WHILE n8 LOOP outputx(n)=input(n+8);n:=n+1;END LOOP L1;END PROCESS Shift1;,3.3.4 NEXT与EXIT语句,NEXT;NEXT LOOP 标号;NEXT LOOP 标号 WHEN 条件表达式;,EXIT;EXIT LOOP 标号;EXIT LOOP 标号 WHEN 条件表达式;,循环语句转向控制,LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;ENTITY BIJIAO ISPORT(a:IN STD_LOGIC_VECTOR(0 TO 7);b:IN STD_LOGIC_VECTOR(0 TO 7);y:OUT STD_LOGIC);END BIJIAO;ARCHITECTURE JIEGOU OF BIJIAO ISSignal tmp:STD_LOGIC_VECTOR(0 TO 7);Signal tmq:std_logic;BEGINPROCESS(a,b)BEGINFOR n IN 0 TO 7 LOOPtmp(n)=a(n)xnor b(n);Next when(tmp(n)=1);tmq=1;END LOOP;y=tmq;END PROCESS;END JIEGOU;,NEXT语句,LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;ENTITY BIJIAO ISPORT(a:IN STD_LOGIC_VECTOR(0 TO 7);b:IN STD_LOGIC_VECTOR(0 TO 7);y:OUT STD_LOGIC);END BIJIAO;ARCHITECTURE JIEGOU OF BIJIAO ISSignal tmp:STD_LOGIC_VECTOR(0 TO 7);BEGINPROCESS(a,b)BEGINFOR n IN 0 TO 7 LOOPtmp(n)=a(n)xnor b(n);EXIT when(tmp(n)=0);END LOOP;y=1;END PROCESS;END JIEGOU;,EXIT语句,3.4 子程序及其调用,子程序概述,函数(Function),过程(Procedure),子程序调用,3.5 返回语句(Return),3.6 空操作语句(NULL),3.7 其它语句,3.4.1 子程序概述,子程序是一个VHDL程序模块,由顺序语句构成,用于完成重复性的计算工作,子程序有两种类型,即过程(Procedure)和函数(Function)。子程序的使用方法只能通过子程序调用及与子程序的界面端口进行通信。每调用一次子程序都意味着增加了一个硬件电路模块,因此,在实际使用时,要密切关注和严格控制子程序的调用次数。,3.4.2 函数(Function),函数首,Function 函数名(参数表)Return 数据类型,Function 函数名(参数表)Return 数据类型 IS 说明部分 B

    注意事项

    本文(VHDL程序设计语言 (2).ppt)为本站会员(小飞机)主动上传,三一办公仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知三一办公(点击联系客服),我们立即给予删除!

    温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载不扣分。




    备案号:宁ICP备20000045号-2

    经营许可证:宁B2-20210002

    宁公网安备 64010402000987号

    三一办公
    收起
    展开