MCS-51单片机的硬件结构.ppt
第2章 MCS-51单片机的硬件结构,2.1 MCS-51单片机的基本结构2.2 MCS-51单片机的引脚及片外总线结构2.3 MCS-51单片机的存储器配置2.4 CPU的时序及辅助电路,2.1 MCS-51单片机的基本结构,2.1.1 MCS-51单片机的基本组成2.1.2 MCS-51单片机硬件结构特点2.1.3 MCS-51单片机内部结2.1.4 输入/输出(I/O)端口结构,返回本章首页,2.1.1 MCS-51单片机的基本组成,图2-1 MCS-51单片机基本结构示意图,(1)一个8位微处理器CPU。(2)数据存储器RAM和特殊功能寄存器SFR。(3)内部程序存储器ROM。(4)两个定时/计数器,用以对外部事件进行计数,也可用作定时器。(5)四个8位可编程的I/O(输入/输出)并行端口,每个端口既可做输入,也可做输出。(6)一个串行端口,用于数据的串行通信。(7)中断控制系统。(8)内部时钟电路。,返回本节,2.1.2 MCS-51单片机硬件结构特点,1内部程序存储器(ROM)和内部数据存储器(RAM)容量(如表2-1所示)。2输入/输出(I/O)端口3外部程序存储器和外部数据存储器寻址空间4中断与堆栈5定时/计数器与寄存器区6指令系统,表2-1 MCS-51单片机存储器容量,返回本节,2.1.3 MCS-51单片机内部结构,1运算器运算器由8位算术逻辑运算单元ALU(Arithmetic Logic Unit)、8位累加器ACC(Accumulator)、8位寄存器B、程序状态字寄存器PSW(Program Status Word)、8位暂存寄存器TMP1和TMP2等组成。2控制器主要由程序计数器PC、指令寄存器IR、指令译码器ID、堆栈指针SP、数据指针DPTR、时钟发生器及定时控制逻辑等组成。,P0.0P0.7,P2.0P2.7,返回本节,2.1.4 输入/输出(I/O)端口结构,正如图2-2所示,MCS-51单片机有4个双向并行的8位I/O口P0P3,P0口为三态双向口,可驱动8个TTL电路,P1、P2、P3口为准双向口(作为输入时,口线被拉成高电平,故称为准双向口),其负载能力为4个TTL电路。,1P0口的结构,图2-3 P0口的一位结构图,2P1口的结构,图2-4 P1口的一位结构图,3P2口的结构,图2-5 P2口的一位结构图,4P3口的结构,图2-6 P3口的一位结构图,P3.6,P3.7,表2-2 P3口的第二功能表,P3.2,P3.3,P3.6,P3.7,P3.7,P3.6,返回本节,2.2 MCS-51单片机的引脚及片外总线结构,2.2.1 MCS-51单片机芯片引脚描述2.2.2 MCS-51单片机的片外总线结构,返回本章首页,2.2.1 MCS-51单片机芯片引脚描述,图2-7为MCS-51单片机的引脚配置图。1主电源引脚VCC和VSS2外接晶振引脚XTAL1和XTAL23控制或其他电源复用引脚RST/VPD、ALE/、和/VPP4输入/输出引脚P0、P1、P2、P3(共32根),图2-7 MCS-51单片机的引脚配置图,返回本节,2.2.2 MCS-51单片机的片外总线结构,图2-8 MCS-51片外总线结构示意图,微型计算机中的总线通常分为:(1)地址总线(AB):地址总线宽度为16位,由P0口经地址锁存器提供低8位地址(A0-A7);P2口直接提供高8位地址(A8A15)。地址信号是由CPU发出的,故地址总线是单方向的。(2)数据总线(DB):数据总线宽度为8位,用于传送数据和指令,由P0口提供。(3)控制总线(CB):控制总线随时掌握各种部件的状态,并根据需要向有关部件发出命令。,返回本节,2.3 MCS-51单片机的存储器配置,2.3.1 片内数据存储器2.3.2 片外数据存储器2.3.3 程序存储器,返回本章首页,2.3.1 片内数据存储器,片内数据存储器结构如图2-9(a)所示;其具体位地址单元如表2-3所示;专用寄存器的地址映像如表2-4所示。1累加器累加器是一个最常用的专用寄存器,其自身带有全零标志Z,若A=0则Z=1;若A0则Z0。该标志常用作程序分支的判断条件。,图2-9 MCS-51单片机存储器结构,表2-3 内部数据存储器中的位地址,表2-4 特殊功能寄存器地址及功能表,2寄存器(1)PSW:程序状态字寄存器。定义格式如右上边。其中,CY:进借位标志;AC:辅助进借位标志;F0:用户标志;RS1、RS0:工作寄存器组选择(如表2-5所示)。(2)SP:堆栈指针。(3)DPTR:数据地址指针寄存器。,表2-5 工作寄存器组选择控制表,返回本节,2.3.2 片外数据存储器,外部数据存储器又称外部RAM,当片内RAM不能满足数量上的要求时,可通过总线端口和其他I/O口扩展外部数据RAM,其最大容量可达64K字节,其结构如图2-9(b)所示。在片外数据存储器中,数据区和扩展的I/O口是统一编址的,使用的指令也完全相同,因此,用户在应用系统设计时,必须合理地进行外部RAM和I/O端口的地址分配,并保证译码的唯一性。,返回本节,2.3.3 程序存储器,程序存储器的结构如图2-9(c)所示,包括片内和片外程序存储器两个部分。其主要用来存放编好的用户程序和表格常数,它以16位的程序计数器PC作为地址指针,故寻址空间为64KB。,返回本节,2.4 CPU的时序及辅助电路,2.4.1 单片机的时钟电路2.4.2 振荡周期、时钟周期、机器周期和指令周期2.4.3 MCS-51单片机指令的取指和执行时2.4.4 单片机复位电路及复位状态,返回本章首页,2.4.1 单片机的时钟电路,单片机时钟电路通常有两种形式:1内部振荡方式:MCS-51单片机片内有一个用于构成振荡器的高增益反相放大器,引脚XTAL1和XTAL2分别是此放大器的输入端和输出端。把放大器与作为反馈元件的晶体振荡器或陶瓷谐振器连接,就构成了内部自激振荡器并产生振荡时钟脉冲(如图2-10所示)。2外部振荡方式:外部振荡方式就是把外部已有的时钟信号引入单片机内(如图2-11所示)。,图2-10 内部振荡方式,图2-11 外部振荡方式,返回本节,图2-12 MCS-51单片机各种周期的相互关系,2.4.2 振荡周期、时钟周期、机器周期和指令周期,1振荡周期:为单片机提供时钟信号的振荡源的周期。2时钟周期:是振荡源信号经二分频后形成的时钟脉冲信号。3机器周期:通常将完成一个基本操作所需的时间称为机器周期。4指令周期:是指CPU执行一条指令所需要的时间。一个指令周期通常含有14个机器周期。,若MCS-51单片机外接晶振为12MHz时,则单片机的四个周期的具体值为:振荡周期1/12MHz1/12s0.0833s时钟周期1/6s0.167s机器周期1s指令周期14s,返回本节,2.4.3 MCS-51单片机指令的取指和执行时序,图2-13 MCS-51单片机典型指令的取指和执行时序,返回本节,2.4.4 单片机复位电路及复位状态,1复位电路单片机复位电路包括片内、片外两部分。外部复位电路就是为内部复位电路提供两个机器周期以上的高电平而设计的。MCS-51单片机通常采用上电自动复位和按键手动复位两种方式。如图2-14所示。2单片机复位后的状态单片机运行出错或进入死循环时,可按复位键重新运行。21个特殊功能寄存器复位后的状态为确定值,如表2-6所示。,22FC1,1K,R21K,图2-14 几种复位电路,表2-6 单片机复位后特殊功能寄存器的状态,返回本节,