欢迎来到三一办公! | 帮助中心 三一办公31ppt.com(应用文档模板下载平台)
三一办公
全部分类
  • 办公文档>
  • PPT模板>
  • 建筑/施工/环境>
  • 毕业设计>
  • 工程图纸>
  • 教育教学>
  • 素材源码>
  • 生活休闲>
  • 临时分类>
  • ImageVerifierCode 换一换
    首页 三一办公 > 资源分类 > PPT文档下载  

    大规模集成电路第3章MOS集成电路器件基础.ppt

    • 资源ID:6463410       资源大小:729.50KB        全文页数:62页
    • 资源格式: PPT        下载积分:15金币
    快捷下载 游客一键下载
    会员登录下载
    三方登录下载: 微信开放平台登录 QQ登录  
    下载资源需要15金币
    邮箱/手机:
    温馨提示:
    用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)
    支付方式: 支付宝    微信支付   
    验证码:   换一换

    加入VIP免费专享
     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。
    5、试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。

    大规模集成电路第3章MOS集成电路器件基础.ppt

    第三章 MOS集成电路器件基础,3.1 MOS场效应管(MOSFET)的结构及符号 3.2 MOS管的电流电压特性 3.3 MOS电容 3.4 MOS管的Spice模型参数 3.5 MOS管小信号等效电路,3.1 MOS场效应管(MOSFET)的结构及符号,3.1.1 NMOS管的简化结构NMOS管的简化结构如图,器件制作在P型衬底上两个重掺杂N区形成源区和漏区,重掺杂多晶硅区(Poly)作为栅极一层薄SiO2绝缘层作为栅极与衬底的隔离NMOS管的有效作用就发生在栅氧下的衬底表面导电沟道(Channel)上。宽长比(W/L)和氧化层厚度tox,衬底的连接(a)PMOS管;(b)NMOS管,3.1.2 N阱及PMOS 为了使MOS管的电流只在导电沟道中沿表面流动而不产生垂直于衬底的额外电流,源区、漏区以及沟道和衬底间必须形成反偏的PN结隔离,因此,NMOS管的衬底B必须接到系统的最低电位点(例如“地”),而PMOS管的衬底B必须要接到系统的最高电位点(例如正电源UDD)。衬底的连接如图所示。,互补型CMOS管N阱中的PMOS,在互补型CMOS管中,在同一衬底上制作NMOS管和PMOS管,因此必须为PMOS管做一个称之为“阱(Well)”的“局部衬底”。,MOS管常用符号,3.1.3 MOS管符号 增强型MOS管的4种常用符号如图所示,其中NMOS管的衬底B应接地,PMOS管的衬底B接UDD。,3.2 MOS管的电流电压特性,3.2.1 MOS管的转移特性其中UTHN(UTHP)为开启电压,或称阈值电压(Threshold Voltage)。在半导体物理学中,NMOS的UTHN定义为界面反型层的电子浓度等于P型衬底的多子浓度时的栅极电压。,3.2.2 MOS管的输出特性 增强型NMOS管的输出特性如图 所示。栅极电压超过阈值电压UTHN后,开始出现电流且栅压uGS越大,漏极电流也越大的现象,体现了栅压对漏极电流有明显的控制作用。漏极电压UDS对漏极电流ID的控制作用基本上分两段,即线性区(Linear)和饱和区(Saturation)。,线性区和恒流区是以预夹断点的连线为分界线的(图中虚线所示)。在栅压UGS一定的情况下,随着UDS从小变大,沟道将发生变化。,若UDS=UGS-UTH,则沟道在漏区边界上被夹断,因此该点电压称为预夹断电压。在此点之前,即UDSUGS-UTH,管子工作在恒流区,此时UDS增大,大部分电压降在夹断区,对沟道电场影响不大,因此电流增大很小。,非饱和区I-V特性(线性区)(0VDSVGS-VTN),3.2.3 MOS管的电流方程,两边做定积分,NMOS器件增益系数,与工艺相关的,与设计相关的,NMOS器件跨导系数,饱和区I-V特性(0VGS-VTNVDS),如果忽略沟道长度缩短(L比较大),则:,线性区,此式常用于人工估算电路性能。,在亚微米以下,考虑沟道长度缩短,由上两式:,在Xd0(Leff=L)处:,定义厄雷电压:,定义沟道长度调制系数:,lVDS1,忽略上式的二次项:,得到:,较为精确的二级近似模型。,一级近似,不考虑沟道长度调制效应IDS不随VDS变化,输出电阻无穷大。,二级近似,考虑沟道长度调制效应,IDS随VDS变化,沟道长度调制系数l通常由实验数据得到。,沟道长度调制效应所引起的饱和区有限斜率,截至区VGS-VTN0,没有形成沟道,晶体管不导通。IDS=0,NMOS晶体管I-V特性总结,截至区:VGS-VT0线性区:0VDSVGS-VT饱和区:0VGS-VTVDS,NMOS transistor,0.25um,Ld=10um,W/L=1.5,VDD=2.5V,VT=0.4V,定义:过驱动电压VOD=VGSVT,PMOS在截止区、线性区、恒流区的电流方程:,|UGS|UTHP|(截止区),|UDS|UGS|-|UTHP|(线性区),|UDS|UGS|-|UTHP|(恒流区),可知,电流与宽长比(W/L)成正比。,UTHN、UTHP开启电压(阈值电压)。假设UDD=5 V,则增强型NMOS管:UTHN(0.140.18)UDD0.7 0.9 V 增强型PMOS管:UTHP-0.16|UDD|-0.8 V 耗尽型MOS管:UTH-0.8UDD-4 V,n、p沟道调制系数,即UDS对沟道长度的影响。对NMOS,对PMOS,沟道调制系数=1/UA,对于典型的0.5 m工艺的MOS管,忽略沟道调制效应,其主要参数如表所示。,表 3-1 0.5 m工艺MOS管的典型参数,假定有一NMOS管,W=3 m,L=2 m,在恒流区则有:,若UGS=5 V,则,3.2.4 MOS管的输出电阻 1.线性区的输出电阻 根据线性区的电流方程,当UDS很小(UDS2(UGS-UTH)时,可近似有,输出电阻RON为,2.恒流区的输出电阻 根据恒流区的电流方程,若UA=200 V,工作点电流ID=1 mA,则,工作点越低,IDQ越小,输出电阻越大。,3.2.5 MOS管的跨导gm 恒流区的电流方程在忽略沟道调宽影响时为平方律方程,即,那么UGS对ID的控制能力参数gm为,可见,在W/L不变的情况下,gm与(UGS-UTH)成线性关系,与ID的平方根成正比;在ID不变的情况下,gm与(UGS-UTH)成反比。其变化曲线分别如图所示。,gm随电压(UGS-UTH)和漏电流ID的变化关系曲线,3.2.6 体效应与背栅跨导gmb 前面所有结论是在衬底与源极等电位的前提下得出来的,但在集成电路中,在同一硅片衬底上要做许多管子,为保证它们正常工作,一般N管的衬底要接到全电路的最低电位点,P管的衬底接到最高电位点UDD。,但是,有些管子的源极与衬底之间存在电位差,而且,其PN结反偏,即UBS0。,UBS0的MOS 管(V2),当UBS0 时,沟道与衬底间的耗尽层加厚,导致阈值电压UTH增大,沟道变窄,沟道电阻变大,iD减小,人们将此称为“体效应”、“背栅效应”或“衬底调制效应”。考虑体效应后的阈值电压UTH为,式中:UTHOUBS=0 时的阈值电压;体效应系数,的典型值在0.3 V1/20.4 V1/2之间。,UBS0的MOS 管(V2),引入背栅跨导gmb来表示UBS对漏极电流的影响,其定义为,通常用跨导比来表达背栅跨导gmb与栅跨导gm的关系:,式中的gm为栅跨导(gm=ID/UGS)。,UBS0的MOS 管(V2),3.2.7 场效应管亚阈区特性 实验和理论证明,MOS管在弱反型层向强反型层过渡的区域已经存在电流,不过该电流很小,因此通常人们认为只有当栅压UGS超过阈值电压UTH后才出现电流。UGSUTH,即弱反型层向强反型层过渡的区域称为“亚阈区”。在亚阈区,MOS管的电流电压关系不符合“平方律”关系,而符合指数关系,这一点与双极型管的电流电压特性相似。同样,通过实验与理论可以证明亚阈区的电流电压关系为,3.2.8 沟道尺寸W,L对UTH和特征频率fT的影响 一般情况下,人们将沟道长度L34 m的MOS管称为“长沟道”,将L3 m的MOS管称为“短沟道”,而将L(W)1 m的MOS管的制作工艺称为亚微米工艺。,1.L、W尺寸对UTH的影响 在长沟道器件中,阈值电压UTH与沟道长度L和沟道宽度W的关系不大;而在短沟道器件中,UTH与L、W的关系较大。如图所示,UTH随着L的增大而增大,随着W的增大而减小。,2.MOS管的特征频率fT MOS管的特征频率为,其中,为电子在沟道中的渡越时间,有,L为沟道长度,n为电子迁移率,E为沟道电场强度(E=UDS/L)。,以上分析表明:MOS场效应管的性能与宽长比(W/L)有很强的依赖关系;沟道长度L越小,fT及gm越大,且集成度越高,因此,减小器件尺寸有利于提高器件性能。提高载流子迁移率有利于增大fT及gm,NMOS的n比PMOS的p大24 倍,所以NMOS管的性能优于PMOS管;体效应(衬底调制效应)、沟道调制效应(与UA)和亚阈区均属于二阶效应,在MOS管参数中应有所反映。,3.3 MOS电容 集成电路器件结构中,将导电层以绝缘介质隔离就形成了电容。MOS集成电路中的寄生电容主要包括MOS管的寄生电容以及由金属、多晶硅和扩散区连线形成的连线电容。寄生电容及与其相连的等效电阻的共同作用决定了MOS电路系统的动态响应(开关速度),一个接有负载的MOS逻辑门输出端的总的负载电容包括下面几部分:,(1)栅极电容:与该逻辑门输出端相连各管的输入电容。(2)扩散区电容:与该逻辑门输出端相连的漏区电容。(3)布线电容:该逻辑门输出端连到其它各门的连线形成的电容。,1.MOS电容特性 MOS电容的特性与栅极上所加的电压紧密相关,这是因为半导体的表面状态随栅极电压的变化可处于积累层、耗尽层、反型层三种状态。,1)积累层 对P型衬底材料上的N型MOS器件,当UG0时,栅极上的负电荷吸引衬底中的空穴趋向硅的表面,形成积累层。这时,MOS器件的结构就像平行平板电容器,栅极和高浓度空穴积累层分别是平板电容器的两个极板。,由于积累层本身是和衬底相连的,所以栅电容可近似为,式中:0真空介电常数;oxSiO2的相对介电常数,其值是3.9;toxSiO2层的厚度;A栅极的面积。,2)耗尽层 当0UGU 时,在正的栅电压G的作用下,衬底中的空穴受到排斥而离开表面,形成一个多数载流子空穴耗尽的负电荷区域,即耗尽层,耗尽层电容由下式来计算:,式中:d耗尽层深度,它随UG的增加而增加;Si硅的相对介电常数,其值是12。,这样,在耗尽状态下,栅极对衬底的总电容相当于栅氧化层电容C0和耗尽层电容dep的串联,即,3)反型层 进一步增大栅极电压,使UGUT,这时P型衬底中的电子(少数载流子)被吸引到表面,形成反型层,实际上就是N型导电沟道。,由于在栅极下面形成了一个导电能力很强的反型层,在低频时,栅极电容又变为C0。但是,反型层中的载流子(电子)不能跟随栅电压的高频变化,因此,高频时的栅极电容仍然是最大耗尽状态下的栅极电容,即CGB=C0(频率低于100 Hz),高频,2.MOS器件的电容 上面仅仅讨论了MOS器件中栅极对衬底的电容,MOS器件中完整的寄生电容如图所示。,MOS器件电容(a)寄生电容示意图;(b)寄生电容电路符号示意图,CGS、CGD栅极对沟道的集总电容,分别集中在沟道的源区端和漏区端;CSB、CDB分别为源区和漏区对衬底的电容;CGB栅极对衬底的电容。图(b)是用寄生电容的电路符号绘制的MOS器件电容模型示意图,由图可见,MOS器件栅极电容由三部分组成:CG=CGS+CGD+CGB,CG=CGS+CGD+CGB,MOS管的栅极电容在三个工作区的特性是不一样的,下面分别说明。(1)截止区(UGSUT)。由于沟道还未形成,故CGS=CGD=0,栅极电容仍然可以表示为C0和Cdep的串联模型。,CG=CGS+CGD+CGB,(2)线性区(UGS-UTUDS)。在线性区耗尽层深度基本不变,所以CGB为常数。但此时导电沟道已经形成,CGS 和CGD就必须加以考虑,这两个电容与栅极电压的大小有关,其值可用下式估算:,CG=CGS+CGD+CGB,(3)饱和区(UGS-UTUDS)。此时沟道是一强反型层,靠近漏区的一端被夹断,因此CGD=0,而CGS增加为,MOS栅极电容近似值(表中=0ox),总的栅极电容与UGS的关系,MOS管总的栅极电容的某些成分和栅极电压有紧密联系,但总的栅极电容只有在开启电压附近随UGS变化较大,其它区域均近似等于栅氧化层电容C0。对于数字电路中的开关式器件,UGS可以很快通过该区域,因此,通常可以认为,3.扩散区电容 MOS管的源区和漏区都是由浅的N+扩散区或P+扩散区构成的,扩散区也用作互连线。这些扩散区对衬底(或阱)就有寄生电容存在,寄生电容的大小与将扩散区和衬底(或阱)隔开的耗尽层的有效面积成正比,与扩散区和衬底(或阱)之间的电压有关。由于扩散区总是有一定深度的,扩散区对衬底(或阱)的结面积就包括底部面积和周围的侧壁面积两部分。,3.扩散区电容,扩散区的厚度往往可以看成一个常数,这样侧壁面积就和侧壁周长成正比。因此,总的扩散电容可表示为 Cd=Cja(ab)+Cjp(2a+2b)式中:Cja扩散区底部每平方微米的扩散电容;Cjp扩散区侧壁每微米周长的扩散电容;a,b扩散区的长和宽。,3.扩散区电容,扩散区的厚度往往可以看成一个常数,这样侧壁面积就和侧壁周长成正比。因此,总的扩散电容可表示为 Cd=Cja(ab)+Cjp(2a+2b)式中:Cja扩散区底部每平方微米的扩散电容;Cjp扩散区侧壁每微米周长的扩散电容;a,b扩散区的长和宽。,侧墙,沟道,a,xj,沟道注入停止位置(NA+),源底面(ND),b,衬底(NA),pn结深,典型N阱1 m工艺扩散电容值(单位:pF/m2),由于耗尽层的厚度和结两边的电压Uj有关,所以Cja 和Cjp都是结电压Uj的函数,即,式中:Cj0Uj=0时的结电容;B结的内建电势(约为0.6 V);m梯度因子,它与结附近的杂质分布有关(约为0.30.5)。,4.布线电容 金属、多晶硅、扩散区常被用作互连线,它们相互之间以及它们与衬底之间都会形成电容。采用简单的平行板电容器模型可粗略估计这些电容值的大小为,式中:介质的绝对介电常数;t介质的厚度;A互连线的面积。,平行板电容模型忽略了由边缘电场引起的边缘效应。互连线对衬底及互连线之间都有边缘效应,这样估算的电容比实际值要小。随着连线的宽度和高度按比例缩小,边缘效应的影响就更加显著。要进一步提高估算精度,就要采用其它更为复杂的模型。,平行板电容及边缘效应,3.4 MOS管的Spice模型参数,目前许多数模混合计算机仿真软件的内核都是Spice。计算机仿真(模拟)的精度很大程度上取决于器件模型参数的准确性和算法的科学先进性。了解Spice模型参数的含义对于正确设计集成电路是十分重要的。表给出MOS管的Spice主要模型参数的符号、含义和0.5 m工艺的参数典型值。,MOS管Spice模型参数,3.5 MOS管小信号等效电路,3.5.1 低频小信号模型 根据以上分析,一个衬底若不和源极短路,则存在体效应。同时考虑沟道调制效应和衬底调制效应(体效应)的低频小信号模型如图所示。,MOS管的低频小信号模型,各参数值及说明如下:栅跨导,背栅跨导,式中:体效应系数;UBS源衬电位差;2|F|费米能级。,输出电阻,式中:沟道调制系数;UA厄尔利电压;IDMOS管工作点电流。,3.5.2 MOS管的高频小信号等效电路 当频率升高时,电容容抗减小,电容效应将会显露出来。考虑极间电容和寄生电容影响的MOS管高频小信号等效电路如图所示。,MOS管高频小信号等效电路,NMOS管的电容,各电容的含义如图所示。,在大多数应用中,MOS被偏置在饱和区工作:定义:,栅跨导,衬底跨导,漏跨导,栅跨导gm:,如果忽略l,则:,由,IDQ为静态电流,衬底跨导,漏跨导漏电流随漏源电压变化而变化,MOS管输出电阻的改变可以通过改变偏置电流(IDQ),或者改变W/L的方法实现。,栅跨导随过驱动电压以及IDS的变化,强反型层表面的电压,对于NMOS管其值为负,PMOS为正,

    注意事项

    本文(大规模集成电路第3章MOS集成电路器件基础.ppt)为本站会员(牧羊曲112)主动上传,三一办公仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知三一办公(点击联系客服),我们立即给予删除!

    温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载不扣分。




    备案号:宁ICP备20000045号-2

    经营许可证:宁B2-20210002

    宁公网安备 64010402000987号

    三一办公
    收起
    展开