欢迎来到三一办公! | 帮助中心 三一办公31ppt.com(应用文档模板下载平台)
三一办公
全部分类
  • 办公文档>
  • PPT模板>
  • 建筑/施工/环境>
  • 毕业设计>
  • 工程图纸>
  • 教育教学>
  • 素材源码>
  • 生活休闲>
  • 临时分类>
  • ImageVerifierCode 换一换
    首页 三一办公 > 资源分类 > PPT文档下载  

    《工艺集成》PPT课件.ppt

    • 资源ID:5502680       资源大小:461.50KB        全文页数:26页
    • 资源格式: PPT        下载积分:15金币
    快捷下载 游客一键下载
    会员登录下载
    三方登录下载: 微信开放平台登录 QQ登录  
    下载资源需要15金币
    邮箱/手机:
    温馨提示:
    用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)
    支付方式: 支付宝    微信支付   
    验证码:   换一换

    加入VIP免费专享
     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。
    5、试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。

    《工艺集成》PPT课件.ppt

    1,集成电路制造技术第十章 工艺集成,西安电子科技大学微电子学院戴显英2013年9月,2,COMS集成电路:典型的双阱CMOS工艺制造的一部分,双极集成电路:标准埋层双极集成电路工艺制造的一部分,集成工艺:外延、氧化、扩散、离子注入、气相淀积、光刻腐蚀以及金属化等工艺,CMOS与双极集成电路,3,10、工艺集成,运用各类工艺技术形成电路结构的制造过程,称为集成电路的工艺集成。集成电路的生产过程实际上是顺次运用不同的工艺技术,最终在硅片上实现所设计的图形和电学结构的过程。,4,10.1 集成电路中的隔离,10.1.1 MOS集成电路中的隔离 1自隔离 由于MOSFET源、漏与衬底的导电类型不同,所以本身就是被PN结所隔离,即自隔离(self-isolated)。,5,2寄生晶体管,MOS集成电路中的隔离主要是防止形成寄生的导电沟道,即防止场区的寄生场效应晶体管开启。,10.1.1 MOS集成电路中的隔离,6,3防止寄生场效应晶体管开启的方法,提高寄生场效应晶体管的阈值电压,使其阈值电压高于集成电路的工作电压。通常场区的阈值电压需要比集成电路的电源电压高3-4V,以使相互隔离的两个MOSFET的泄漏电流小于1pA。,10.1.1 MOS集成电路中的隔离,7,4提高场效应晶体管的阈值电压的方法,1)、增加场区SiO2的厚度;(但是过厚的氧化层将产生过高的台阶,从而引起台阶覆盖的问题)2)、增大氧化层下沟道的掺杂浓度,即形成沟道阻挡层。,10.1.1 MOS集成电路中的隔离,8,5局部氧化工艺(LOCOS),工艺步骤:1)SiN淀积与光刻;2)局部热氧化(LOCOS);3)去除SiN,优点:1.可以减小表面的台阶高度;2.一次光刻完成的。,10.1.1 MOS集成电路中的隔离,9,缺点:,1、鸟嘴侵蚀有源区;2、不利于后序工艺中的平坦化;3、杂质重新分布。,10.1.1 MOS集成电路中的隔离,5局部氧化工艺(LOCOS),10,1)、多晶硅衬垫(缓冲)LOCOS(PBL)在掩蔽氧化层的SiN和衬底SiO2之间加入一层薄多晶,这样减小了场氧生长时SiN薄膜的应力,也减小了鸟嘴。,6对LOCOS隔离工艺的改进,鸟嘴更小的代价是:(1)工艺的复杂性增加;(2)腐蚀的难度增大,10.1.1 MOS集成电路中的隔离,11,在SiN层的顶部和侧部嵌入多晶或非晶薄膜,然后再生长场氧,同样能减小鸟嘴。此工艺可以延伸到0.18m,但是由于场氧减薄的效应,无法继续向更深亚微米工艺延伸。,2)、多晶硅镶嵌(封盖)LOCOS(PELOX),10.1.1 MOS集成电路中的隔离,12,7、浅槽隔离(STI,Shallow Trench Isolation),0.25m以下工艺的标准器件隔离技术优点:无鸟嘴、面积小、全平坦化缺点:工艺复杂,10.1.1 MOS集成电路中的隔离,13,1、pn结隔离,10.1.2 双极集成电路中的隔离,标准埋层收集极双极IC工艺的隔离方法 优点:工艺简单缺点:隔离区较宽,使IC的有效面积减少;隔离扩散引入了较大的收集区-衬底和收集区-基区电容,不利于集成电路速度的提高。,14,2、深槽隔离技术(DTI),10.1.2 双极集成电路中的隔离,先进的隔离技术工艺:与STI相同,在器件间刻出深度大于3m的沟槽,采用二氧化硅或多晶硅回填,CMP使之平坦化。优点:大大减少了器件面积和发射极-衬底间的寄生电容,可显著提高集成度和速度;可增大收集极之间的击穿电压缺点:工艺复杂、成本较高。,15,10.2 CMOS集成电路的工艺集成,1)阱(well):硅衬底上形成的、掺杂类型与硅衬底相反的区域。2)阱工艺:n阱、p阱和双阱(twin-well),16,10.2 CMOS集成电路的工艺集成,2)阱工艺p阱工艺:n-衬底,局部p+掺杂;早期的CMOS集成工艺。优点:可实现CMOS的性能匹配;适于制备静态逻辑电路。n阱工艺:p-衬底,局部n+掺杂;优点:易获得高性能的nMOS;适于微处理器、DRAM等。双阱工艺:在极轻掺杂的Si衬底上分别形成n阱和p阱;现在的CMOS集成工艺。,17,3)、双阱工艺,双阱CMOS工艺在极轻掺杂的硅衬底上分别形成n阱和p阱。双阱制备工艺往往是在同一次光刻中完成的。,10.2 CMOS集成电路的工艺集成,18,双阱CMOS IC工艺流程,2)、阱的制备:(a)、(b)离子注入工艺,1)、硅片:一般采用轻掺杂p型硅片,晶向。,3)、场区隔离:(c),19,4)、CMOS器件形成(1)阈值调整注入:(d)、(e)(2)形成栅:(f),双阱CMOS IC工艺流程,20,(3)形成LDD区:(g)、(h),(4)形成侧墙:(i),(5)非晶化注入:注入Si或Ge,以利于浅结的形成,双阱CMOS IC工艺流程,21,(6)形成源漏区,(7)形成源漏接触。,双阱CMOS IC工艺流程,22,5)、多层金属互连,6)、后部封装工艺,双阱CMOS IC工艺流程,23,10.3.1 标准埋层双极集成电路工艺流程 标准埋层双极晶体管SBC(Standard-Buried-Collector transistor)收集区扩散隔离双极晶体管(CDI,Collector-Diffused-Isolation transistor)三扩散层双极晶体管(3D,triple-diffused-transistor)。,10.3 双极集成电路的工艺集成,24,10.3.1 标准埋层双极集成电路工艺流程,1)、衬底:轻掺杂的p型硅。2)、埋层(第一次光刻)3)、外延层生长4)、隔离区的形成(第二次光刻),10.3 双极集成电路的工艺集成,25,5)、收集极接触(第三次光刻)6)、基区的形成(第四次光刻)7)、发射区的形成(第五次光刻),10.3.1 标准埋层双极集成电路工艺流程,8)、金属接触和互联(第六、七次光刻)9)、后续封装工艺,26,10.4 BiCMOS的工艺集成,双极集成电路:高速、驱动能力强CMOS集成电路:低功耗和高集成度BiCMOS集成电路:CMOS器件制作高集成度、低功耗的部分,双极器件制作输入和输出部分或者是高速部分。,分类:一类是以CMOS工艺为基础的BiCMOS工艺(有利于保障CMOS器件的性能);另一类是以标准双极工艺为基础的BiCMOS工艺(有利于保障双极晶体管的性能),

    注意事项

    本文(《工艺集成》PPT课件.ppt)为本站会员(小飞机)主动上传,三一办公仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知三一办公(点击联系客服),我们立即给予删除!

    温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载不扣分。




    备案号:宁ICP备20000045号-2

    经营许可证:宁B2-20210002

    宁公网安备 64010402000987号

    三一办公
    收起
    展开