欢迎来到三一办公! | 帮助中心 三一办公31ppt.com(应用文档模板下载平台)
三一办公
全部分类
  • 办公文档>
  • PPT模板>
  • 建筑/施工/环境>
  • 毕业设计>
  • 工程图纸>
  • 教育教学>
  • 素材源码>
  • 生活休闲>
  • 临时分类>
  • ImageVerifierCode 换一换
    首页 三一办公 > 资源分类 > PPT文档下载  

    VHDL语言结构体的描述方式.ppt

    • 资源ID:5452221       资源大小:258.50KB        全文页数:12页
    • 资源格式: PPT        下载积分:15金币
    快捷下载 游客一键下载
    会员登录下载
    三方登录下载: 微信开放平台登录 QQ登录  
    下载资源需要15金币
    邮箱/手机:
    温馨提示:
    用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)
    支付方式: 支付宝    微信支付   
    验证码:   换一换

    加入VIP免费专享
     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。
    5、试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。

    VHDL语言结构体的描述方式.ppt

    1,3 VHDL语言结构体的描述方式,VHDL语言的结构体可以用不同的语句类型和描述方式来表达电路所期望的逻辑行为,而对于相同的逻辑行为,可以有不同的语句表达方式。,VHDL语言结构体的描述方式,在VHDL语言中,这些描述方式或建模方式称为VHDL语言的描述风格。,常用的描述方式主要有:行为描述 数据流描述 结构描述 混合描述,2,行为描述依据设计实体的功能或算法对结构体进行描述,不需要给出实现这些行为的硬件结构,只强调电路的行为和功能。在结构体中,行为描述主要用函数、过程和进程语句,以功能或算法的形式来描述数据的转换和传送。,VHDL语言结构体的描述方式,3.1 结构体的行为描述,3,【例3.1】试用行为描述完成二选一数据选择器的设计。,VHDL语言结构体的描述方式,设数据输入为d0和d1、选择输入为s,输出为y。,程序清单:ENTITY mux21 IS PORT(d1,d0:IN STD_LOGIC;s:IN STD_LOGIC;y:OUT STD_LOGIC);END mux21;ARCHITECTURE behavior OF mux21 IS BEGIN y=d1 WHEN s=1 ELSE d0;END behavior;,4,行为描述类似于高级编程语言,主要是对设计实体的功能或数学模型进行描述,其抽象程度远高于数据流描述和结构描述,其特点如下:,VHDL语言结构体的描述方式,行为描述具有很高的抽象程度,远高于数据流描述和结构描述;行为描述只需描述清楚输入与输出的行为,而与它们的结构无关;描述程序大多采用算术运算、关系运算、惯性延时、传输延时等语句;结构体中的过程语句属于典型的行为描述。,5,即逻辑描述,它利用VHDL语言中的赋值符和逻辑运算符进行描述,既包含逻辑单元的结构信息,又隐含地表示某种行为。,VHDL语言结构体的描述方式,3.2 结构体的数据流描述,例如:y=a NOR b;z=NOT(a XOR b);,/y等于a与b的或非运算/z等于a与b的同或运算,这种方式主要采用非结构化的并行语句描述。,6,【例3.2】将例3.1中的数据选择器采用数据流描述。,VHDL语言结构体的描述方式,逻辑表达式:,程序清单:ENTITY mux21 IS PORT(d1,d0:IN STD_LOGIC;s:IN STD_LOGIC;y:OUT STD_LOGIC);END mux21;ARCHITECTURE dataflow OF mux21 IS SIGNAL tmp1,tmp2,tmp3:STD_LOGIC;BEGIN tmp1=d1 AND s;tmp2=d0 AND(NOT s);tmp3=tmp1 OR tmp2;y=tmp3;END dataflow;,7,结构描述是从设计实体的内部结构对结构体进行描述的,并给出该实体所包含的模块或元件的相互连接关系。这种方式主要采用元件例化(COMPONENT)的形式对设计实体进行描述。可以用不同类型的结构来实现多层次的工程设计,从简单的门电路到复杂的元件来描述整个系统,元件之间的连接通过定义的端口界面来实现。,VHDL语言结构体的描述方式,3.3 结构体的结构描述,8,结构描述建模的步骤如下:,VHDL语言结构体的描述方式,3.3 结构体的结构描述,元件说明:描述局部接口。元件例化:相对于其他元件放置元件。元件配置:指定元件所有的设计实体。,结构描述用于层次化设计,高层次的设计模块调用低层次的设计模块,或直接用门电路来构成一个复杂的逻辑电路。,9,【例3.3】将例3.1中的数据选择器采用结构描述。,VHDL语言结构体的描述方式,程序清单:ENTITY mux21 IS PORT(d1,d0:IN STD_LOGIC;s:IN STD_LOGIC;y:OUT STD_LOGIC);END mux21;ARCHITECTURE structure OF mux21 IS COMPONENT and2 PORT(a,b:IN STD_LOGIC;c:OUT STD_LOGIC);END COMPONENT;COMPONENT or2 PORT(a,b:IN STD_LOGIC;c:OUT STD_LOGIC);END COMPONENT;,10,【例3.3】将例3.1中的数据选择器采用结构描述。,VHDL语言结构体的描述方式,程序清单:,COMPONENT not1 PORT(a:IN STD_LOGIC;c:OUT STD_LOGIC);END COMPONENT;SIGNAL aa,ab,ns:STD_LOGIC;BEGIN U1:not1 PORT MAP(s,ns);U2:and2 PORT MAP(d1,s,aa);U3:and2 PORT MAP(ns,d0,ab);U4:or2 PORT MAP(aa,ab,y);END structure;,11,混合描述就是在结构体中同时使用多种不同的描述方式,它可以使描述简单灵活。例如,在同一结构体中,分别使用元件例化语句和并行语句,就可以构成由两种描述方式的混合描述。,VHDL语言结构体的描述方式,3.4 结构体的混合描述,12,【例3.4】用混合描述完成半加器的设计。,VHDL语言结构体的描述方式,表达式:sn=anbn cn=anbn,数据流描述 结构描述,程序清单:ENTITY half_adder IS PORT(an,bn:IN STD_LOGIC;sn,cn:OUT STD_LOGIC);END half_adder;ARCHITECTURE mix_ha OF half_adder IS COMPONENT and2 PORT(a,b:IN STD_LOGIC;c:OUT STD_LOGIC);END COMPONENT;BEGIN sn=an XOR bn;U1:and2 PORT MAP(an,bn,cn);END mix_ha;,

    注意事项

    本文(VHDL语言结构体的描述方式.ppt)为本站会员(小飞机)主动上传,三一办公仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知三一办公(点击联系客服),我们立即给予删除!

    温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载不扣分。




    备案号:宁ICP备20000045号-2

    经营许可证:宁B2-20210002

    宁公网安备 64010402000987号

    三一办公
    收起
    展开