欢迎来到三一办公! | 帮助中心 三一办公31ppt.com(应用文档模板下载平台)
三一办公
全部分类
  • 办公文档>
  • PPT模板>
  • 建筑/施工/环境>
  • 毕业设计>
  • 工程图纸>
  • 教育教学>
  • 素材源码>
  • 生活休闲>
  • 临时分类>
  • ImageVerifierCode 换一换
    首页 三一办公 > 资源分类 > PPT文档下载  

    ISE界面介绍及使用教程VHDL.ppt

    • 资源ID:5435475       资源大小:3.05MB        全文页数:83页
    • 资源格式: PPT        下载积分:15金币
    快捷下载 游客一键下载
    会员登录下载
    三方登录下载: 微信开放平台登录 QQ登录  
    下载资源需要15金币
    邮箱/手机:
    温馨提示:
    用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)
    支付方式: 支付宝    微信支付   
    验证码:   换一换

    加入VIP免费专享
     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。
    5、试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。

    ISE界面介绍及使用教程VHDL.ppt

    传统数字系统设计流程,现代数字系统设计流程,ISE13.1集成开发环境介绍-主界面介绍,基于VHDL语言的ISE设计流程-一个数字系统的设计原理,基于VHDL语言的ISE设计流程-设计内容,使用ISE13.1完成一个数字系统的设计,其内容包括:工程的建立;三位计数器的设计;设计综合和查看综合结果;三位计数器设计仿真;分频器的设计;用户约束的添加和设计实现;布局布线结果的查看;设计下载到FPGA芯片PROM文件的生成和下载到PROM中,基于VHDL语言的ISE设计流程-启动ISE13.1软件,方法1:在开始菜单下找到ISE的启动图标,方法2:在桌面上找到ISE图标,点击该图标启动ISE13.1软件,基于VHDL语言的ISE设计流程-新建工程,基于VHDL语言的ISE设计流程-新建工程,输入工程名字:counter,工程所在的目录,基于VHDL语言的ISE设计流程-新建工程,基于VHDL语言的ISE设计流程-创建一个新工程,基于VHDL语言的ISE设计流程-创建一个新工程,基于VHDL语言的ISE设计流程-创建一个新的设计文件,基于VHDL语言的ISE设计流程-创建一个新的设计文件,基于VHDL语言的ISE设计流程-创建一个新的设计文件,基于VHDL语言的ISE设计流程-创建一个新的设计文件,基于VHDL语言的ISE设计流程-创建一个新的设计文件,设计总结,基于VHDL语言的ISE设计流程-创建一个新的设计文件,基于VHDL语言的ISE设计流程-创建一个新的设计文件,基于VHDL语言的ISE设计流程-创建一个新的设计文件,基于VHDL语言的ISE设计流程-创建一个新的设计文件,下一步对该模块进行综合,基于VHDL语言的ISE设计流程-对该设计文件进行综合,行为级综合可以自动将系统直接从行为级描述综合为寄存器传输级描述。行为级综合的输入为系统的行为级描述,输出为寄存器传输级描述的数据通路。行为级综合工具可以让设计者从更加接近系统概念模型的角度来设计系统。同时,行为级综合工具能让设计者对于最终设计电路的面积、性能、功耗以及可测性进行很方便地优化。行为级综合所需要完成的任务从广义上来说可以分为分配、调度以及绑定。,基于VHDL语言的ISE设计流程-对该设计文件进行综合,在ISE的主界面的处理子窗口的synthesis的工具可以完成下面的任务:查看RTL原理图(View RTL schematic)查看技术原理图(View Technology Schematic)检查语法(Check Syntax)产生综合后仿真模型(Generate Post-Synthesis Simulation Model)。,基于VHDL语言的ISE设计流程-对该设计文件进行综合,控制台界面中给出综合过程的信息,基于VHDL语言的ISE设计流程-对该设计文件进行综合,综合工具在对设计的综合过程中,主要执行以下三个步骤:语法检查过程,检查设计文件语法是否有错误;编译过程,翻译和优化HDL代码,将其转换为综合工具可以识别的元件序列;映射过程,将这些可识别的元件序列转换为可识别的目标技术的基本元件;,基于VHDL语言的ISE设计流程-查看综合后的结果,通过查看综合后的结果,你就会清楚地理解到底什么是综合?综合的本质特征。,基于VHDL语言的ISE设计流程-查看综合后的结果,基于VHDL语言的ISE设计流程-查看综合后的结果,基于VHDL语言的ISE设计流程-查看综合后的结果,基于VHDL语言的ISE设计流程-揭开LUT的秘密,0 0 00 0 10 1 00 1 1 1 0 0 1 0 11 1 01 1 1,终于明白了FPGA的LUT是怎么实现逻辑功能的,基于VHDL语言的ISE设计流程-对该设计进行行为仿真,基于VHDL语言的ISE设计流程-对该设计进行行为仿真,基于VHDL语言的ISE设计流程-对该设计进行行为仿真,基于VHDL语言的ISE设计流程-对该设计进行行为仿真,基于VHDL语言的ISE设计流程-对该设计进行行为仿真,基于VHDL语言的ISE设计流程-对该设计进行行为仿真,基于VHDL语言的ISE设计流程-对该设计进行行为仿真,基于VHDL语言的ISE设计流程-对该设计进行行为仿真,基于VHDL语言的ISE设计流程-对该设计进行行为仿真,基于VHDL语言的ISE设计流程-对该设计进行行为仿真,基于VHDL语言的ISE设计流程-对该设计进行行为仿真,关闭整个仿真窗口,继续下面的设计,为了将来在硬件上看到灯的变化所反映的计数器的工作状态,需要在top.vhd设计文件,添加分频时钟部分代码,基于VHDL语言的ISE设计流程-对该设计继续添加代码,基于VHDL语言的ISE设计流程-对该设计继续添加代码,基于VHDL语言的ISE设计流程-对该设计继续添加代码,基于VHDL语言的ISE设计流程-添加实现约束文件,基于VHDL语言的ISE设计流程-添加实现约束文件,基于VHDL语言的ISE设计流程-添加实现约束文件,基于VHDL语言的ISE设计流程-添加实现约束文件,基于VHDL语言的ISE设计流程-添加实现约束文件,基于VHDL语言的ISE设计流程-添加实现约束文件,基于VHDL语言的ISE设计流程-添加实现约束文件,保存引脚约束,并退出该界面,基于VHDL语言的ISE设计流程-实现设计,基于VHDL语言的ISE设计流程-实现设计,基于VHDL语言的ISE设计流程-查看布局布线后结果,基于VHDL语言的ISE设计流程-查看布局布线后结果,基于VHDL语言的ISE设计流程-查看布局布线后结果,基于VHDL语言的ISE设计流程-查看布局布线后结果,关闭FPGA Editor界面,基于VHDL语言的ISE设计流程-下载设计到FPGA芯片,准备工作:将HEP的USB-JTAG电缆分别和计算机USB接口及EXCD-1目标板上的JTAG7针插口连接;计算机自动安装JTAG驱动程序;给EXCD-1目标板上电;,基于VHDL语言的ISE设计流程-下载设计到FPGA芯片,基于VHDL语言的ISE设计流程-下载设计到FPGA芯片,鼠标右击该区域,出现,基于VHDL语言的ISE设计流程-下载设计到FPGA芯片,基于VHDL语言的ISE设计流程-下载设计到FPGA芯片,基于VHDL语言的ISE设计流程-下载设计到FPGA芯片,基于VHDL语言的ISE设计流程-下载设计到FPGA芯片,基于VHDL语言的ISE设计流程-下载设计到FPGA芯片,基于VHDL语言的ISE设计流程-下载设计到FPGA芯片,基于VHDL语言的ISE设计流程-下载设计到FPGA芯片,基于VHDL语言的ISE设计流程-下载设计到FPGA芯片,基于VHDL语言的ISE设计流程-生成PROM文件并下载到PROM,基于VHDL语言的ISE设计流程-生成PROM文件并下载到PROM,基于VHDL语言的ISE设计流程-生成PROM文件并下载到PROM,基于VHDL语言的ISE设计流程-生成PROM文件并下载到PROM,基于VHDL语言的ISE设计流程-生成PROM文件并下载到PROM,基于VHDL语言的ISE设计流程-生成PROM文件并下载到PROM,基于VHDL语言的ISE设计流程-生成PROM文件并下载到PROM,基于VHDL语言的ISE设计流程-生成PROM文件并下载到PROM,基于VHDL语言的ISE设计流程-生成PROM文件并下载到PROM,基于VHDL语言的ISE设计流程-生成PROM文件并下载到PROM,关闭该界面,基于VHDL语言的ISE设计流程-生成PROM文件并下载到PROM,下面将生成的PROM文件烧到PROM芯片中。,基于VHDL语言的ISE设计流程-生成PROM文件并下载到PROM,基于VHDL语言的ISE设计流程-生成PROM文件并下载到PROM,基于VHDL语言的ISE设计流程-生成PROM文件并下载到PROM,基于VHDL语言的ISE设计流程-生成PROM文件并下载到PROM,基于VHDL语言的ISE设计流程-生成PROM文件并下载到PROM,关闭电源重新上电,程序从PROM自动引导到FPGA芯片中。,关闭配置界面,不保存任何信息。(一定不要保存任何信息),

    注意事项

    本文(ISE界面介绍及使用教程VHDL.ppt)为本站会员(牧羊曲112)主动上传,三一办公仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知三一办公(点击联系客服),我们立即给予删除!

    温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载不扣分。




    备案号:宁ICP备20000045号-2

    经营许可证:宁B2-20210002

    宁公网安备 64010402000987号

    三一办公
    收起
    展开