欢迎来到三一办公! | 帮助中心 三一办公31ppt.com(应用文档模板下载平台)
三一办公
全部分类
  • 办公文档>
  • PPT模板>
  • 建筑/施工/环境>
  • 毕业设计>
  • 工程图纸>
  • 教育教学>
  • 素材源码>
  • 生活休闲>
  • 临时分类>
  • ImageVerifierCode 换一换
    首页 三一办公 > 资源分类 > PPT文档下载  

    FPGA门级结构及其时序基础.ppt

    • 资源ID:5431451       资源大小:2.15MB        全文页数:77页
    • 资源格式: PPT        下载积分:15金币
    快捷下载 游客一键下载
    会员登录下载
    三方登录下载: 微信开放平台登录 QQ登录  
    下载资源需要15金币
    邮箱/手机:
    温馨提示:
    用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)
    支付方式: 支付宝    微信支付   
    验证码:   换一换

    加入VIP免费专享
     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。
    5、试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。

    FPGA门级结构及其时序基础.ppt

    FPGA门级结构及其时序约束与分析基础,常用设计约束种类时序约束:规范设计的时序行为,表达设计者期望满足的时序条件,指导综合和布局布线阶段的优化方法等。区域与位置约束:主要指芯片I/O引脚位置,以及指导工具在芯片特定的物理区域进行布局布线。其他约束:目标芯片型号、电气特性等。时序约束的作用:提高设计的工作频率;获得正确的时序报告。,几种常见的时序约束的基本概念,1.周期与最高频率:通常指时钟所能达到的最高工作频率。2.时钟建立时间tsu:指时钟到达前,数据和使能信号已经准备好的最小时间间隔。3.时钟保持时间th:指能保证有效时钟沿正确采样的数据和使能信号在时钟沿之后的最小稳定时间间隔。4.时钟输出延时tco:指从时钟有效沿到数据有效输出的最大时间间隔。5.引脚到引脚的延时tpd:信号从输入管脚进来到达输出管脚的最大时间间隔。6.Slack:是否满足时序的称谓。正的Slack表示满足时序,负的Slack表示不满足时序。7.时钟偏斜(clock shew):指一个同源时钟到达两个不同的寄存器时钟端的时间差别。,FPGA优势,FPGA优势,FPGA之所以流行,关键在于只要通过合适的编程,它就可以实现任意电路。相对于VLSI(超大规模集成电路)和MPGA(掩模可编程门阵列)等定制技术,使用标准FPGA有两个重要的优点:降低一次性费用(NRE)缩短上市时间,一般地,生产第一款芯片的一次性费用需要10万到25万美元,相反,只要对FPGA编程就可以实现用户所需的功能,这样用户就不需要支付一次性费用。这使得FPGA成为中小量产规模电路设计最廉价的实现方法。然而,FPGA也为可编程特性付出了代价。在MPGA(掩模可编程门阵列)和VSLI中,电路时用金属线互联的,FPGA却一定要通过可编程开关来连接电路,这些开关比金属线的电阻大,从而引入的大量的分布电容和寄生电容。实现同一功能,FPGA面积也要比MPGA大得多(约10倍),速度却是MPGA的1/3。由于FPGA市场竞争激烈,FPGA的供应商正努力寻找更好的结构以获得速度和密度上的优势。,FPGA优势,FPGA结构,FPGA结构,Xilinx FPGA芯片的基本结构,FPGA结构(岛形FPGA结构),逻辑单元块,连接盒,开关盒,可编程布线资源被配置成逻辑单元块之间或者从逻辑单元块到输入/输出端口所需要的连接。,FPGA结构,FPGA芯片内部H型时钟树结构目的:保证时钟到达不同寄存器的时间同步,必要时采用锁相环,FPGA结构,Quartus II 中Floor plan及其放大图两条白色的纵向线是其DSP资源,而7条绿色的纵向线是其片内RAM资源,在这之间的浅蓝色部分是数量众多的LE资源,FPGA结构,Quartus II 中底层查看LE的内部结构图,FPGA结构,IOB中一个单元的结构图,SRAM与Flip-Flop门级结构,SRAM结构,基于SRAM查找表的FPGA,SRAM结构,SRAM在FPGA中的功能示例,SRAM结构,一个8KB的SRAM内部结构图,SRAM结构,CMOS管与NMOS管构成的SRAM存储单元,SRAM结构,T2与T3导通时工作原理,Flip-Flop结构,Flip-Flop结构,与非门组成的维持-阻塞边沿D触发器,FPGA设计流程,FPGA设计流程,FPGA设计流程,对设计者,对设计工具,FPGA设计流程,EDA工具的详细综合流程,FPGA时序路径,从引脚到引脚,几个时序约束的基本概念,1.周期和最高频率:指时钟的周期和最高工作频率。2.时钟建立时间:时钟到达前,数据和使能信号已经准备好的最小时间间隔。3.时钟保持时间:指能保证有效时钟沿正确采样的数据和使能信号在时钟沿之后的最小稳定时间。4.时钟输出延时:指时钟有效沿到数据有效输出的最大时间间隔。5.引脚到引脚的延时:指信号从输入管脚进来,穿过组合逻辑,到达输出管脚的延时。CPLD这一时间固定。6.时钟偏斜:指一个同源时钟到达两个不同的寄存器时钟端的时间差别。7.Slack称谓。正的Slack表示满足时序,负的Slack表示不满足时序。,从引脚到引脚,输入到输出路径示意图,从输入到寄存器,从输入到寄存器,输入到寄存器路径示意图,从寄存器到输出,从寄存器到输出,输入到输出路径示意图,从寄存器到寄存器,从寄存器到寄存器,输入到输出路径示意图,FPGA时序基础,输入延时约束,输入延时约束,输入最大延时约束示意图,Tsu Tclk 最大输入延时,输入延时约束,输入最小延时约束示意图,Th 最小输入延时,输出延时约束,输出延时约束,输出最大延时约束示意图,tco Tclk-最大输出延时,输出延时约束,输出最小延时约束示意图,tco 最小输出延时,寄存器延时约束,寄存器延时约束,最大时钟频率计算示意图,寄存器延时约束,Launch&Latch Edge示意图,寄存器延时约束,Setup&Hold Time示意图,寄存器延时约束,Data Arrival Time示意图,寄存器延时约束,Clock Arrival Time示意图,寄存器延时约束,Data Required Time for Setup示意图,寄存器延时约束,Data Required Time for Hold示意图,寄存器延时约束,Setup Slack示意图,寄存器延时约束,Hold Slack示意图,设置时序约束的方法,1.通过Assignment/Timing Analysis Settings菜单命令。2.通过Assignment/Wiards/Tming 菜单命令。3.通过Assignment/Assignment Editor选项在图形界面下完成对设计时序的约束。,设置时序约束的方法,1.通过Assignment/Timing Analysis Settings菜单命令。2.通过Assignment/Classic Timing Analyzer Wiards 菜单命令。3.通过Assignment/Assignment Editor选项在图形界面下完成对设计时序的约束。,设置时序约束的方法,原则:先全局,后个别。1.通过Assignment/Timing Analysis Settings菜单命令。2.通过Assignment/Classic Timing Analyzer Wiards 菜单命令。3.通过Assignment/Assignment Editor选项在图形界面下完成对设计时序的约束。,设置时序约束的方法,1.通过Assignment/Timing Analysis Settings菜单命令。2.通过Assignment/Classic Timing Analyzer Wiards 菜单命令。3.通过Assignment/Assignment Editor选项在图形界面下完成对设计时序的约束。,1.指定全局性时序约束(1)时序驱动的编译(TDC)Assignments/setting/Fitter Setting优化内容:优化时序:修改节点位置处理关键路径优化保持时间:修改布局布线,满足最小时序和保持时间的要求优化I/O单元寄存器的放置:将寄存器移动到I/O单元中。,(2)全局时钟设置条件:设计中只有一个全局时钟。执行命令:Assignments/Timing Analysis Settings/Classic Timing Analyyzer/Settings(3)全局的I/O时序设置执行命令:Assignments/Timing Analysis Settings/Classic Timing Analyyzer/Settings,(3)时序向导执行命令:Assignment/Classic Timing Analyzer Wiards2.指定个别时序约束(1)指定个别时钟要求通过Assignment/Classic Timing Analyzer Wiards 或Assignments/Timing Analysis Settings单击Individual Clocks,(2)个别时序约束执行命令:Assignments Editor在Assignment Name中选择约束项目,如Clock Settings(3)时序约束的种类可以单点、点到点、通配符或时序分组。(4)Assignments Editor可对所有的时序约束。,最小化时序分析,1.最小化时序约束2.最小化时序分析3.最小化时序分析报告,谢谢,

    注意事项

    本文(FPGA门级结构及其时序基础.ppt)为本站会员(牧羊曲112)主动上传,三一办公仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知三一办公(点击联系客服),我们立即给予删除!

    温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载不扣分。




    备案号:宁ICP备20000045号-2

    经营许可证:宁B2-20210002

    宁公网安备 64010402000987号

    三一办公
    收起
    展开