欢迎来到三一办公! | 帮助中心 三一办公31ppt.com(应用文档模板下载平台)
三一办公
全部分类
  • 办公文档>
  • PPT模板>
  • 建筑/施工/环境>
  • 毕业设计>
  • 工程图纸>
  • 教育教学>
  • 素材源码>
  • 生活休闲>
  • 临时分类>
  • ImageVerifierCode 换一换
    首页 三一办公 > 资源分类 > PPT文档下载  

    数字电路第五章触发器.ppt

    • 资源ID:4980055       资源大小:1.69MB        全文页数:26页
    • 资源格式: PPT        下载积分:15金币
    快捷下载 游客一键下载
    会员登录下载
    三方登录下载: 微信开放平台登录 QQ登录  
    下载资源需要15金币
    邮箱/手机:
    温馨提示:
    用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)
    支付方式: 支付宝    微信支付   
    验证码:   换一换

    加入VIP免费专享
     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。
    5、试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。

    数字电路第五章触发器.ppt

    2023/5/27,TAKE A REST,5.锁存器与触发器,双稳态(bistable multivibrator),存储一位二进制数/码锁存器(Latches):transparent基本SR锁存器带逻辑门控的SR锁存器D锁存器触发器(flip-flop)工作特点:non-transparent,仅在边沿对输入信号敏感结构特征:主从结构、维持阻塞的、利用传输延迟的等逻辑功能(时序逻辑的表达方式)RS触发器、JK触发器、T触发器、D触发器各触发器功能的转换,作业,基本SR锁存器1,具有“0”、“1”两个稳态(bistable multivibrator),用于存储一位二进制数/码;特指结构较简单的一类存储单元,基本Set-Reset锁存器电路结构:一对输入、输出交叉耦合的或非门原理图、功能表、逻辑符号缺陷:约束条件解决办法,基本SR锁存器2,Q,不确定,讨论由与非门构成的基本SR锁存器电路结构:一对输入、输出交叉耦合的与非门原理图、功能表、逻辑符号缺陷:约束条件,基本SR锁存器3,例:在用与非门组成的基本RS触发器中,设初始状态为0,已知输入R、S的波形图,画出两输出端的波形图。,Q,Q,基本SR锁存器4,基本SR锁存器用于机械开关消抖:P208-210,基本SR锁存器5,+5V,+5V,A,B,消抖,开关处于A、B之间时,A=B=1使锁存器维持原态,逻辑门控SR锁存器1,电路结构:在基本SR锁存器前加了一级控制门,由E决定 控制门的开关原理图、逻辑符号主要特征:同步数据锁存,锁存使能信号又称同步信号,E=1时,控制门打开,实现正常的基本SR锁存功能,E=0时,维持原态,逻辑门控SR锁存器2,例:逻辑门控SR锁存器的E、S、R的波形如图所示。假设锁存器的初始状态为“0”,试画出Q3、Q4、Q、“Q非”的波形,例:逻辑门控SR锁存器的E、S、R的波形如图所示。假设锁存器的初始状态为“0”,试画出Q3、Q4、Q、“Q非”的波形,Q3,Q4,Q,讨论:控制门与基本锁存器的配合以及锁存使能信号,逻辑门控SR锁存器3,基本SR锁存器,或非门,与非门,输入有效信号,高电平,低电平,关门控输出,低电平,高电平,有?出低,对门控的要求,有?出高,或非门,与门,与非门,或门,E:?,关于控制的更多讨论,D锁存器1,电路结构:在逻辑门控SR锁存器的基础上对输入端做改变原理图、逻辑符号、功能表主要特征:,E=1时,控制门打开,实现正常的D锁存功能,E=0时,维持原态,D锁存器2(74HC373),SR触发器1,时序逻辑的表达方式:图:逻辑符号、逻辑图、状态转换图、时序波形图表:特性表、状态转换表方程:特性方程(特指锁存器及触发器)时钟方程:针对异步时序逻辑电路驱动方程:各个触发器输入端的逻辑函数表达式状态方程:将时钟方程、驱动方程带入特性方程,逻辑符号,SR触发器,有置数(1、0)功能输入S、R高有效在时钟信号的上升沿触发翻转,SR触发器2,集成触发器74LS71(直接置位、清零端,低电平有效;在时钟信号的下降沿触发翻转.),特性表(状态转换表),状态转换表图,R=0S=1,R=1S=0,R=0S=,S=0R=,特性方程(卡诺图),J=K=0,维持原态J=K=1,JK,,JK触发器1,逻辑符号,特性表(状态转换表),状态转换图,K=J=1,K=1J=,J=0K=,K=0J=,JK触发器2,特性表(状态转换表),特性方程,集成触发器74HC76(CMOS双JK触发器,下降沿触发),JK触发器3,Q,T及T触发器,特性方程:J=K=T代入,状态转换图,T=1,计数状态,T触发器,T=0,保持状态,逻辑符号,D触发器,特性方程:,状态转换图,集成触发器74HC74(双D触发器,预置、清零端输入,上升沿触发,边沿触发器),不同功能触发器相互转换,方法一、直接对比触发器的特性方程或真值表、卡诺图,方法二、当组合逻辑电路的设计任务完成,JK触发器变1,D触发器,直接对比状态方程:,JK触发器变2,SR触发器(对比卡诺图),JK触发器的卡诺图,SR触发器的卡诺图,T触发器(对比特性方程),1,L,作业,

    注意事项

    本文(数字电路第五章触发器.ppt)为本站会员(牧羊曲112)主动上传,三一办公仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知三一办公(点击联系客服),我们立即给予删除!

    温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载不扣分。




    备案号:宁ICP备20000045号-2

    经营许可证:宁B2-20210002

    宁公网安备 64010402000987号

    三一办公
    收起
    展开