《电子技术基础》第五版(数字部分)课后答案高教康华光版.doc
课后答案网 第一章 数字逻辑习题11 数字电路与数字信号1.1.2图形代表的二进制数010110100114 一周期性数字波形如图题所示,试计算:(1)周期;(2)频率;(3)占空比例MSB0 1 2 11 12LSB(ms)解:因为图题所示为周期性数字波,所以两个相邻的上升沿之间持续的时间为周期,T=10ms频率为周期的倒数,f=1/T=1/0.01s=100HZ占空比为高电平脉冲宽度与周期的百分比,q=1ms/10ms*100%=10%1.2 数制1.2.2 将下列十进制数转换为二进制数,八进制数和十六进制数(要求转换误差不大于 2(2)127 (4)2.7187(4)(2.718)D=(10.1011)B=(2.54)O=(2.B)H1.4 二进制代码1.4.1 将下列十进制数转换为 8421BCD 码:4(1)43(3)254.25解:(43)D=(01000011)BCD1.4.3 试用十六进制写书下列字符繁荣 ASC码的表示:P28(1)+(2) (3)you (4)43解:首先查出每个字符所对应的二进制表示的 ASC码,然后将二进制码转换为十六进制数表示。(1)“+”的 ASC码为 0101011,则(00101011)B=(2B)H(2)的 ASC码为 1000000,(01000000)B=(40)H(3)you 的 ASC码为本 1111001,1101111,1110101,对应的十六进制数分别为 79,6F,75(4)43 的 ASC码为 0110100,0110011,对应的十六紧张数分别为 34,331.6 逻辑函数及其表示方法1.6.1 在图题 1. 6.1 中,已知输入信号 A,B的波形,画出各门电路输出 L 的波形。解:(2)(127)D= 2 -1=(10000000)B-1=(1111111)B=(177)O=(7F)H课后答案网 解: (a)为与非, (b)为同或非,即异或课后答案网 第二章 逻辑代数 习题解答2.1.1 用真值表证明下列恒等式(3) A B = AB + AB (AB)=AB+AB解:真值表如下由最右边 2 栏可知, A B 与 AB +AB 的真值表完全相同。2.1.3 用逻辑代数定律证明下列等式(3) A + ABC + ACD + (C + D)E = A + CD + E解: A + ABC + ACD + (C + D)E= A(1 + BC ) + ACD + CDE= A + ACD + CDE= A + CD + CDE= A + CD + E2.1.4 用代数法化简下列各式(3) ABC (B + C )解: ABC (B + C )= ( A + B + C )(B + C )= AB + AC + BB + BC + CB + C= AB + C ( A + B + B + 1)= AB + C(6) ( A + B) + ( A + B) + ( AB)( AB)解: ( A + B) + ( A + B) + ( AB)( AB)= A B + A B + ( A + B)( A + B)1ABA BABABA BAB +AB0001011011000010100001100111课后答案网 = B + AB + AB= AB + B= A + B= AB(9) ABC D + ABD + BC D + ABCBD + BC解: ABC D + ABD + BC D + ABCBD + BC= ABC (D + D) + ABD + BC (D + C )= B( AC + AD + C + D)= B( A + C + A + D)= B( A + C + D)= AB + BC + BD2.1.7 画出实现下列逻辑表达式的逻辑电路图,限使用非门和二输入与非门(1) L = AB + AC(2) L = D( A + C )2课后答案网 (3) L = ( A + B)(C + D)2.2.2 已知函数 L(A,B,C,D)的卡诺图如图所示,试写出函数 L 的最简与或表达式解: L( A, B, C, D) = BC D + BCD + BC D + ABD2.2.3 用卡诺图化简下列个式(1) ABCD + ABCD + AB + AD + ABC3课后答案网 解: ABCD + ABCD + AB + AD + ABC= ABCD + ABCD + AB(C + C )( D + D) + AD(B + B)(C + C ) + ABC (D + D)= ABCD + ABCD + ABC D + ABCD + ABCD + ABCD + ABC D(6) L( A, B, C, D) =解:L = A + D(7) L( A, B, C, D) = m(0, 2, 4, 6,9,13) + d (1,3,5, 7,11,15) m(0,13,14,15) + d (1, 2,3,9,10,11)解:L = AD + AC + AB4课后答案网 2.2.4 已知逻辑函数 L = AB + BC + C A ,试用真值表,卡诺图和逻辑图(限用非门和与非门)表示解:1>由逻辑函数写出真值表2>由真值表画出卡诺图3>由卡诺图,得逻辑表达式 L = AB + BC + AC用摩根定理将与或化为与非表达式L = AB + BC + AC = AB BC AC4>由已知函数的与非-与非表达式画出逻辑图5ABCL00000011010101111001101111011110课后答案网 第三章习题3.1 MOS 逻辑门电路3.1.1 根据表题 3.1.1 所列的三种逻辑门电路的技术参数,试选择一 种最合适工作在高噪声环境下的门电路。表题 3.1.1 逻辑门电路的技术参数表解:根据表题 3.1.1 所示逻辑门的参数,以及式(3.1.1)和式(3.1.2),计算出逻辑门 A 的高电平和低电平噪声容限分别为:VNHA =VOH (min) VIH (min) =2.4V2V=0.4VVNLA (max) =VIL (max) VOL (max) =0.8V0.4V=0.4V同理分别求出逻辑门 B 和 C 的噪声容限分别为:VNHB =1VVNLB =0.4VVNHC =1VVNLC =0.6V电路的噪声容限愈大,其抗干扰能力愈强,综合考虑选择逻辑门 C3.1.3 根据表题 3.1.3 所列的三种门电路的技术参数,计算出它们的延时-功耗积,并确定哪一种逻辑门性能最好表题 3.1.3 逻辑门电路的技术参数表解:延时-功耗积为传输延长时间与功耗的乘积,即DP= tpdPD根据上式可以计算出各逻辑门的延时-功耗分别为DP A =tPLH + tPHL2PD =(1 + 1.2)ns2*16mw=17.6* 1012 J=17.6PJ同理得出: DPB =44PJ DPC =10PJ,逻辑门的 DP 值愈小,表明它的特性愈好,所以逻辑门 C 的性能最好.3.1.5为什么说 74HC 系列 CMOS 与非门在+5V 电源工作时,输入端在以下四种接法下都属于逻辑 0: (1)输入端接地; (2)输入端接低于 1.5V 的电源; (3)输入端接同类与非门的输出低电压 0.1V; (4)输入端接 10k的电阻到地.解:对于 74HC 系列 CMOS 门电路来说,输出和输入低电平的标准电压值为:VOL =0.1V, VIL =1.5V,因此有:(1) Vi =0< VIL =1.5V,属于逻辑门 0(2) Vi <1.5V=VIL ,属于逻辑门 0(3) Vi <0.1<VIL =1.5V,属于逻辑门 0(4)由于 CMOS 管的栅极电流非常小,通常小于 1uA,在 10k电阻上产生的压降小于 10mV 即VOH (min) / VVOL(max)/VVIH (min) / VVIL (max) / V逻辑门 A2.40.420.8逻辑门 B3.50.22.50.6逻辑门 C4.20.23.20.8tpLH / nstpHL / nsPD / mW逻辑门 A11.216逻辑门 B568逻辑门 C10101课后答案网 Vi <0.01V<VIL =1.5V,故亦属于逻辑 0.3.1.7 求图题 3.1.7 所示电路的输出逻辑表达式.解:图解 3.1.7 所示电路中 L1= AB ,L2= BC ,L3= D ,L4 实现与功能,即 L4=L1 · L2 · L3,而L= L4 E ,所以输出逻辑表达式为 L= AB BC D E3.1.9图题 3.1.9 表示三态门作总线传输的示意图,图中 n 个三态门的输出接到数据传输总线,D1,D2,Dn 为数据输入端,CS1,CS2CSn 为片选信号输入端.试问:(1) CS 信号如何进行控制,以便数据 D1,D2, Dn 通过该总线进行正常传输; (2)CS 信号能否有两个或两个以上同时有效?如果出现两个或两个以上有效,可能发生什么情况? (3)如果所有 CS 信号均无效,总线处在什么状态?解: (1)根据图解 3.1.9 可知,片选信号 CS1,CS2CSn 为高电平有效,当 CSi=1 时第 i 个三态门被选中,其输入数据被送到数据传输总线上,根据数据传输的速度,分时地给 CS1,CS2CSn 端以正脉冲信号,使其相应的三态门的输出数据能分时地到达总线上.(2)CS 信号不能有两个或两个以上同时有效,否则两个不同的信号将在总线上发生冲突,即总线不能同时既为 0 又为 1.(3)如果所有 CS 信号均无效,总线处于高阻状态.3.1.12试分析 3.1.12 所示的 CMOS 电路,说明它们的逻辑功能课后答案网 (A)(C)(B)(D)解:对于图题 3.1.12(a)所示的 CMOS 电路,当 EN =0 时, TP 2 和 TN 2 均导通,TP1 和 TN 1构成的反相器正常工作,L= A ,当 EN =1 时, TP 2 和 TN 2 均截止,无论 A 为高电平还是低电平,输出端均为高阻状态,其真值表如表题解 3.1.12 所示,该电路是低电平使能三态非门,其表示符号如图题解 3.1.12(a)所示。图题 3.1.12(b)所示 CMOS 电路, EN =0 时,TP 2 导通,或非门打开,TP1 和 TN 1 构成反相器正常工作,L=A;当 EN =1 时, TP 2 截止,或非门输出低电平,使 TN 1 截止,输出端处于高阻状态,该电路是低电平使能三态缓冲器,其表示符号如图题解 3.1.12(b)所示。同理可以分析图题 3.1.12(c)和图题 3.1.12(d)所示的 CMOS 电路,它们分别为高电平使能三态缓冲器和低电平使能三态非门 ,其表示符号分别如图题 3.1.12(c)和图题3.1.12(d)所示。3.1.12(a)AL00101010高阻11AL000011课后答案网 3.1.12(b)3.1.12(c3.1.12(d)3.2.2 为什么说 TTL 与非门的输入端在以下四种接法下,都属于逻辑 1:(1)输入端悬空;(2)输入端接高于 2V 的电源;(3)输入端接同类与非门的输出高电压 3.6V;(4)输入端接 10k的电阻到地。解:(1)参见教材图 3.2.4 电路,当输入端悬空时,T1 管的集电结处于正偏,Vcc 作用于 T1的 集 电 结 和 T2 , T3 管 的 发 射 结 , 使 T2 , T3 饱 和 , 使 T2 管 的 集 电 极 电 位Vc2=VcEs2+VBE3=0.2+0.7=0.9V,而 T4 管若要导通 VB2=Vc2VBE4+VD=0.7+0.7=1.4V,故 T4截止。又因 T3 饱和导通,故与非门输出为低电平,由上分析,与非门输入悬空时相当于输入逻辑 1。(2)当与非门输入端接高于 2V 的电源时,若 T1 管的发射结导通,则 VBE10.5V,T1 管的基极电位 VB2+ C1=2.5V。而 VB12.1V 时,将会使 T1 的集电结处于正偏,T2,T3 处于饱和状态,使 T4 截止,与非门输出为低电平。故与非门输出端接高于 2V 的电源时,相当于输入逻辑 1。( 3)与非门的输入端接同类与非门的输出高电平 3.6V 输出时,若 T1 管导通,则VB1=3.6+0.5=4.1。而若 VB1>2.1V 时,将使 T1 的集电结正偏,T2,T3 处于饱和状态,这时VB1 被钳位在 2.4V,即 T1 的发射结不可能处于导通状态,而是处于反偏截止。由(1)(2),当 VB12.1V,与非门输出为低电平。(4)与非门输入端接 10k的电阻到地时,教材图 3.2.8 的与非门输入端相当于解 3.2.2 图所示。这时输入电压为 VI=(Vcc-VBE)=10(5-0.7)(10+4)=3.07V。若 T1 导通,则 VBI=3.07+ VBE=3.07+0.5=3.57 V。但 VBI 是个不可能大于 2.1V 的。当 VBI=2.1V 时,将使T1 管的集电结正偏,T2,T3 处于饱和,使 VBI 被钳位在 2.1V,因此,当 RI=10k时,T1将 处 于 截 止 状 态 , 由 ( 1 ) 这 时 相 当 于 输 入 端 输 入 高 电 平 。ENAL00高阻01高阻100111AL00101010高阻11高阻10高阻11高阻课后答案网 3.2.3设有一个 74LS04 反相器驱动两个 74ALS04 反相器和四个 74LS04 反相器。(1)问驱动门是否超载?(2)若超载,试提出一改进方案;若未超载,问还可增加几个 74LS04门?解:(1)根据题意,74LS04 为驱动门,同时它有时负载门,负载门中还有 74LS04。从主教材附录 A 查出 74LS04 和 74ALS04 的参数如下(不考虑符号)74LS04: IOL (max) =8mA, IOH (max) =0.4mA; IIH (max) =0.02mA.4 个 74LS04 的输入电流为:4 IIL (max) =4 × 0.4mA=1.6mA,4 IIH (max) =4 × 0.02mA=0.08mA2 个 74ALS04 的输入电流为:2 IIL (max) =2 × 0.1mA=0.2mA,2 IIH (max) =2 × 0.02mA=0.04mA。 拉电流负载情况下如图题解 3.2.3(a)所示,74LS04 总的拉电流为两部分,即 4 个74ALS04 的 高 电 平 输 入 电 流 的 最 大 值 4 IIH (max) =0.08mA 电 流 之 和 为0.08mA+0.04mA=0.12mA.而 74LS04 能提供 0.4mA 的拉电流,并不超载。 灌电流负载情况如图题解 3.2.3(b)所示,驱动门的总灌电流为 1.6mA+0.2mA=1.8mA.而 74LS04 能提供 8mA 的灌电流,也未超载。(2)从上面分析计算可知,74LS04 所驱动的两类负载无论书灌电流还是拉电流均未超3.2.4图题 3.2.4 所示为集电极门 74LS03 驱动 5 个 CMOS 逻辑门,已知 OC 门输管截止时的漏电流=0.2mA;负载门的参数为:=4V,=1V,=1A 试计算上拉电阻的值。课后答案网 从主教材附录 A 查得 74LS03 的参数为:VOH (min) =2.7V,VOL (max) =0.5V, IOL (max) =8mA.根据式(3.1.6)形式(3.1.7)可以计算出上拉电阻的值。灌电流情况如图题解 3.2.4(a)所示,74LS03输 出 为 低 电 平 ,IIL (total ) =5 IIL =5 × 0.001mA=0.005mA, 有Rp (min) =VDD VOL (max) (5 4)V 0.56K 拉电流情况如图题解 3.2.4(b)所示,74LS03 输出为高电平,IIH (total ) =5 IIH =5 × 0.001mA=0.005mA由于VOH (min) <VIH (min) 为了保证负载门的输入高电平,取VOH (min) =4V 有RP (max) =VDD VoH (min) (5 4)V=4.9K 综上所述, RP 的取值范围为 0.56 4.9 3.6.7 设计一发光二极管(LED)驱动电路,设 LED 的参数为VF =2.5V, ID =4.5Ma;若VCC =5V,当LED 发亮时,电路的输出为低电平,选出集成门电路的型号,并画出电路图.解 :设驱动电路如图题解 3.6.7 所示 ,选用 74LSO4 作为驱动器件,它的输出低电平电流IOL (max) =8mA, VOL (max) =0.5V,电路中的限流电阻R=VCC VF VOL (max)ID=(5 2.5 0.5)v4.5mA 444IOL (max) IIL (total ) (8 0.005)mAIOL(total ) + IIH (total ) (0.2 0.005)mA课后答案网 第四章 组合逻辑 习题解答412 组合逻辑电路及输入波形(A.B)如图题 4.1.2 所示,试写出输出端的逻辑表达式并画出输出波形。解:由逻辑电路写出逻辑表达式L = AB + AB = AB首先将输入波形分段,然后逐段画出输出波形。当 A.B 信号相同时,输出为 1,不同时,输出为 0,得到输出波形。如图所示421 试用 2 输入与非门设计一个 3 输入的组合逻辑电路。当输入的二进制码小于 3 时,输出为 0;输入大于等于 3 时,输出为 1。解: 根据组合逻辑的设计过程,首先要确定输入输出变量,列出真值表。由卡诺图化简得到最简与或式,然后根据要求对表达式进行变换,画出逻辑图1) 设入变量为 A.B.C 输出变量为 L,根据题意列真值表A B C L2) 由卡诺图化简,经过变换得到逻辑表达式00000010010001111001101111011111课后答案网 L = A + BC = A * BC3) 用 2 输入与非门实现上述逻辑表达式427 某足球评委会由一位教练和三位球迷组成,对裁判员的判罚进行表决。当满足以下条件时表示同意;有三人或三人以上同意,或者有两人同意,但其中一人是叫教练。试用2 输入与非门设计该表决电路。解: 1)设一位教练和三位球迷分别用 A 和 B.C.D 表示,并且这些输入变量为 1 时表示同意,为 0 时表示不同意,输出 L 表示表决结果。L 为 1 时表示同意判罚,为 0 时表示不同意。由此列出真值表输入输出A B C D L2)由真值表画卡诺图00000000100010000110010000101001100011111000010011101011011111001110111110111111课后答案网 由卡诺图化简得 L=AB+AC+AD+BCD由于规定只能用 2 输入与非门,将上式变换为两变量的与非与非运算式L = AB * AC * AD * BCD = AB * AC * AD * B * CD3)根据 L 的逻辑表达式画出由 2 输入与非门组成的逻辑电路433解:判断图所示电路在什么条件下产生竞争冒险,怎样修改电路能消除竞争冒险?根据电路图写出逻辑表达式并化简得 L = A * B + BC当 A=0,C=1 时, L = B + B 有可能产生竞争冒险,为消除可能产生的竞争冒险,增加乘积项使 AC,使 L = A * B + BC + AC,修改后的电路如图课后答案网 4.4.4 试用 74HC147 设计键盘编码电路,十个按键分别对应十进制数 09,编码器的输出为 8421BCD 码。要求按键 9 的优先级别最高,并且有工作状态标志,以说明没有按键按下和按键 0 按下两种情况。解:真值表电路图4.4.6用译码器 74HC138 和适当的逻辑门实现函数 F=.解:将函数式变换为最小项之和的形式F=课后答案网 将输入变量 A、B、C 分别接入、端,并将使能端接有效电平。由于 74HC138是低电平有效输出,所以将最小项变换为反函数的形式L=在译码器的输出端加一个与非门,实现给定的组合函数。4.4.14七段显示译码电路如图题 4414(a)所示,对应图题 44,14(b)所示输人波形,试确定显示器显示的字符序列解:当 LE=0 时,图题 4,4。14(a)所示译码器能正常工作。所显示的字符即为 A2A2A1A所表示的十进制数,显示的字符序列为 0、1、6 、9、4。当 LE 由 0 跳变 1 时,数字 4 被锁存,所以持续显示 4。4.4.19 试用 4 选 1 数据选择器 74HC153 产生逻辑函数 L( A, B, C) = m(1, 2, 6, 7) .解:74HC153 的功能表如教材中表解 4.4.19 所示。根据表达式列出真值表如下。将变量 A、B 分别接入地址选择输入端 S1 、 S0 ,变量 C 接入输入端。从表中可以看出输出 L 与变量 C 之间的关系,当 AB=00 时,LC,因此数据端 I 0 接 C;当 AB=01_ _时,L= C , I1 接 C ;当 AB 为 10 和 11 时,L 分别为 0 和 1,数据输入端 I 2 和 I 3 分别接 0 和 1。由此可得逻辑函数产生器,如图解 4.4.19 所示。课后答案网 4.4.21应用 74HC151 实现如下逻辑函数。解:1. F = ABC + ABC + ABC = m4 + m5 + m1D1=D4=D5=1,其他=02.输入输出ABCL0000L=C00110101_L = C0110100001010110111111课后答案网 4,426 试用数值比较器 74HC85 设计一个 8421BCD 码有效性测试电路,当输人为 8421BCD 码时,输出为 1,否则为 0。解:测试电路如图题解 4426 所示,当输人的 08421BCD 码小于 1010 时,FAB 输出为 1,否则 0 为 0。 14431 由 4 位数加法器 74HC283 构成的逻辑电路如图题 4。431 所示,M 和N 为控制端,试分析该电路的功能。解:分析图题 44,31 所示电路,根据 MN 的不同取值,确定加法器 74HC283的输入端 B3B2B1B0 的值。当 MN00 时,加法器 74HC283 的输人端 B3B2B1B00000,则加法器的输出为 SI。当 MN01 时,输入端 B3B2B1B00010,加法器的输出 SI2。同理,可分析其他情况,如表题解 4431 所示。该电路为可控制的加法电路。课后答案网 第六章 习题答案6.1.6 已知某时序电路的状态表如表题 61,6 所示,输人为 A,试画出它的状态图。如果电路的初始状态在 b,输人信号 A 依次是 0、1、0、1、1、1、1,试求其相应的输出。解:根据表题 6。16 所示的状态表,可直接画出与其对应的状态图,如图题解 61。6(a)所示。当从初态 b 开始,依次输人 0、1、0、1、1、1、1 信号时,该时序电路将按图题解 6,16(b)所示的顺序改变状态,因而其相应的输出为 1、0、1、0、1、0、1。6.2.1 试分析图题 6。21(a)所示时序电路,画出其状态表和状态图。设电路的初始状态为 0,试画出在图题 621(b)所示波形作用下,Q 和 z 的波形图。课后答案网 解:状态方程和输出方程:6.2.4分析图题 62。4 所示电路,写出它的激励方程组、状态方程组和输出方程,画出状态表和状态图。解:激励方程状态方程课后答案网 输出方程Z=AQ1Q0