数字电子技术基础期末复习题.doc
复习1:一、判断题1、8421码0001比大1001。( )2、若两个函数具有相同的真值表,则两个逻辑函数必然相等。( )3、三态门的三种状态分别为:高电平、低电平、不高不低的电压。( )4、液晶显示器可以在完全黑暗的工作环境中使用。( )5、由两个TTL或非门构成的基本RS触发器,当R=S=0时,触发器的状态为不定。( )6、时序电路不含有记忆功能的器件。( )7、施密特触发器的正向阈值电压一定大于负向阈值电压。( )8、动态随机存取存储器需要不断地刷新,以防止电容上存储的信息丢失。( )9、D/A转换器的位数越多,转换精度越高。( )10、PAL可重复编程。( )二、选择题1、一位十六进制数可以用 位二进制数来表示。A .1 B. 2 C. 4 D. 162、逻辑函数的表示方法中具有唯一性的是 。A .真值表 B.表达式 C.逻辑图 D.卡诺图3、要使TTL与非门工作在转折区,可使输入端对地外接电阻RI 。A.RON B.ROFF C.ROFFRIRON D.ROFF4、在下列逻辑电路中,不是组合逻辑电路的有 。A.译码器 B.编码器 C.全加器 D.寄存器5、下列触发器中,没有约束条件的是 。A.基本RS触发器 B.主从RS触发器 C.同步RS触发器 D.边沿D触发器6、8位移位寄存器,串行输入时经 个脉冲后,8位数码全部移入寄存器中。A.1 B.2 C.4 D.87、多谐振荡器可产生 。A.正弦波 B.矩形脉冲 C.三角波 D.锯齿波8、寻址容量为16K×8的RAM需要 根地址线。A.4 B.8 C.14 D.16 E.16K9、用二进制码表示指定离散电平的过程称为 。A.采样 B.量化 C.保持 D.编码10、当用异步I/O输出结构的PAL设计逻辑电路时,它们相当于 。A.组合逻辑电路 B.时序逻辑电路 C.存储器 D.数模转换器三、填空题1逻辑代数的三个重要规则是 、 、 。2OC门称为 门,多个OC门输出端并联到一起可实现 功能。3触发器有 个稳态,存储8位二进制信息要 个触发器。4寄存器按照功能不同可分为两类: 寄存器和 寄存器。5施密特触发器具有 现象,又称 特性;单稳触发器最重 要的参数为 。6、存储器的 和 是反映系统性能的两个重要指标。7将模拟信号转换为数字信号,需要经过 、 、 、 四个过程。8存储器的存储容量是指 。某一存储器的地址线为A14A0 ,数据线为D3D0 ,其存储容量是 。四、计算分析题1、将下列函数化简为最简与或表达式 (代数法) F2 ( A,B,C,D) = m (0,1,2,4,5,9) + d (7,8,10,11,12,13)(卡诺图法)2、分析如下图所示电路,写出其真值表和最简表达式。 Y1Y2Y3Y4AB(该题不写真值表,只求最简表达式) 3、分析如下图所示电路的功能,写出驱动方程、状态方程,写出状态表或状态转换图,说明电路的类型,并判别是同步还是异步电路?五 其他1、设计一个检验电路,当输入的四位二进制数 A、B、C、D为8421BCD码时,输出Y为1,否则Y为0。(要求写出设计步骤并画电路图) 复习1部分参考答案一、判断题1 2 3× 4× 5× 6× 7 8 910×二、选择题1C 2AD 3C 4D 5D 6D 7B 8C9D10A三、填空题1、代入规则 对偶规则 反演规则2、集电极开路门 线与3、2 84、移位 数码5、回差 电压滞后 脉宽6、存储容量 存取时间7、采样 保持 量化 编码8、存储单元的总和、 215×4四、电路分析计算题1、 (7分); 2、 ;复习2:一、选择题1、下列四个数中,最大的数是( )。A、(AF)16B、(001010000010)8421BCDC、(10100000)2D、(198)102、下列关于异或运算的式子中,不正确的是()。A、AA=0B、C、A0=AD、A1=3、下列门电路属于双极型的是()A、OC门B、PMOSC、NMOSD、CMOS4、对于钟控RS角发器,若要求其输出“0”状态不变,则输入的RS信号应为(A)A、RS=X0B、RS=0XC、RS=X1D、RS=1X5、如右图所示的电路,输出F的状态是( )。A1FA、AB、AC、1D、06、存储容量为8K×8位的ROM存储器,其地址线为( )条。 A、8 B、12 C、13 D、14FA3A2A1A0B0B1B2B37、设两个四位二进制数A3A2A1A0和B3B2B1B0,问图示电路完成的功能是( )。A、两个四位二制数相加B、两个四位二制数相减C、两个四位二制数大小比较D、两个四位二制数同比较 8、三态门的逻辑值正确是指它有( )。A、1个 B、2个 C、3个 D、个49、TTL与非门多余的输入端不应连接的为( )。A、低电平 B、高电平C、与有用端并联D、+Vcc10、下列说法错误的是( )。A、同步清零受CP脉冲控制 B、同步置数不受CP脉冲控制C、异步清零不受CP脉冲控制D、异步置数不受CP脉冲控制二、填空题、(10110)2=( )10=( )16,( 28 )10=( )2=( )16,(56)10=( )8421BCD、最基本的门电路是: 、 、 。、有N个变量组成的最小项有 个。4、基本RS触发器的特征方程为_ ,约束条件是 _。5、若存储器的容量是256×4 RAM,该RAM有 _ _存储单元,有 字,字长_ _位,地址线 根。6、用N位移位寄存器构成的扭环形计数器的模是_。7、若令JK触发器的J=K=T则构成的触发器为_ _。8、如图1所示,Y= 。图1图29、如图2所示逻辑电路的输出Y= 。10、已知Y=,则=。11、组合逻辑电路的特点是_、_,与组合逻辑电路相比,时序逻辑电路的输出不仅仅取决于此刻的_ _;还与电路有关。三、化简题1、公式化简。(1)(2) 2、用卡诺图法化简下列逻辑函数。(1)(2)四、设下列各触发器初始状态为0,试画出在CP作用下触发器的输出波形。五、用74LS161四位二进制计数器实现十进制计数器。P QA QB QC QD CT 74LS161 LD CP A B C D Cr六、试分析如图电路的逻辑功能,设各触发器的初始状态为0。七、某培训班结业考试,有三名评判员,其中A为主评判员,B、C为副评判员,评判时,按照少数服从多数原则,但若主评判员认为合格也可以通过。试用74LS138和与非门实现此功能的逻辑电路。要求:1、列出其值表; 2、在下图连接设计的逻辑电路。复习2部分参考答案:一、选择题1B 2B 3A 4A 5D 6C 7D8B9、A10、B二、填空题1、;、;。2、与、或、非。3、。4、5、1024、256、4位、8根。6、2N。7、T触发器。8、Y=A+B。9、10、;=11、即刻输入、即刻输出;输入信号、原来状态。三、化简题1、公式法:(1);(2)2、卡诺图法:(1);(2)四、五、反馈置“0”法:七解:根据设计要求,设输入变量为A(主评判员)、B、C(副评判员)=1时,认为合格;A、B、C=0时认为不合格;输出变量为L=1通过,L=0不通过。复习3:一、判断题1、TTL或非门多余输入端可以接高电平。( )2、寄存器属于组合逻辑电路。( )3、555定时器可以构成多谐振荡器、单稳态触发器、施密特触发器。( )4、石英晶体振荡器的振荡频率取决于石英晶体的固有频率。( )5、PLA的与阵列和或阵列均可编程。( )6、八路数据分配器的地址输入(选择控制)端有8个。( )7、关门电平UOFF是允许的最大输入高电平。( )8、最常见的单片集成DAC属于倒T型电阻网络DAC。( )9、在逻辑函数中,无关项是即可以作为1也可以作为0函数项。( )10、半加器和的输出端与输入端的逻辑关系是或非。( )二、选择题1、离散的,不连续的信号,称为 。A)模拟信号 B)数字信号 C)2、组合逻辑电路通常由 组合而成。A)门电路 B)触发器C)计数器 3、8线3线优先编码器的输入为I0I7 ,当优先级别最高的I7有效时,其输出的值是 。A)111 B)010 C)000 D)1014、十六路数据选择器的地址输入(选择控制)端有 个。A)16 B)2 C)4D)85、一位8421BCD码译码器的数据输入线与译码输出线的组合是 。A)4:6 B)1:10 C)4:10 D)2:46、常用的数字万用表中的A/D转换器是 。A)逐次逼近型ADC B)双积分ADC C)并联比较型ADC7、ROM属于 。A)组合逻辑电路 B)时序逻辑电路 8、有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP作用下,四位数据的移位过程是 。A)1011-0110-1100-10000000B)1011-0101-0010-00010000C)0.2W D)0.19、下列关于异或运算的式子中,不正确的是 。A)AA=0B)C)A0=AD)A1=10、对于钟控RS角发器,若要求其输出“0”状态不变,则输入的RS信号应为 。A)RS=X0 B)RS=0X C)RS=X1D)RS=1X 三、填空题1按逻辑功能的不同特点,数字电路可分为 和 两大类。2在逻辑电路中,三极管通常工作在 和 状态。3(406)10=( )8421BCD4一位数值比较器的逻辑功能是对输入的 数据进行比较,它有 、 、 三个输出端。5TTL集成JK触发器正常工作时,其和端应接 电平。6、单稳态触发器有两个工作状态 和 ,其中 是暂时的。7一般ADC的转换过程由 、 、 和 4个步骤来完成。8存储器的存储容量是指 。某一存储器的地址线为A14A0 ,数据线为D3D0 ,其存储容量是 。9、TTL 与非门的多余输入端悬空时,相当于输入 电平。四、电路分析题题1、对下列Z函数要求:(1)列出真值表;(2)用卡诺图化简;(3)画出化简后的逻辑图。Z= BC=02、对下列门电路:(1)写出门电路的名称;(2)写出它们的输出。例: 与门 Y=AB VCCuIuO0.01FCOVSSOUTTHD uI BAY&YBA=1YBA u O u I CTG (a) (b) (c) (a) (b) (c) (d) (d) 3、试用3线8线译码器74LS138和门电路实现下列函数。 Z(A、B、C)=AB+C STAY7Y5Y6Y4Y3Y2Y1Y0STCSTBA0A1A274LS138 4、分析下列电路是几进制的计数器。5、74LS161是同步4位二进制加法计数器,其逻辑功能表如下,试分析下列电路是几进制计数器,并画出其状态图。74LS161逻辑功能表6、555定时器的功能表如下,(1)分析下图电路的工作原理,(2)该555定时器组成什么电路,(3)画出相应的输出波形。555定时器功能表 1 3VCC 2 3VCC uo 0 012345678VCC555 复习3部分参考答案:一、判断题1× 2× 3 4 5 6× 7× 8910×二、选择题1B 2A 3C 4C 5C 6B 7A 8A9B10A三、填空题1、组合逻辑电路、 时序逻辑电路2、饱和、 截止3、0100 0000 01104、A和B两个、 YA>B、 YA<B、 YA=B5、高6、稳态、 暂稳态、暂稳态7、采样、 保持、 量化、 编码8、存储单元的总和、 215×49、高四、电路分析题1、真值表:卡诺图: A B C10BCA01001011××1111 Z 0 0 0 0 0 0 1 1 0 1 0 1 0 1 1 × 1 0 0 1 1 0 1 1 1 1 0 0 1 1 1 ×=11ZCBA 逻辑图: Z=AB+CBC=02、(a) 异或门 Y= AB (b) 集电极开路与非门 Y= (c) 三态门 =0时, Y=;=1时,Y=高阻抗 (d) CMOS传输门 C=1、C=0时,u O= u I (3分)3、Z(A、B、C)=AB+C=AB(C+)+C(B+)=ABC+AB+BC+C= m 1+ m 3+ m 6+ m 7= STAY7Y5Y6Y4Y3Y2Y1Y0STCSTBA0A1A274LS138CBA“1”&Z5、(1)当74LS161从0000开始顺序计数到1010时,与非门输出“0”,清零信号到来,异步清零。(2)该电路构成同步十进制加法计数器。0000000110011000101000110111001001010110010087654231910(3)状态图