欢迎来到三一办公! | 帮助中心 三一办公31ppt.com(应用文档模板下载平台)
三一办公
全部分类
  • 办公文档>
  • PPT模板>
  • 建筑/施工/环境>
  • 毕业设计>
  • 工程图纸>
  • 教育教学>
  • 素材源码>
  • 生活休闲>
  • 临时分类>
  • ImageVerifierCode 换一换
    首页 三一办公 > 资源分类 > DOC文档下载  

    自考:数字电路考前复习资料数字电路试题.doc

    • 资源ID:4122097       资源大小:2.05MB        全文页数:34页
    • 资源格式: DOC        下载积分:8金币
    快捷下载 游客一键下载
    会员登录下载
    三方登录下载: 微信开放平台登录 QQ登录  
    下载资源需要8金币
    邮箱/手机:
    温馨提示:
    用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)
    支付方式: 支付宝    微信支付   
    验证码:   换一换

    加入VIP免费专享
     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。
    5、试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。

    自考:数字电路考前复习资料数字电路试题.doc

    浙江省2002年4月高等教育自学考试 数字电路试题一、填空题(每小题2分,共20分)1.(3AD.08)16=(_)10=(_)82.CMOS的最基本的逻辑单元是由_和_按照互补对称形式连接起来构成的。3.按照数据写入方式特点的不同,ROM可分为掩膜ROM,_,_。4.基本RS触发器的约束条件,由与非门构成的为_,由或非门构成的为_。5.二值逻辑中,变量的取值不表示_,而是指_。6.开关的开通时间ton是指开关由_状态转换到_状态所需的时间。7.描述时序电路的逻辑表达式为_、_和驱动方程。8.施密特触发器具有_特性,定义为参数UT=_。9.TTL反相器输入接电阻Ri>2.5k时,输出电压u0为_,通常把2.5k电阻称为_。10.用组合电路构成多位二进制数加法器有_和_二种类型。二、单项选择题(在每小题的四个备选答案中,选出一个正确答案,并将正确答案的序号填在题干的括号内。每小题2分,共20分)1.若ABCDEFGH为最小项,则它有逻辑相邻项个数为( ) A. 8 B. 82 C. 28 D. 162.半导体二极管截止时,外加电压uD为( ) A. <1.4v B. <1v C. <0.7v D. <0.5v3.如果编码0100表示十进制数4,则此码不可能是( ) A. 8421BCD码 B. 5211BCD码 C. 2421BCD码 D. 余3循环码4.用或非门构成基本触发器,发生竞态现象时,RS变化为( ) A. 0011 B. 0110 C. 1100 D. 10015.构成移位寄存器不能采用的触发器为( ) A. R-S型 B. J-K型 C. 主从型 D. 同步型6.555定时器构成的单稳态触发器输出脉宽tw为( ) A.1.3RC B.1.1RC C.0.7RC D.RC7.A/D转换器中,转换速度最高的为( )转换。 A. 并联比较型 B. 逐次渐近型 C. 双积分型 D. 计数型8.TTL参数由大到小排列正确的是( ) A. UOHmin、 UIHmin、 UILmax、 UOLmax B. UIHmin、 UOHmin、 UOLmax、 UILmax C. UOHmin、 UIHmin、 UOLmax、 UILmax D. UIHmin、 UOHmin、 UILmax、 UOLmax9.4位集成数值比较器至少应有端口数( )个。 A. 18 B. 16 C. 14 D. 1210.以下PLD中,与、或阵列均可编程的是( )器件。 A. PROM B. PAL C. PLA D. GAL三、分析题(1、2、3题各5分,4、5、6、7题各6分,共39分)1.用公式和定理化简Y(A,B,C,D,E)=A+BD+D+DCE2.写出取样定理的关系式。如果输入模拟电压uI中最高频率分量的频率即fImax=10kHz,则取样信号us频率的下限值应是多少?完成一次A/D转换所需时间的上限应是多少?3.分析电路,确定在给定输入电压下的输出电压,画出此电路相应的符号。(MOS管开启电压为2v)。4.分析ROM存贮矩阵连线图,写出输出各函数的标准表达式,指出电路逻辑功能。5.分析电路,写出驱动方程并根据输入画出波形Q1、Q2(设Q1、Q2初态为0)。6.给定74163的状态表,分析电路,画出状态图,指出模值。7.用555定时器及电阻R1、R2,电容C构成一个多谐振荡器。要求(1)画出电路连线图(555用逻辑符号表示)。(2)设振荡脉冲周期为1ms,占空比为80%,电容为0.01f,求电阻R1、R2的值。四、设计题(每小题7分,共21分)1.设计组合电路,输入为一个4位二进制正整数B=B3B2B1B0,当B能被3整除时,输出Y=1,否则Y=0,要求列出真值表,并用8选1数据选择器(74LS151)实现,画出逻辑连线图(门电路可任选,B0从数据端输入)。2.某机床共有4个电气开关(断为0,通为1),每一开关控制一个机器动作,生产某零件需8道工序,每道工序的开关通断列表如下,要求设计开关K2的组合电路,写出K2的方程,并用一块3-8线译码器(74LS138)及适当门电路实现。工序开 关K3K2K1K000011110002011030101410105110061011701003.用边沿D触发器设计一个按自然态序进行计数的可控模值同步加法计数器,当M=0时,为二进制,当M=1时,为三进制。要求画出状态图,列出方程,画出逻辑连线图(门电路可任选)。浙江省2002年4月高等教育自学考试数字电路试题参考答案一、填空题(每小题2分,共20分) 1. 941.03125 1655.02 2. P沟道增强型MOS管 N沟道增强型MOS管 3. 可编程ROM 可擦除可编程ROM 4. RS=0(或: =1) RS=0 5. 数值 状态 6. 断开 闭合 7. 输出方程 状态方程 8. 滞回 uT+-uT- 9.低电平 开门电阻 10.串行进位 超前进位二、单项选择题(每小题2分,共20分) 1.A 2.D 3.B 4.C 5.D 6.B 7.A 8.A 9.B 10.C三、分析题(第1、2、3题各5分,第4、5、6、7题各6分,共39分) 1.Y=A+BD+AD+D+DCE =A+BD+D+DCE =A+BD+D=A+D 2.关系式fs2fImax fImax=10kHz fs最小为20KHz T最大为5×10-5S=50S 3.A=0v MOS管截止 B=10v A=10v>2v MOS管导通而且工作在可变电阻区导通电阻很小 B=·Ron0v 4.F1(A,B,C)=(1,2,4,7) F2(A,B,C)=(3,5,6,7) 电路为一位全加器 F1为S F2为Ci5.J1= D2=Q1 K1=B 6.按Q3Q2Q1Q0排列 M=8 7.由0.8= 则R1=3R2 由tw1=1ms×0.8=0.8ms=0.7(R1+R2)C 则R1=84k R2=28k四、设计题(每小题7分,共21分) 1.真值表B3B2B1B0Y00000000100010000111010000101001101011101000010011101001011011001110101110011111B3B2B1=A2A1A0D0=0 D1=B0 D2=0 D3= D4=B0D5=0 D6= D7=B0 2. 8道工序需3位二进数A2A1A0编码 K2(A2A1A0)=(2,3,5,7) 3. Y=Q0+Q1 Qn+11=D1=MQ0 Q0=D0=浙江省2002年7月高等教育自学考试数字电路试题一、填空题(每小题2分,共20分)1.设A为权值高位,求函数的最小项表达式为(用标号法)m(_)。2.数据分配器就是带选通控制端的_。3.写出图示TTL电路的逻辑表达式Y=_。4.电路如图所示,当状态赋值时采用负逻辑时,则AB变量在00、01、10、11取值时,函数F的状态分别依次为_。5.已知全加器的输入变量为A、B、C,则全加器三变量之和S=(AB) 。6.从电路演变过程上考虑,提出D、T、JK触发器的理由是为了克服RS触发器出现。7.欲使JK触发器的状态保持不变,可以使控制端J=K=0,也可使_。8.四位触发器构成的扭环计数器,已知它的现态为0010,次态为0101,则在移位命令的作用下,紧跟着的再下一个次态为_。9.现若用三个JK触发器012构成二进制同步加法计数器(2是高位),则J2K2的控制为_。10.集成单稳触发器,分为可重触发及不可重触发两类,其中可重触发指的是在 期间,能够接收新的触发信号,重新开始暂稳态过程。二、单项选择题(在每小题的四个备选答案中,选出一个正确答案,并将正确答案的序号填在题干的括号内。每小题2分,共20分)1.(71)8相应的余3码应为( )A.01010111 B.01110001C.10001010 D.101001002.如下CMOS电路能正常工作的电路是( )3.图示电路完成的逻辑功能是( )(设该电路是CMOS电路) A.0 B.1C. D.4.对于输出“0”有效的24线译码器来说要实现,Y=的功能,应外加( )A.或门 B.与门C.或非门 D.与非门5.欲用4选1数据选择器实现一位同比较的功能,则D0D1D2D3的取值应为( )A.0101 B.1010C.1001 D.01106.下面4种触发器中,抗干扰能力最强的是( )A.同步D触发器 B.主从JK触发器C.主从D触发器 D.同步RS触发器7.GAL与PAL的区别在于( )A.输入采用缓冲器 B.输出逻辑宏单元(OLMC)C.输出固定或阵列 D.输入采用可编程与阵列8.设计最大长度移位寄存器型的计数器时,反馈逻辑电路是用( )门组成的。A.与非门 B.异或门C.或非门 D.同门9.多谐振荡器的振荡周期为T=tw1+tw2,其中tw1为正脉冲宽度,tw2为负脉冲宽度,则占空比应为( )A.tw1/T B.tw1/tw2C.tw2/tw1 D.tw2/T10.在A/D、D/A转换器中,衡量转换器的转换精度常用的参数是( )A.分辨率 B.分辨率和转换误差C.转换误差 D.参考电压三、分析题(前3小题,每题5分;后4小题,每题6分,共39分)1.用图形法化简函数为最简与或式F(A、B、C、D)=(0、1、4、9、12、13)+ (2、3、6、10、11、14)2.分析图示CMOS门电路完成的逻辑功能。要求:(1)写出P点的表达式; (2)写出Y点的表达式; (3)说明电路完成的逻辑功能。3.分别画出图示输入D情况下,D锁存器1及D边沿触发器2的输出波形。(触发器符号附下,设初态均为0)4.分别写出图示电路的输出表达式。5.分析图示异步时序电路:(1)写出各时钟方程、激励方程,(2)列出状态转换表。(设初始状态为210=000)6.图示电路的CP信号频率为5KHz,74161为四位同步二进制加法计数器。设工作时先清零。试求出输出端Fo的频率,并列出电路的状态表。(3是最高位)74161功能表CPTP功能×0×××清零10××置数110×保持11×0保持1111计数7.分析图示电路,要求:(1)写出JK触发器的状态方程;(2)用x、y、n作变量,P和n+1作函数,列出真值表;(3)说明电路完成何种逻辑功能。四、设计题(每小题7分,共21分)1.图示电路,请改用与或非门来实现同样的逻辑功能。(输入允许反变量)要求:(1)写出F的逻辑表达式; (2)列出相应的真值表,卡诺图; (3)画出符合要求的逻辑图。2.用74LS153四选一数据选择器实现十六选一的功能,四选一数据选择器的逻辑示意图如下图所示;且约定16选1数据选择器的数据输入端分别是D0,D1D15,地址端分别是A3A2A1A0,输出端是Y0。3.设计如下同步时序电路,要求:(1)将下表三位二进制循环码填写完整;(2)用D触发器设计该循环码同步计数器,只需写出激励方程。(注:若(1)完不成,则请设计一个三位二进制同步加法计数器得3分 )G2G1G0000001011浙江省2003年4月高等教育自学考试数字电路试题一、填空题(每小题2分,共20分)1.函数F=的最简对偶与或式是F=_。2.图示三态门在C=1时,F的输出状态是_。3.写出图示电路的逻辑表达式Y=_。4.循环码1100相应的二进制码为_。5.数据选择器顾名思义其应用之一是从多路数据中选择一路作输出,请再列举其另一重要应用是_。6.一般来说,由两个同步触发器构成的触发器称为主从触发器,但是既具有主从结构形式,又具有边沿控制特点的只有是_触发器。7.可编程器件PAL16L8可产生8个输出信号,但由于输出电路采用_结构,因此,在使能禁止时,输出可作输入端使用。8.真值表如表所示,如从存储器的角度去理解,AB应看为_,F0F1F2F3应看为_。ABF0F1F2F30001010110101001111111109.已知某移位寄存器型计数器的状态图如图所示,若要实现自启动,欲从无效循环010处引导至有效状态,则010的下一个状态应为_。10.在10位二进制D/A转换器中,若最大满刻度模拟输出电压为8V,则其最小分辨电压为_。二、单项选择题(在每小题的四个备选答案中,选出一个正确答案,并将正确答案的序号填在题干的括号内。每小题2分,共20分)1.(D8)16的8421BCD码之值为( )。A.001000010110 B.208C.216 D.110110002.函数F=的反函数之最简或与式是( )。A. B.C. D.3.图示半导体三极管的工作状态是( )。A.截止B.饱和C.放大D.无法计算4.为了清除组合电路中由单个变量改变状态引起的竞争冒险现象,但又不能改变输出信号的电平形式,不能采取的方法是( )。A.引入封锁脉冲 B.增加冗余项C.接入滤波电容 D.引入选通脉冲5.用余3循环码进行编码的二十进制编码器,其输入应有( )根。A.2 B.10 C.4 D.206.欲使边沿D触发器变成T触发器,则只要使( )。A.T=1 B.D=C.D=T D.T=07.欲将某时钟频率为32MHz的CP变为16MHz的CP需要二进制计数器( )。A.16个 B.8个 C.2个 D.1个8.PAL16R6中的R表示( )。A.低电平有效 B.高电平有效C.互补输出 D.寄存器输出9.现欲将一个数据串延时4个CP的时间,则最简单的办法采用( )。A.一个单稳触发器 B.4位移位寄存器C.模4计数器 D.一个多谐振荡器10.在已学的三种A/D转换器(双积分,并联比较,逐次渐近)中,转换速度最低的是( )。A.双积分A/D B.并联比较C.逐次渐近 D.三者差不多三、分析题(前3小题,每小题5分;后4小题,每小题6分,共39分)1.用公式法化简函数AB(C+D)+D+(A+B)()为最简与或式。2.分析图示电路(1)问输入端A为高电位时,发光二极管点亮,还是A为低电位时,发光二极管点亮?(2)二极管点亮时,流过它的电流ID为多少?(设发光二极管的导通压降为2V)3.分析图示电路,要求:(设初=0)(1)写出激励方程,输出方程;(2)填写如下状态转换表;(3)说明该电路完成的逻辑功能。ABnn+1 Z0000010100111001011101114.分别画出图示输入情况下,主从型和负边沿型JK触发器的输出波形。(设初为0)5.写出图示电路的输出表达式,并画出相应于ABC的输出Y波形。(地址A1A0中,A1为高位,且4选1数据选择器在使能禁止时,输出为0)6.分析图示时序电路(1)写出激励方程;(2)列出状态表,并检查自启动。(设210初态为000)7.分析图示RAM存储系统,回答以下问题:(1)该RAM系统的总容量为多少?(2)指出图中RAM2的地址范围,并用16进制数表示。四、设计题(每小题7分,共21分)1.试用8选1数据选择器实现AB逻辑功能。(已知A=a1a0,B=b1b0;约定a1a0b1接地址码)2.用4个一位全加器实现A加B(其中A=1010,B=1101)算术运算。要求:(1)画出A加B算术运算电路,写出算术运算结果; (2)并在各变量的输入端,及各函数的输出端标出逻辑状态。3.已知555定时器构成的多谐振荡器,如图所示,且周期的计算公式为T=0.7(R1+2R2)·C,(1)试计算振荡频率f和占空比q(2)画出占空比可调的多谐振荡器电路。浙江省2003年7月高等教育自学考试数字电路试题一、填空题(每小题2分,共20分)1.在逻辑代数中,用0和1分别表示开关或电灯等有关状态的过程称为_,用字母表示开关和电灯等的过程称为设定变量。2.数字电路中,三极管工作区域为截止区或者_。3.RAM的结构由地址译码器、输入/输出、片选、读/写控制和_构成。4.对30个信号进行编码,采用二进制编码需_位输出。5.JK触发器J与相接作为一个输入时相当于_触发器。6.CMOS反相器的阈值电压为_。(设电源电压为VDD)7.时序电路的次态输出不仅与即时输入有关,而且还与_有关。8.A/D转换过程是通过取样、保持、_、编码四个步骤完成的。9.(52.24)8=(_)1610.TTL集电极开路门必须外接_才能正常工作。二、单项选择题(在每小题的四个备选答案中,选出一个正确答案,并将正确答案的序号填在题干的括号内。每小题2分,共20分)1.只有当决定一件事的几个条件全部不具备时,这件事才不会发生,这种逻辑关系为( )。A.与 B.与非C.或 D.或非2.二极管的开关时间主要考虑( )。A.td B.tonC.tr D.toff3.用0111表示十进制数2,则此码为( )。A.余3码 B.5421码C.余3循环码 D.循环码4.为使触发器可靠地翻转,输入信号必须先于时钟信号有效,这段时间间隔称为( )。A.延迟时间 B.保持时间C.建立时间 D.转换时间5.5位移位寄存器作扭环计数器时,会有无效状态( )个。A.10 B.22C.5 D.276.石英晶体多谐振荡器的振荡频率由( )决定。A.晶体谐振频率 B.RCC.门电路迟延 D.输入脉宽7.并行ADC输出为8位二进制数字,则需要比较器( )个。A.8 B.16C.28 D.28-18.以下集成电路中,速度最快的是( )。A.ECL型 B.7411型C.74S型 D.74LS型9.集成4位数值比较器级联输入AB、A=B、AB分别接001,当输入二个相等的4位数据时,输出FAB、FA=B、FAB分别为( )。A.010 B.001C.100 D.01110.采用输出宏单元的PLD器件是( )。A.PROM B.PLAC.PAL D.GAL三、分析题(前3小题,每题5分;后4小题,每题6分,共39分)1.用公式法将函数Y化简为最简与或式:Y= 2.判断下图中半导体三极管的工作状态。3.分析电路,写出输出F的逻辑表达式,画出相应逻辑符号图。4.根据逻辑图,写出Y(A、B、C)表达式,画出对应输入A、B、C的输出Y波形。5.分析图示电路逻辑,写出各触发器的激励方程,画出状态转移图,判断能否自启动。6.下图为由555定时器构成的电路,请指出电路名称,并求出回差电压UT,对应输入波形画出输出波形。7.图示电路是四位二进制D/A转换器的等效电路。当di=0时,相应的电阻2R接地;当di=1时,2R接运放反相输入端。(1)指出该电路输入二进制数字量之值;(2)求出相应的输出电压U0。四、设计题(每小题7分,共21分)1.试用ROM构成能实现函数y=x2的运算表电路,x的取值范围是07的正整数,要求:列出真值表,写出表达式,画出存贮矩阵连线图。2.用数据选择器实现函数Y(A、B、C、D)=CD+ACD+D+A+A+BCD要求:写出标准与或表达式,画出逻辑接线图(给定74LS151数据选择器,门可任选,变量D从数据端输入)。3.设计一个十字路口交通灯控制电路,输出为Y,Y值0、1交替,循环反复,要求:当Y=1:主路口绿灯,支路口红灯,持续8个时钟周期;当Y=0:支路口绿灯,主路口红灯,持续4个时钟周期;请用74161及适当门电路实现输出Y,列出计数状态转移表,画出逻辑接线图,判断自启动情况(74161状态表附下)CTPCTTCPD0D1D2D3CO0××××××××0000010××d0d1d2d3d0d1d2d31111××××M=16加法计数110××××××保 持11×0×××××保 持 0 a浙江省2004年4月高等教育自学考试数字电路试题一、填空题(每小题2分,共20分)1可以用_擦除EPROM中所存的信息。2单稳态可应用于_、延时、定时。3极大地影响二极管动态特性的原因主要是结电容和_的存在。4在时钟脉冲操作下具有_功能的电路称为D触发器。58421码、2421码等属于_代码。64位十六进制数转化为二进制数有_位。7或非门构成的基本R-S触发器两个输入同时作用时输出Q=_。8CMOS传输门实际上是一种可以传送信号的_。9时序电路可分为Mealy型和_型。10基本逻辑运算有_种。二、单项选择题(在每小题的四个备选答案中,选出一个正确答案,并将正确答案的序号填在题干的括号内。每小题2分,共20分)11. 不带缓冲输出的HCMOS电路系列是( )。A. 54/74HCA B. 54/74HCT C. 54/74HCU D. 54/74HCS12. AB+A在四变量卡诺图中有( )个小格是“1”。A. 13 B. 12 C. 6 D. 513. 在CP( )时主从R-S触发器的主触发器接收输入信号。A. 01 B. 1 C. 10 D. 014. A101101=( )。A. A B. C. 0 D. 115. ( )触发器可以用来构成移位寄存器。A. 基本R-S B. 同步R-S C. 同步D D. 边沿D16. 输入至少( )位数字量的D/A转换器分辨率可达千分之一。A. 9 B. 10 C. 11 D. 1217. 三极管作为开关时工作区域是( )。A. 饱和区+放大区 B. 击穿区+截止区C. 放大区+击穿区 D. 饱和区+截止区18. 16位输入的二进制编码器,其输出端有( )位。A. 256 B. 128 C. 4 D. 319. RAM动态MOS存储单元需要( )操作以免存储的信息丢失。A. 再生 B. 充电 C. 复位 D. 置数20. 二输入与非门当输入变化为( )时,输出可能有竞争冒险。A. 0110 B. 0010 C. 1011 D. 1101三、分析题(每小题6分,共42分)21 把(11001100)3转化为8进制数和5421BCD码。22 分析图示电路,指出电路名称,列出电压关系表,画出逻辑符号。23 根据给定的逻辑图写出输出逻辑表达式Y(A,B,C)(不用化简),列出真值表。24 触发器电路如图所示,对应输入波形画出Q、波形(设Q初态为0)。25 写出图示电路的驱动方程,并画出状态图(按Q1Q2Q3排列,列出所有状态)。26 用一个555定时器及电阻电容构成一个多谐振荡器,画出电路图。若给定电阻的阻值只有1k,要求振荡频率为1kHz,则电容值和占空比各是多少?27 A/D转换器中取量化单位为,把010V的模拟电压信号转换为3位二进制代码,若最大量化误差为,要求列表表示模拟电平与二进制代码的关系,并指出的值。模拟电平二 进 制 代 码0 0 0四、设计题(每小题6分,共18分)28 设计能实现全减器功能的组合电路。要求:列出真值表,写出标准表达式,画出ROM存储矩阵连线图。29 用两片4选1(一片74LS153)及适当的门电路实现函数:F(A,B,C,D)=C+A+B要求:写出标准与或表达式,画出逻辑连线图,其中4选1的两个选择控制端A1、A0接变量A、B,变量D从数据端输入,变量C用于扩展。30 用74161及适当的门电路构成十二进制计数器,要求利用同步置数端,并且置数为 2(0010),画出状态图(按Q3Q2Q1Q0排列)及逻辑连线图。浙江省2004年7月高等教育自学考试数字电路试题一、填空题(每小题2分,共20分)1. MOS管开关的导通电阻比半导体三极管的饱和导通电阻_。2. 触发器的传输迟延时间是指从_到达开始到Q、完成状态改变为止。3. 数字电路中半导体三极管是一种由_控制且具有放大特性的开关元件。4. (_)16=(734.125)10.5. D/A转换误差包括非线性误差、_、漂移误差。6. EEPROM采用_擦除方式,时间只需几十毫秒。7. 与或非门构成的同步R-S触发器的约束条件是RS=_。8. 从=+根据_规则可得=+。9. n位二进制同步加法计数器的级间连接规律是T0=1,Ti=_(i=1n-1)。10. 组合逻辑电路任何时刻的稳定输出仅仅只决定于_各个输入变量的取值。二、单项选择题(在每小题的四个备选答案中,选出一个正确答案,并将正确答案的序号填在题干的括号内。每小题2分,共20分)11. 二极管的关断时间是( )。A. td+ts B. ts+tf C. tf+tr D. tr+ts12. 数据分配器和( )有着相同的基本电路结构形式。A. 加法器 B. 编码器 C. 选择器 D. 译码器13. F(A,B,C)的任意两个最小项之积=( )。A. 0 B. 1 C. D. ABC14. 存在一次变化问题的是( )触发器。A. 基本R-S B. 同步D C. 主从J-K D. 边沿T15. ( )不是单稳态触发器的应用。A. 延时 B. 整形 C. 定时 D. 滤波16. 某函数卡诺图中有4个“1”几何相邻,合并成一项可消去( )个变量。A. 1 B. 2 C. 3 D. 417. 以下能正确得到TTL噪声容限的等式是( )。A. UNH=UOHmin-UIHmax B. UNH=UOHmax-UIHminC. UNH=UILmin-UOLmin D. UNH=UILmax-UOLmax18. 可以直接用( )计数器构成脉冲分配器。A. 加法 B. 减法 C. 环形 D. 扭环19. 8K×8位的RAM有地址线( )。A. 3 B. 8 C. 13 D. 1620. 两片8-3线优先编码器(74148)可扩展成( )线优先编码器。A. 16-4 B. 10-5 C. 16-8 D. 10-8三、分析题(每小题6分,共42分)21. 用公式和定理证明等式: 22. 分析图

    注意事项

    本文(自考:数字电路考前复习资料数字电路试题.doc)为本站会员(文库蛋蛋多)主动上传,三一办公仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知三一办公(点击联系客服),我们立即给予删除!

    温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载不扣分。




    备案号:宁ICP备20000045号-2

    经营许可证:宁B2-20210002

    宁公网安备 64010402000987号

    三一办公
    收起
    展开