欢迎来到三一办公! | 帮助中心 三一办公31ppt.com(应用文档模板下载平台)
三一办公
全部分类
  • 办公文档>
  • PPT模板>
  • 建筑/施工/环境>
  • 毕业设计>
  • 工程图纸>
  • 教育教学>
  • 素材源码>
  • 生活休闲>
  • 临时分类>
  • ImageVerifierCode 换一换
    首页 三一办公 > 资源分类 > DOC文档下载  

    524555597毕业设计(论文)多功能数字钟的设计与仿真.doc

    • 资源ID:3930687       资源大小:4.04MB        全文页数:42页
    • 资源格式: DOC        下载积分:8金币
    快捷下载 游客一键下载
    会员登录下载
    三方登录下载: 微信开放平台登录 QQ登录  
    下载资源需要8金币
    邮箱/手机:
    温馨提示:
    用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)
    支付方式: 支付宝    微信支付   
    验证码:   换一换

    加入VIP免费专享
     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。
    5、试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。

    524555597毕业设计(论文)多功能数字钟的设计与仿真.doc

    多功能数字钟的设计与仿真设计任务与要求数字钟制作的具体要求如下:1能进行正常的时、分、秒计时功能。使用6个七段发光二极管数码管显示时间。其中时位以24小时为计数周期。2能进行手动校时。利用三个单刀双掷开关分别对时位、分位、秒位进行校正。3会制作整点报时电路。4能绘制数字钟电路的原理图和印制板布线图。5列出数字钟电路的元器件明细清单。6写出数字钟电路的安装与调试说明,并按步骤进行仿真、制作与调试。前言数字钟以其显示的直观性、走时准确稳定而受到人们的欢迎,广泛应用于家庭、车站、码头、剧场等场合,给人们的生活、学习、工作、娱乐带来了极大的方便。该电路基本组成包含了数字电路的主要组成部分,能帮助同学们将以前所做项目有机的、系统地联系起来,培养综合分析、设计、制作和调试数字电路的能力。数字钟是一个将“时”、“分”、“秒”显示于人的视觉器官的计时装置。它的计时周期为24小时,显示满刻度为23时59分59秒,另外应有校时功能和报时功能。因此,一个基本的数字钟电路主要由五部分组成。其整机框图如图0-1所示。图0-1数字钟整体框图第一章555定时器组成的振荡器学习目标能叙述555定时器逻辑功能、管脚功能,并能正确使用555定时器。会用555定时器构成振荡器。工作任务学习555定时器逻辑功能、管脚功能和使用方法。用555定时器制作出1kHz方波信号的振荡电路。晶体振荡器的作用是产生时间标准信号。数字钟的精度,主要取决于时间标准信号的频率及其稳定度。因此,一般采用石英晶体振荡器经过分频后获得时间标准信号。也可采用由门电路或555定时器构成的多谐振荡器作为时间标准信号源。 1.1认识555定时器读一读555定时器可以实现模拟和数字两项功能。1可产生精确的时间延迟和振荡,内部有3个5k的电阻分压器,故称555。2电源电压电流范围宽,双极型:516V;CMOS:318V。3可以提供与TTL及CMOS数字电路兼容的接口电平。4可输出一定的功率,可驱动微电机、指示灯、扬声器等。5应用:脉冲波形的产生与变换、仪器与仪表、测量与控制、家用电气与电子玩具等领域。6TTL单定时器型号的最后3位数字为555,双定时器的为556;CMOS单定时器的最后4位数为7555,双定时器的为7556。它们的逻辑功能和外部引线排列完全相同。看一看555定时器的集成电路外形、引脚、内部结构如图1-1所示。 (a) 外引线排列图(b) 内部结构图GND:接地端 :低触发端 OUT:输出端 :复位端CO:控制电压端 TH:高触发端 D:放电端 VCC:电源端图1-1555定时器外引线排列及内部结构图做一做按图1-2所示连接实验电路,测试555定时器的输入、输出关系(也可以用仿真软件进行仿真)。图1-2555定时器的输入、输出关系测试图测试电路说明:(1) 开关1打到2端时,4脚复位端接电源,也就是接高电平。在表1-1和表1-2中用1表示;开关1打到1端时,4脚复位端接地,也就是接低电平。在表1-1和表1-2中用0表示。(2) 开关2打到2端时,5脚控制电压端CO接电源2,也就是接高电平。在表1-1和表1-2中用1表示;开关2打到1端时,5脚控制电压端CO悬空。在表1-1和表1-2中用0表示。(3) 调整可调电阻RP1,控制2脚低触发端UTR的电压,其值可有电压表1读取;调整可调电阻RP2,控制5脚高触发端UTH的电压,其值可有电压表2读取。(4) 发光二极管LED1亮说明输出端3脚UOUT输出高电平用UOH表示;发光二极管LED1灭说明输出端3脚UOUT输出低电平用UOL表示。(5) 发光二极管LED2亮说明555定时器内部三极管T饱和,放电端7脚对地近视短路。用导通表示;发光二极管LED2灭说明555定时器内部三极管T截止,放电端7脚对地近视断路。用截止表示。参照上述条件,当电源1、电源2均为12V时,将测试结果记录到表1-1中。表1-1555定时器性能测试记录1COUTHUTRUOUTT的状态0101当电源1为9V、电源2为6V时,将测试结果记录到表1-2中。表1-2555定时器性能测试记录2COUTHUTRUOUTT的状态0101读一读经过测试,我们可以得出555定时器的输入、输出关系如表1-3所示。表1-3555定时器的输入、输出关系COUTHUTRUOUTT的状态00*UOL导通10UOL导通不变不变*UOH截止1>VCOUOL导通<VCOUOL不变*不变截止想一想将前面555定时器的输入、输出关系测试记录表1-1和表1-2与表1-3进行比较,可以看出555定时器5脚的功能是什么? 1.21kHz秒脉冲多谐振荡器看一看555定时器构成的多谐振荡器如图1-3所示。图1-3555定时器构成的1kHz秒脉冲多谐振荡器原理图做一做根据图1-3的原理图,画出图1-4所示的接线图,并在面包板上(或在印制板上)搭建实验电路,观察3脚输出电压uo和电容C1两端电压uc的波形(也可以用仿真软件仿真),。图1-4555定时器构成的1kHz秒脉冲多谐振荡器接线图表1-1555定时器构成的多谐振荡器电路制作元件清单序号品名型号/规格数量配件图号实测情况1集成电路NE5551U1821/4W电阻2k1R4431/4W电阻4.7k1R454可调电阻4.7k1RP5电容0.1uF1C16电容0.01uF1C2555集成电路的8脚、1脚分别接5V直流电源的正、负端。复位端接电源,为高电平,使电路处于非复位状态。5脚CO端通过小电容接地而不起作用。为了方便把可调电阻RP和电阻R44合称为R44,R44、R45、C1构成充电电路。7脚构成放电电路。5脚高触发端、2脚低触发端并接于冲放电电路中的R45和C1之间,控制输出端3脚的状态。用示波器观察3脚输出电压uo和电容C1两端电压uc的波形,并绘制到图1-5中。图1-5555定时器构成的1kHz秒脉冲多谐振荡器波形图调整R44,同时用频率计观察输出信号uo的频率变化规律,并使uo的频率固定为1kHz。再用万用表测出电阻R44的阻值为。读一读前面我们通过实验(或仿真)观察了555定时器构成的多谐振荡器的波形。该振荡器的工作原理是:接通VCC后,VCC经R44和R45对C1充电。当uc上升到时,uo=0,T导通,C1通过R45和T放电,uc下降。当uc下降到时,uo又由0变为1,T截止,VCC又经R44和R45对C1充电。如此重复上述过程,在输出端uo产生了连续的矩形脉冲。振荡频率和占空比的估算:1电容C充电时间:2电容C放电时间:3电路谐振频率f的估算:振荡周期为:振荡频率为:4占空比D:想一想1图1-2 (a)所示多谐振荡器中,R44=15k,R45=10k,C1=0.05µF,VCC=9V,估算振荡频率f和占空比D 。2图1-2 (a)所示多谐振荡器中,输出频率f为1kHz和占空比D为67%的方波,则必须选R44=k,R45=k,C1=0.1µF的元件。读一读图1-6为555定时器构成叮咚门铃原理图。可以看出该电路就是前面555震荡电路的应用,就是有555震荡电路改进得来的。按钮S、R4、C1构成冲放电路。4脚的电压是冲放电路中C1的电压。图1-6叮咚门铃原理图做一做根据图1-6画出图1-7所示555定时器构成的叮咚门铃接线图,并细心装配。完成后,必须再仔细检查焊点和连线是否符合要求,元器件到位是否准确,电解电容器的极性是否与图纸一致,经检查无误后,将集成电路的脚与电源直接相连,可听出扬声器中发出的声音。按下S,并调整R2、R3和C2的数值可改变声音的频率,可以听出C2越小频率声音的频率越。断开S,调整电阻R1的阻值,此时扬声器中发出的声音。图1-7 叮咚门铃接线图表1-2叮咚门铃电路制作元件清单序号品名型号/规格数量配件图号实测情况1集成电路NE5551U121/4W电阻30k1R131/4W电阻22k1R2、R341/4W电阻47k1R45数字集成电路10uF /10V1C16数码显示器0.033uF1C27按钮1S8二极管IN41482VD1、VD2读一读通过前面的做一做,我们知道图1-6所示电路能发出“叮咚”的声音。该电路实际上是用NE555集成电路接成的多谐振荡器。当按下S,电源经VD2对C1充电,当集成电路4脚(复位端)电压大于1V时,电路振荡,扬声器中发出“叮”声。松开按钮S,C1电容储存的电能经R4电阻放电,但集成电路脚继续维持高电平而保持振荡,但这时因R1电阻也接入振荡电路,振荡频率变低,使扬声器发出“咚”声。当C1电容器上的电能释放一定时间后,集成电路4脚电压低于IV,此时电路将停止振荡。再按一次按钮,电路将重复上述过程。想一想1断开S后要改变余音的长短,可调整电路中元件的数值。2试估算扬声器发出“叮咚”声时,555定时器组成的振荡器的振荡频率分别是、。3如果Rl开路,当按下S时,电路出现的现象是;当松下开关S时,电路出现的现象是。拓展性知识一、单稳态触发器1单稳态触发器的特点单稳态触发器具有下列特点:第一,它有一个稳定状态和一个暂稳状态;第二,在外来触发脉冲作用下,能够由稳定状态翻转到暂稳状态;第三,暂稳状态维持一段时间后,将自动返回到稳定状态,而暂稳状态时间的长短,与触发脉冲无关,仅决定于电路本身的参数。 (a) 电路 (b) 工作波形图1-8555定时器构成的单稳态触发器2555定时器构成的单稳态触发器的电路组成及其工作原理单稳态触发器的组成如图1-8所示。接通VCC后瞬间,VCC通过R对C充电,当uc上升到时,比较器C1输出为0,将触发器置0,uo0。这时Q=1,放电管T导通,C通过T放电,电路进入稳态。ui到来时,因为 ,使C20,触发器置1,uo又由0变为1,电路进入暂稳态。由于此时Q=0,放电管T截止,VCC经R对C充电。虽然此时触发脉冲已消失,比较器C2的输出变为1,但充电继续进行,直到uc上升到时,比较器C1输出为0,将触发器置0,电路输出uo0,T导通,C放电,电路恢复到稳定状态。3主要参数的估算(1) 输出脉冲宽度:t P=1.1RC(2) 恢复时间:tre=35RCES·C (3) 最高工作频率:二、施密特触发器1555定时器组成的施密特触发器的电路如图1-9(a)所示。只要将555定时器的2号脚和6号脚接在一起,就可以构成施密特触发器。我们简记为“二六一搭”。2施密特触发器的工作原理(1) 当ui0时,由于比较器C1=1、C2=0,触发器置1,即Q1、,uo1uo1。ui升高时,在未到达以前,uo1uo1的状态不会改变。(2) ui升高到时,比较器C1输出为0、C2输出为1,触发器置0,即Q0、,uo1=uo=0。此后,ui上升到VCC,然后再降低,但在未到达VCC/3以前,uo1uo0的状态不会改变。(3) ui下降到时,比较器C1输出为1、C2输出为0,触发器置1,即Q1、,uo1=uo=1。此后,ui继续下降到0,但uo1uo1的状态不会改变。 (a) 电路 (b) 工作波形图1-9555定时器构成的施密特触发器3滞回特性及主要参数(1) 滞回特性图1-10所示是施密特触发器的电压传输特性即输出电压uo与输入电压ui的关系曲线。当时,;当时,保持原状态不变;当时, 。图1-10施密特触发器滞回特性曲线(2) 主要参数正向阈值电压(或叫上触发电平)是指ui上升过程中,使施密特触发器状态翻转,输出电压uo由高电平跳变到低电平时,所对应的输入电压值叫做正向阈值电压,并用表示,在图2-1-10中 。负向阈值电压(或叫下触发电平)是指ui下降过程中,使施密特触发器状态翻转,输出电压uo由低电平跳变高电平到时,所对应的输入电压ui值叫做负向阈值电压,并用表示,在图2-1-10中 。回差电压又叫滞回电压是正向阈值电压与负向阈值电压之差,即。在图2-2-6中 。4施密特触发器的应用施密特触发器主要应用于波形的变换与整形,以及构成多谐振荡器等方面,其输入、输出波形如图2-1-11所示。 (a) 慢输入波形的TTL系统接口 (b) 整形电路的输入、输出波形 (c) 幅度鉴别的输入、输出波形 (d) 多谐振荡器图1-11施密特触发器的应用举例三、其他振荡电路1用CMOS门电路构成振荡器如图1-12所示。(a)(b)(c)图1-12CMOS门电路构成的振荡器在图1-12 (a)中,若取门坎电平Vth=VDD/2,则周期T=t1+t2=RC ln4 =1.4RC,输出对称方波。图1-12 (b)中增加了补偿电阻Rs,从而减少了电源变化对振荡频率的影响,一般取RS为10R,则震荡周期T=(1.42.2)RC 。由CMOS门电路构成的振荡器适用于低频段工作。2用TTL门电路构成振荡器如图1-13所示。(a)(b)(c)图1-13 TTL门电路构成的振荡器由TTL门构成的振荡器的工作频率可比CMOS提高一个数量级。在图1-9 (a)中,R1、R2一般为1k左右,Cl、C2取100pF至100F,输出频率为几赫至几十兆赫。图1-9(b)中增加了调频电位器,Rl、R2取值为300800,Rs取0600。若取C1、C2为0.22F,R1、R2为300,则输出为几千赫至几十千赫,用R3进行调节。由TTL门构成的振荡器适合于在几兆赫到几十兆赫的中频段工作。由于TTL门功耗大于CMOS门,并且最低频率因受输入阻抗的影响,很难做到几赫,一般不适合低频段工作。3由石英晶体振荡器构成的秒脉冲电路如图1-14所示。图1-14晶体振荡器构成的秒脉冲电路如图1-14所示。电路由14级二进制串行计数器CC4060和晶体、电阻及电容构成。CC4060内部所含的门电路和外接元件构成振荡频率为32768Hz的振荡器。经计数器作14级分频后在QA端得到频率为2Hz(周期为0.5s)的脉冲。想一想1在图1-6所示多谐振荡器中,试说明欲降低电路振荡频率有哪些方法。2试用图1-14制作秒脉冲电路。第2章分频电路制作与调试学习目标能用计数器构成分频电路。能用触发器构成分频电路。工作任务用计数器制作出1000分频电路。数字钟的555震荡电路输出频率较高,为了得到1Hz的秒信号输入,需要对震荡器的输出信号进行分频。读一读在数字电路中,分频器是一种可以进行频率变换的电路,其输入、输出信号是频率不同的脉冲序列。输入、输出信号频率的比值称为分频比。例如,2分频器的输出信号频率是输入信号频率的,8分频器的输出信号频率是输入信号频率的 。做一做在本项目设计中需要1000Hz、500Hz、1Hz的脉冲信号,可以有555定时谐振电路获得1000Hz脉冲信号,再经2分频获得500Hz脉冲信号,经1000分频获得1Hz脉冲信号。电路有两个CC4518集成电路中的三个十进制计数单元组成。由前面所学知识可知,实际上就是一个1000Hz计数器。图2-1为1000分频器的原理图。图2-11000分频器原理图图2-2分频器接线图表2-11000分频器电路制作元件清单序号品名型号/规格数量配件图号实测情况1数字集成电路CC45182U19、U2021/4W电阻47013LED 51根据图2-1可画出图2-2所示用4518构成的1000分频器接线图,根据图2-2进行电路安装调试。在第一个计数单元的输入端即4518的1脚输入1000Hz的方波信号。用示波器观察A、B、C三个测试点的波形,同时用数字频率计分别测试A、B、C三个测试点处的频率,记录并分析比较它们之间的关系,填写到表2-1中。表2-11000分频器测试记录测试点信号频率信号波形示意图A点B点C点三个测试点信号之间的关系读一读2分频信号有计数器的最低位输出,其工作波形如图2-3所示。有计数器工作原理可知,每来一个计数脉冲该位加1,即状态翻转。计数脉冲在上升沿有效,下降沿无效。由波形图2-2可见,从1CP端输入2个时钟脉冲,则在1QA端只输出1个脉冲,实现了2分频。即 。图2-32分频器输入、输出波形1000分频信号由计数器的最高位输出,其工作波形如图2-4所示。由计数器工作原理可知,每计数998时该位由0翻转为1,直到在计数999后再来计数脉冲时计数器清零复位,该位转0。由波形图2-4可见,从1CP端输入1000个时钟脉冲,则在1QD端只输出1个脉冲,实现了1000分频。即 。图2-41000分频器输入、输出波形拓展性知识其他分频电路介绍。用于N=24分频比的电路,常用双D触发器或双JK触发器器件来构成,如图2-5所示。分频比n>4的电路,则常采用计数器来实现更为方便,一般无需再用单个触发器来组合。图2-5用D触发器和JK触发器来组成分频电路,输出占空比均为50%。用JK触发器构成分频电路容易实现并行式同步工作,因而适合于频率较高的应用场合。而触发器中的引脚R、S(P)等引脚如果不使用,则必须按其功能要求连接到非有效电平的电源或地线上。(a)用D触发器构成的2分频器(b)用双D触发器构成的4分频器(c)用JK触发器构成的2分频器(d)用双JK触发器构成的4分频器图2-5D触发器和JK触发器构成的分频器图2-6是3分频电路,用JK触发器实现3分频很方便,不需要附加任何逻辑电路就能实现同步计数分频。但用D触发器实现3分频时,必须附加译码反馈电路,如图2-6(b)所示的译码复位电路,强制计数状态返回到初始全零状态,就是用或非门电路把Q2Q1=“11B”的状态译码产生高电平复位脉冲,强迫触发器FF1和触发器FF2同时瞬间(在下一时钟输入fi的脉冲到来之前)复零,于是Q2Q1=“11B”状态仅瞬间作为“毛刺”存在而不影响分频的周期,这种“毛刺”仅在Q1中存在,实用中可能会造成错误,应当附加时钟同步电路或阻容低通滤波电路来滤除,或者仅使用Q2作为输出。D触发器的3分频,还可以用与门对Q2、Q1译码来实现返回复零。 (a) 用JK触发器构成的3分频器 (b) 用D触发器构成的3分频器图2-6用D触发器和JK触发器构成的3分频器想一想如何用计数器构成100分频器?试画出其电路图。第3章计数译码显示电路学习目标会画出计数译码显示电路的方框图,能叙述各部分的作用。会制作和调试二十四进制(“时”)计数译码显示电路。会制作和调试六十进制(“分”、“秒”)计数译码显示电路。工作任务1制作和调试二十四进制(“时”)计数译码显示电路。2制作和调试六十进制(“分”、“秒”)计数译码显示电路。 3.1计数译码显示电路的组成读一读在数字钟电路中,有了时间标准“秒”信号后,就可以根据“60秒为1分”、“60分为1小时”、“24小时为1天”的计数周期,分别组成。将这些计数器适当连接,就可以实现“秒”、“分”、“时”的计时功能。同时要将“秒”、“分”、“时”的状态显示成清晰的数字符号,就需要将计数器的状态经译码器进行译码,并通过显示器将其显示出来,这实际上构成了数字钟电路中“秒”、“分”、“时”的三个计数译码显示电路。图3-1为计数译码显示电路的方框图。从图3-1可以看出,计数译码显示电路由计数器、译码器、驱动器、显示器四部分组成。图3-1计数译码显示电路方框图在我们所制作的数字钟电路中,两个六十进制(秒、分)、一个二十四进制(时)的计数器均采用“集成十进制计数器CC4518”构成,有关CC4518的功能及其所构成的六十进制和二十四进制计数器电路已在中前面的P3-M3.1和P3-M3.2中进行了详细介绍,这里不再赘述。在我们所制作的数字钟电路中,译码器均采用“输出高电平的CMOS显示译码器CC4511”构成,有关CC4511的功能及其所构成数字显示电路已在中前面的P2-M1.2中进行了详细介绍,这里也不再赘述。另外,在我们所制作的数字钟电路中,由于显示器选用了可以与集成电路直接配用共阴极半导体数码管SW20501,因此无需外加驱动器电路,只要直接将CC4511与SW20501直接配接即可。在关SW20501的功能已在中前面的P2-M1.1中进行了详细介绍,这里也不再赘述。 3.2二十四进制(“时”)计数译码显示电路的制作与调试看一看二十四进制(“时”)计数译码显示电路原理如图3-2所示。该电路由二十四进制计数器和译码显示两部分电路组成,有关这两部分电路的知识已分别在项目P3和项目P2中作了详细介绍在此不再赘述。请参考前面的知识分析其工作原理。图3-2二十四进制(“时”)计数译码显示电路原理图做一做根据图3-2画出二十四进制(“时”)计数译码显示电路的接线图3-3,并在面包板或印制电路板上安装和调试该电路。图3-3二十四进制(“时”)计数译码显示电路的接线图表3-1二十四进制(“时”)计数译码显示电路制作元件清单序号品名型号/规格数量配件图号实测情况1数字集成电路CC45112U1、U22数字集成电路CC45181U73数字集成电路CC40811U1041/4W电阻47014R0R135LED数码管SM205012LDE1、LED26 3.3六十进制(“分”、“秒”)计数译码显示电路的制作与调试看一看图3-4所示为六十进制(“分”、“秒”)计数译码显示电路原理图,与图3-2所示的二十四进制(“时”)计数译码显示电路原理图进行比较后可以看出,图3-4只是在图3-2的基础上做了很小的改动,复位信号自CC4518的13、12脚,当计数到0110 0000即60时电路复位。图3-4原理图做一做根据图3-4画出六十进制(“分”、“秒”)计数译码显示电路的接线图3-5,并在面包板或印制板上安装和调试该电路(为与后面的总装配图配套,该电路应做两面套,分别用于“分”、“秒”的显示)。图3-5六十进制(“分”、“秒”)计数译码显示电路的接线图表3-2六十进制(“分”、“秒”)计数译码显示电路制作元件清单序号品名型号/规格数量配件图号实测情况1数字集成电路CC45112U3、U42数字集成电路CC45181U83数字集成电路CC40811U1041/4W电阻47014R14R275LED数码管SM205012LDE3、LED4想一想欲构成任意进制计数译码显示电路时,应在图3- 4中作何改动?第4章校时电路的制作与调试学习目标能正确使用RS触发器。会使用数据选择器和分配器。能制作和调试校时电路。工作任务1熟悉校时电路的组成原理。2制作和调试校时电路。实际的数字钟电路由于秒信号的精确性和稳定性不可能做到完全(绝对)准确无误,加之电路中其它原因,数字钟总会产生走时误差的现象。因此,电路中就应该有校准时间功能的电路。读一读当时钟指示不准,就需要校准时间。校准的方法很多,常用的有“快速校时法”。现在以“分计时器”的校时电路为例,简要说明它的校时原理,见图4-1。与非门U15A、U15B构成的双稳态触发器,可以将1Hz的“秒”信号和“秒计数器的进位信号”送至“分计数器的CP端”。两个信号中究竟选哪个送入由开关K控制,它的工作过程是如下:当开关K置“B”端时,与非门U15A输出低电平,与非门U15B输出高电平。“秒计数器进位信号”通过与非门U15C和与非门U14A送至“分计数器的CP端”,使“分计数器”正常工作;需要校正“分计时器”时,将开关K置“A”端,与非门U15A输出高电平,与非门U15B输出低电平,与非门U15C封锁“秒计数器进位信号”,而与非门U15D将1Hz的CP信号通过与非门U15D和与非门U14A送至“分计时器”的CP控制端,使“分计数器”在“秒”信号的控制下“快速”计数,直至正确的时间,再将开关置于“B”端,以达到校准时间的目的。图4-1校时电路原理图做一做根据图4-1画出图4-2所示由CC4011构成的校时电路接线图,并在面包板(或印制板)上搭建校时电路(也可以用仿真软件仿真),同时与图4-3所示校时测试电路相连接,测试校时电路的功能,即在两输入端分别输入高电平和1Hz的方波信号,在输出端接发光二极管。当开关K置“B”端时发光二极管 ,当开关K置“A”端时发光二极管 。(“常亮”、“闪烁”)图4-2校时电路接线图图4-3校时测试电路表4-1校时电路制作元件清单序号品名型号/规格数量配件图号实测情况1数字集成电路CC40112U14、U1521/4W电阻4.7k2R46、R473开关1想一想图4-1所示校时电路巧妙实现了 信号和 信号两路信号的切换。拓展性知识数据选择器和分配器一、数据选择器假如有多路信息需要通过一条线路传输或多路信息需要逐个处理,这时就要有一个电路,它能选择某个信息而排斥其它信息,这就称作数据选择。反之,把一路信息逐个安排到各输出端去,叫做数据分配。如4选1数据选择器能够实现从多路数据中选择一路进行传输的电路称为数据选择器。如图4-4和图4-5所示,4选1数据选择器是从四路数据中,选择一路进行传输。为达到此目的,必须由两个选择变量进行控制,A0和A1即为两个选择输入端,D0D3为四个数据输入端,Y为输出端。在实际电路中加有使能端(又称选通端),只有时,才允许有数据输出,否则输出始终为0。4选1数据选择器功能表见表5-1,由表5-1可写出当时的逻辑表达式:图4-44选1数据选择器原理图图4-5双4选1逻辑图表5-14选1数据选择器的功能表输入输出DA1A0Y1×××00D000D00D101D10D210D20D311D3二、数据分配器在数据传输过程中,有时需要将某一路数据分配到多路装置中去,能够完成这种功能的电路称为数据分配器。它可以看成是译码器的特殊应用。带有使能端的译码器都具有数据分配器的功能。一般2-4线译码器可作为四路分配器,3-8线译码器作为8路分配器,4-16线译码器作为16路分配器。它们的使能端作为数据线,其扩展方法同译码器。3线一8线译码器CT74LS138构成的8路数据分配器如图4-6。 (a) 输出原码的接法 (b) 输出反码的接法图4-68路数据分配器A2A0为地址信号输入端;为数据输出端;从使能端STA、中选择一个作为数据输入端D,如或作为数据输入端D时,输出原码;如STA作为数据输入端D时,输出反码。想一想如何测试CT74LS138构成的8选1数据选择器的逻辑功能,画出其测试电路原理图和接线图。第5章整点报时电路的制作与调试学习目标能分析组合逻辑电路的逻辑功能。会按要求制作出组合逻辑电路。能制作并调试整点报时电路。工作任务整点报时电路的制作与调试。整点报时是数字钟最基本的功能之一,即当数字钟显示整点时,应能报时。要求当数字钟的“分”和“秒”计数器计到59分50秒(数字钟电路要求在离整点差10秒)时,驱动音响电路,在每隔1秒音响电路鸣叫一次,每次叫声的持续时间为1秒,10秒钟内自动发出五声鸣叫,前四次为低音500Hz,最后一声为高音1000Hz,即“前四声低,最后一声高”,正好报整点。因此整点报时电路主要由控制门电路和音响电路两部分组成,图5-1所示为整点报时电路的原理图。图5-1整点报时电路图 5.1控制门电路读一读在图5-1所示为整点报时电路,与非门18组成控制门电路。与非门1、3、5的输入信号Q4、Q3、Q2、Q1,分别表示“分十位”、“分个位”、“秒十位”和“秒个位”的状态,下标中D、C、B、A分别表示组成计数器的四个触发器的状态。想一想根据图5-1所示的整点报时电路,写出Y1、Y2、Y3、Y4的逻辑表达式,并将其化简为最简与或表达式。Y1=;Y2=;Y3=;Y4=。读一读数字钟电路要求在59分51秒、53秒、55秒、57秒和59秒时各鸣叫一次。则当计数器计数到59分50秒时,分、秒计数器的状态应为:QD4QC4QB4QA4=0101 (分十位)QD3QC3QB3QA3=1001 (分个位)QD2QC2QD2QA2=0101 (秒十位)QD1QC1QB1QA1=0000 (秒个位)此时要求音响电路工作,计数器状态的变化仅发生在59分50秒至59分59秒之间。因此,只有秒个位的状态发生变化,而其它计数器的状态无须变化,所以可保持QC4=QA4=QD3=QA3=QC2=QA2=1不变。将它们相与,即Y2=QC4·QA4·QD3·QA3·QC2·QA2=1 。将此信号作为与门5、6的控制信号。想一想由图5-1所示的整点报时电路可以看出:Y5=。可见要使Y5=1,在Y2=1(即在59分50秒时)不变的前提下有以下两种情况:(1) 当QD1QA1=1时(即QD1QC1QB1QA1=1001,59秒)使f1(1kHz)信号有效,发出的声音。(2) 当时(即QD1=0、QA1=1,小于59秒的奇数秒:51、53、55、57)信号有效,发出的声音。 5.2音响电路读一读图5-1中音响电路采用射极输出器,推动8的喇叭,三极管基极串接1k限流电阻,是为了防止电流过大损坏喇叭,集电极串接51限流电阻,三极管选用8050型高频小功率管。当Y5端为高电平时,三极管T导通,有电流流经喇叭,使之发出鸣叫声。通过以上分析可知,当计时至 59分51、53、55、57秒时,频率为500Hz的信号通过喇叭,当计时至59分59秒时,频率为1000Hz的信号通过喇叭,因而发出“四低一高”的声音,音响结束正好为59分60秒。 5.3整点报时电路的制作与调试做一做图5-2整点报时电路接线图表5-1整点报时时电路制作元件清单序号品名型号/规格数量配件图号实测情况1数字集成电路CC40111U112数字集成电路CC40122U12、U1331/4W电阻1k1R4241/4W电阻511

    注意事项

    本文(524555597毕业设计(论文)多功能数字钟的设计与仿真.doc)为本站会员(仙人指路1688)主动上传,三一办公仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知三一办公(点击联系客服),我们立即给予删除!

    温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载不扣分。




    备案号:宁ICP备20000045号-2

    经营许可证:宁B2-20210002

    宁公网安备 64010402000987号

    三一办公
    收起
    展开