欢迎来到三一办公! | 帮助中心 三一办公31ppt.com(应用文档模板下载平台)
三一办公
全部分类
  • 办公文档>
  • PPT模板>
  • 建筑/施工/环境>
  • 毕业设计>
  • 工程图纸>
  • 教育教学>
  • 素材源码>
  • 生活休闲>
  • 临时分类>
  • ImageVerifierCode 换一换
    首页 三一办公 > 资源分类 > DOCX文档下载  

    模8计数器verilog报告.docx

    • 资源ID:3600848       资源大小:37.67KB        全文页数:3页
    • 资源格式: DOCX        下载积分:6.99金币
    快捷下载 游客一键下载
    会员登录下载
    三方登录下载: 微信开放平台登录 QQ登录  
    下载资源需要6.99金币
    邮箱/手机:
    温馨提示:
    用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)
    支付方式: 支付宝    微信支付   
    验证码:   换一换

    加入VIP免费专享
     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。
    5、试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。

    模8计数器verilog报告.docx

    模8计数器verilog报告实验名称 模8计数器 姓名:xxx 班级:xxx 学号:xxxxx 报告日期:xxxxxx 1.实验目的 练习在modelsim下编写verilog程序,熟悉modelsim运行过程,并学会用verilog编写一个模八计数器。 2.实验任务 编写一个模值为八的计数器的功能模块实现模为八带清零端的;并且编写一激励模块来测试该模块。 3.实验内容及步骤 3.1 实验内容 编写模8计数器模块及激励模块 3.2 本次所实现的功能描述 模8计数器有两个输入端,分别为 clock ,和clear,一个输出端Q用来周期性的显示。 Clock:时钟信号,当上升沿到来时,计数器自动加一。 Clear:异步清零端,低电平到来时计数器自动清零。 Q:输出端,从000-111共八个状态。 3.3 本次实验的设计方案 带有异步清零端的模8计数器共有8个状态,所以输出端Q只需要三位共八个状态。还需要一个输入端来输入时钟信号,另一个输入端来输入清零信号。 模8计数器的状态转移图如下: 000 001 010 011 111 110 101 100 clock Clear 具体方案如下: 模 8 计 数 器 Q 1进入modelsim后点击file -> new ->project.之后出现一个建立工程的对话框,键入counter_8工程名后,再在下面路径添加一个自己的文件夹。确认后会弹出一个对话框,点击creat New File,在工程conuter_8下建立两个文件分别叫做counter_8的功能模块文件和test_counter_8的测试激励模块文件。 2双击进入文件后编写程序 3编译,如果程序出错对程序进行修改。之后再编译,编译成功后点击simulate进行仿真。. 4观察仿真结果是否符合事先的设计。不符合继续修改程序。 模8计数器的功能模块如下: module counter_8(clock,clear,q); input clock,clear; output2:0 q; reg2:0 q; always (posedge clock or negedge clear) begin if(!clear) q<=0; else q <= q +1; end endmodule 测试激励如下: module test_counter8; reg clk,clr; wire2:0 q; counter_8 counter(.clock(clk),.clear(clr),.q(q); initial clk = 0; always #100 clk = clk; initial begin clr = 0; #50 clr = 1; #200 clr = 0; #50 clr = 1; end initial $monitor($time,"clear= %b,clock= %b,q= %b",clr,clk,q); endmodule 3.4 本次实验设计的结果 测试结果波形如下: 测试输出结果如下; 4.实验总结 这是第二次用modelsim编写程序,使用方面还不熟练,总是不知道点哪里。之后慢慢的试,同时摸索着终于可以简单的使用了。 在程序编写方面,这个程序不难,因为以前学过C语言,所以在编写程序方面问题不是很大。但是verilog不同于C语言一个很大的方面就是端口的链接要求比较严格,例如一开始我把测试激励的输出申明成了reg类型的就不行,后来改成了wire类型才对。而且verilog还得自己编写激励来测试。 Verilog很好,以后一定要学号。

    注意事项

    本文(模8计数器verilog报告.docx)为本站会员(小飞机)主动上传,三一办公仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知三一办公(点击联系客服),我们立即给予删除!

    温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载不扣分。




    备案号:宁ICP备20000045号-2

    经营许可证:宁B2-20210002

    宁公网安备 64010402000987号

    三一办公
    收起
    展开