欢迎来到三一办公! | 帮助中心 三一办公31ppt.com(应用文档模板下载平台)
三一办公
全部分类
  • 办公文档>
  • PPT模板>
  • 建筑/施工/环境>
  • 毕业设计>
  • 工程图纸>
  • 教育教学>
  • 素材源码>
  • 生活休闲>
  • 临时分类>
  • ImageVerifierCode 换一换
    首页 三一办公 > 资源分类 > DOC文档下载  

    数电课程设计篮球竞赛30s计时器.doc

    • 资源ID:3287396       资源大小:309.50KB        全文页数:8页
    • 资源格式: DOC        下载积分:8金币
    快捷下载 游客一键下载
    会员登录下载
    三方登录下载: 微信开放平台登录 QQ登录  
    下载资源需要8金币
    邮箱/手机:
    温馨提示:
    用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)
    支付方式: 支付宝    微信支付   
    验证码:   换一换

    加入VIP免费专享
     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。
    5、试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。

    数电课程设计篮球竞赛30s计时器.doc

    数字电路课程设计报告题目:篮球竞赛30s计时器 专业: 自动化 一 设计目的为了巩固课本所学知识,培养动手能力和实际解决问题的能力,加深对课堂知识的理解和运用,进一步学习和熟悉各种常用芯片的规格和使用,能掌握电路的组装和基本问题的排除。 二 设计要求和设计指标(1)具有30s计时功能,并且能够实时显示计数结果(2)设有外部操作开关,控制计数器实现直接清零、启动以及暂停/连续工作等操作。(3)计时器为30s递减计时间隔为1s。(4)计时器递减计时到零时,数码显示器不能灭灯,同时发出光电报警信号三 总体框图设计计数器秒脉冲发生器译码显示计数器秒脉冲发生器 外部操作开关报警电路控制电路图1-1 30秒计时器系统设计框图四 功能模块设计和原理说明4.1秒脉冲发生器用555集成电路组成多谐振荡电路为系统提供时钟秒脉冲。555定时器应用为多谐振荡电路时,当电源接通Vcc通过电阻R1、R2向电容C充电,其上电压按指数规律上升,当u上升至2/3Vcc,会使比较器C1输出翻转,输出电压为零,同时放电管T导通,电容C通过R2放电;当电容电压下降到1/3Vcc,比较器C2工作输出电压变为高电平,C放电终止,Vcc通过R1、R2又开始充电;周而复始,形成振荡。则其振荡周期与充放电时间有关,也就是与外接元件有关,不受电源电压变化影响。 公式计算:T1=(R1+R2)Cln2;T2=R2Cln2;振荡周期T = T1+T2=0.7(R1+2R2)C =1(s) 若取C=10F,结合实际选取电阻为R1=5.1K,R2=4.7K。48162357R1R2C10uf555Uo0.1uF10uF4.7K5.1K图2-1 555多谐振荡电路图暂停续NE555为8脚时基集成电路,各脚主要功能(集成块图在下面) 1地 GND 2触发 3输出 4复位 5控制电压 6门限(阈值) 7放电 8电源电压VCC4.2 计数电路 计数电路选用两片中规模集成电路74LS192进行设计,74LS192是十进制计数器,具有“异步清零”和“异步置数”功能,且有进位和借位输出端。两片74LS192构成预置数的三十进制递减计数器,计数器十位接成三进制,计数器个位接成十进制,置数端A、B、C、D通过开关接高低电平,若接高电平可进行其他置数;此计数器预置数为(0011 0000)=(30)10,只有当低位端发出错位脉冲,高位计数器才做减计数。1片74LS192构成1秒减计数电路(即个位)。74LS192的引脚图和功能表如图所示。它的计数原理是:使加计数脉冲信号引脚CPU=1,计数脉冲加入个位74LS192引脚CPD脚,当减计数到零时,个位 74LS192的端发出错位脉冲,使十位计数器减计数,当高、低位计数器处于全零时,CPD(DWN)端的输入时钟脉冲作用下,计数器再次进入下次循环减计数。图2-2 74LS192引脚图引出端符号 TCD 错位输出端(低电平有效)TCU 进位输出端(低电平有效) CPD 减计数时钟输入端(上升沿有效) CPU 加计数时钟输入端(上升沿有效) MR 异步清除端 P0P3 并行数据输入端 PL 异步并行置入控制端(低电平有效) Q0Q3 输出端表1 74LS192功能表输出输入CRLDCPU待添加的隐藏文字内容2CPDP3P2P1P0Q3Q2Q1Q01XXXXXXX000000XXdcbadcba011XXXX加计数011XXXX减计数4.3 译码显示电路此模块主要是由74LS48译码器和共阴极七段LED显示器组成,通过计数器加到译码器,从而实现共阴极七段LED显示器从30递减到零的计数显示功能。1. 74LS48是七段显示译码器,其管脚图如下图2-3所示。现将各管脚功能介绍一下: A、B、C、D是BCD码的输入端;a,b,c,d,e,f,g是输出端; 试灯输入端:低电平有效。当0时,数码管的七段应全亮,与输入的译码信号无关。本输入端用于测试数码管的好坏; 动态灭零输入端:低电平有效。当1、0、且译码输入为0时,该位输出不显示,即0字被熄灭;当译码输入不全为0时,该位正常显示。本输入端用于消隐无效的0。如数据0034.50可显示为34.5; 灭灯输入/动态灭零输出端:这是一个特殊的端钮,有时用作输入,有时用作输出。当作为输入使用,且0时,数码管七段全灭,与译码输入无关。当作为输出使用时,受控于和:当1且0时,0;其它情况下1。本端钮主要用于显示多位数字时,多个译码器之间的连接。本设计将、都置高电平。图2-3 74LS48管脚图A-D 译码地址输入端 BI/RBO 消隐输入(低电平有效)/脉冲消隐输出(低电平有效) LT 灯测试输入端(低电平有效)RBI 脉冲消隐输入端(低电平有效) a-g 译码地址 输出端输入端输出端字型LTRBIDCBABI/RBOabcdefg1100001111111001x00011011000011x00101110110121x00111111100131x01001011001141x01011101101151x01101001111161x01111111000071x10001111111181x1001111100119Xxxxxx00000000灭灯10000000000000灭零0xxxxx11111111试灯图2-3 74LS48真值表2.共阴极七段LED显示器是较常用的显示数码管,但在使用时要注意的是:看清楚自己用的数码管是共阴极还是共阳极的,最好在使用前用万电用表测一下它的极性,其管脚图如下图2-4所示,如果为共阴极的,其管脚COM端接地;如果为共阳极的,起管脚COM段要接高电平。 图2-4 共阴极七段LED显示器管脚图五 主要元器件的选择数码管显示器2个,74LS48,74LS192各2片,74LS00,74LS04各1片,发光二极管1个,电阻3个六 总电路图程序说明首先所有开关都是闭合,打开KEY1,从30s开始递减,间隔为1s。打开KEY2,计时暂停,闭合继续计时。打开KEY3,清零。七 本设计改进建议开关没有设置防抖震电路,可能会引起毛刺。八. 总结(感想和心得等)

    注意事项

    本文(数电课程设计篮球竞赛30s计时器.doc)为本站会员(文库蛋蛋多)主动上传,三一办公仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知三一办公(点击联系客服),我们立即给予删除!

    温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载不扣分。




    备案号:宁ICP备20000045号-2

    经营许可证:宁B2-20210002

    宁公网安备 64010402000987号

    三一办公
    收起
    展开