欢迎来到三一办公! | 帮助中心 三一办公31ppt.com(应用文档模板下载平台)
三一办公
全部分类
  • 办公文档>
  • PPT模板>
  • 建筑/施工/环境>
  • 毕业设计>
  • 工程图纸>
  • 教育教学>
  • 素材源码>
  • 生活休闲>
  • 临时分类>
  • ImageVerifierCode 换一换
    首页 三一办公 > 资源分类 > DOCX文档下载  

    数字电子技术基础实.docx

    • 资源ID:3111119       资源大小:38.53KB        全文页数:6页
    • 资源格式: DOCX        下载积分:6.99金币
    快捷下载 游客一键下载
    会员登录下载
    三方登录下载: 微信开放平台登录 QQ登录  
    下载资源需要6.99金币
    邮箱/手机:
    温馨提示:
    用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)
    支付方式: 支付宝    微信支付   
    验证码:   换一换

    加入VIP免费专享
     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。
    5、试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。

    数字电子技术基础实.docx

    数字电子技术基础实实验四 集成触发器 实验时间: 实验时数:2学时 实验目的: 掌握触发器的性质,及触发器逻辑功能,触发方式; 掌握触发器电路的测试方法; 了解不同逻辑功能的触发器相互转换的方法。 实验器材: 1数字实验箱 274LS00 二输入端四与非门 2片 CC4027 双上升沿J-K触发器 1片 实验原理: 1基本RS触发器原理图: 实验难点: 灵活运用不同逻辑功能的触发器进行相互转换。 2CC4027 引脚图: 3触发器的转换 实验内容: 1用74LS00芯片中的两个双输入与非门构成一个基本RS触发器,在基本触发器R、S输入端加入不同的逻辑电平,记录其输出Q、Q状况,验证其逻辑功能。 2验证JK触发器的逻辑功能,自制表格记录数据,并分析JK端加入不同的逻辑电平时的逻辑功能。CP端加单脉冲。 3将JK触发器转换成T触发器和D触发器,画出连线图,以表格记录数据,验证其逻辑功能。 实验重点: 1 各种触发器的逻辑功能及使用方法。 实验五 计数、译码、显示电路 实验时间: 实验时数:4学时 实验目的: 熟悉常用中规模计数器的逻辑功能; 掌握常用时序电路分析、设计及测试方法; 掌握计数、译码、显示电路的工作原理及其应用; 训练独立进行试验的技能。 实验器材: 1数字实验箱 274LS00 二输入端四与非门 2片 74LS90 异步二五十进制计数器 1片 CC4027 双上升沿J-K触发器 2片 74LS48 显示译码器 2片 共阴极七段显示器 2片 实验原理: 174LS90引脚图: 构成任意进制计数器原理图: 2 274LS290、74LS247及546R构成的计数、译码、显示实验如图: 实验内容: 1用JK触发器构成异步二进制计数器,画出电路连接图,测试逻辑功能,并自制表格进行记录。其中CP端选用手动单脉冲。 2用74LS290构成8421 BCD码的十进制计数器,输出经74LS247 BCD七段译码器/驱动器驱动546R七段显示器,用秒脉冲源信号作计数脉冲,观察显示器的变化,验证8421 BCD计数器的计数功能。 3用两片74LS290构成64进制计数器,画出电路连接图,测试逻辑功能,并自制表格进行记录。 实验重点: 常用时序逻辑电路的分析与设计方法。 实验难点: 灵活运用各种中小规模集成电路进行任意时序逻辑电路的设计实现。 3 实验六 数字定时抢答器 实验时间: 实验时数:4学时 实验目的: 此为综合设计类题目。综合运用所学知识,达到灵活运用各种中小规模集成电路进行任意电路的设计实现。学会设计的思想,掌握独立实验的技能。 实验器材: 1数字实验箱 274LS148 8线3线优先编码器 1片 74LS279 四R-S锁存器 1片 74LS00 二输入端四与非门 1片 74LS48 显示译码器 2片 共阴极七段显示器 2片 实验原理: 1数字抢答器总体方框图 如图1所示为总体方框图。 其工作原理为:接通电源后,主持人将开关拨到“清零”状态,抢答器处于禁止状态,编号显示器灭灯,定时器显示设定时间;主持人将开关置“开始”状态,宣布“开始”抢答器工作。 定时器倒计时,扬声器给出声响提示。选手在定时时间内抢答时,抢答器完成:优先判断、编号锁存、编号显示、扬声器提示。当一轮抢答之后,定时器停止、禁止二次抢答、定时器显示剩余时间。 如果再次抢答必须由主持人再次操作"清除"和"开始"状态开关。 4 2抢答器电路设计 设计电路如图2所示。电路选用优先编码器 74LS148 和锁存器 74LS297 来完成。 该电路主要完成两个功能: 一是分辨出选手按键的先后,并锁存优先抢答者的编号,同时译码显示电路显示编号; 二是禁止其他选手按键,其按键操作无效。工作过程:开关S置于"清除"端时,RS触发器的 R、S端均为0,4个触发器输出置0,使74LS148的优先编码工作标志端0,使之处于工作状态。当开关S置于"开始"时,抢答器处于等待工作状态,当有选手将抢答按键按下时,74LS148的输出经RS锁存后,CTR=1,RBO(图中4端) =1,七段显示电路74LS48处于工作状态,4Q3Q2Q=101,经译码显示为“5”。 此外,CTR1,使74LS148 优先编码工作标志端,处于禁止状态,封锁其他按键的输入。当按键松开即按下时,74LS148的 此时由于仍为CTR1,使优先编码工作标志端,所以74LS148仍处于禁止状态,确保不会出二次按键时输入信号,保证了抢答者的优先性。如有再次抢答需由主持人将S开关重新置“清除”然后再进行下一轮抢答。 定时抢答器的总体框图如图: 5 74LS148为8线3线优先编码器,引脚图: 功能表: 6 74LS279为四R-S锁存器,引脚图与功能表如下: 实验内容: 1组装抢答器基本电路,以此来完成如下的基本功能: 同时供8名选手比赛,分别用8个按钮S0 S7表示。 设置一个系统清除和抢答控制开关S,该开关由主持人控制。 抢答器具有锁存与显示功能。即选手按动按钮,锁存相应的编号,并在七段数码管上显示选手号码。选手抢答实行优先锁存,优先抢答选手的编号一直保持到主持人将系统清除为止。 2自行设计表格记录数据,并分析实验数据。 3功能扩展:实现定时、报警等功能的实现。 思考题: 定时抢答器的扩展功能还可以有哪些?举例说明。 实验重点: 综合运用所学知识,达到灵活运用各种中小规模集成电路进行任意电路的设计实现。 7

    注意事项

    本文(数字电子技术基础实.docx)为本站会员(牧羊曲112)主动上传,三一办公仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知三一办公(点击联系客服),我们立即给予删除!

    温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载不扣分。




    备案号:宁ICP备20000045号-2

    经营许可证:宁B2-20210002

    宁公网安备 64010402000987号

    三一办公
    收起
    展开