欢迎来到三一办公! | 帮助中心 三一办公31ppt.com(应用文档模板下载平台)
三一办公
全部分类
  • 办公文档>
  • PPT模板>
  • 建筑/施工/环境>
  • 毕业设计>
  • 工程图纸>
  • 教育教学>
  • 素材源码>
  • 生活休闲>
  • 临时分类>
  • ImageVerifierCode 换一换
    首页 三一办公 > 资源分类 > PPT文档下载  

    第2章 MCS51单片机硬件结构.ppt

    • 资源ID:2933856       资源大小:1.33MB        全文页数:115页
    • 资源格式: PPT        下载积分:8金币
    快捷下载 游客一键下载
    会员登录下载
    三方登录下载: 微信开放平台登录 QQ登录  
    下载资源需要8金币
    邮箱/手机:
    温馨提示:
    用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)
    支付方式: 支付宝    微信支付   
    验证码:   换一换

    加入VIP免费专享
     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。
    5、试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。

    第2章 MCS51单片机硬件结构.ppt

    第2章MCS-51单片机硬件结构本章学习要点,本章主要讲述单片机的硬件结构。通过学习本章内容要求掌握MCS-51单片机内部硬件组成,管脚的定义、功能、作用,熟练掌握单片机各种存储器物理空间配置及内部特殊功能寄存器的定义、作用,掌握单片机的最小系统组成部分。重点与难点:51单片机内部结构、存储空间、I/O端口、时钟电路、复位电路。,2.1概述,单片微型计算机(Single Chip Microcomputer)简称单片机,是指在一块芯片体上集成了中央处理器CPU、随机存储器RAM、程序存储器ROM或EPROM、定时器/计数器、中断控制器以及串行和并行I/O接口等部件,构成一个完整的微型计算机。目前,新型单片机内还有A/D及D/A转换器、高速输入/输出部件、DMA通道、浮点运算等特殊功能部件。由于它的结构和指令功能都是按工业控制要求设计的,特别适用于工业控制及其数据处理场合,因此,确切的称谓是微控制器Microcontroller,单片机只是其习惯称呼。,2.2 MCS-51单片机硬件结构 2.2.1 总体结构,MCS-51系列单片机的内部结构框图如图2-1所示。从图2-1中可看出,MCS-51系列单片机组成结构中包含运算器、控制器、片内存储器、4个I/O口、串行口、定时器/计数器、中断系统、振荡器等功能部件。图中SP是堆栈指针寄存器,PC是程序计数器,PSW是程序状态字寄存器,DPTR是数据指针寄存器。,图2-1单片机的内部结构框图,2.2.2 中央处理器CPU,中央处理器又称CPU,是单片机的核心部件,它决定了单片机的主要功能特性。它由运算部件和控制部件两大部分组成。1.运算部件 运算部件是以算术逻辑单元ALU为核心,包括累加器ACC、寄存器B、暂存器、程序状态字PSW等许多部件。它能实现数据的算术逻辑运算、位变量处理和数据传输操作。2.控制部件 控制部件是单片机的神经中枢,它包括定时和控制电路、指令寄存器、译码器以及信息传送控制等部件。它先以主振频率为基准发出CPU的时序,对指令进行译码,然后发出各种控制信号,完成一系列定时控制的微操作,用来协调单片机内部各功能部件之间的数据传送、数据运算等操作。,2.2.3 单片机的引脚及其功能,MCS-51系列单片机芯片均为40条引脚,HMOS 工艺制造的芯片用双列直插(DIP)方式封装,其引脚示意及功能分类如图2-2所示。各引脚功能说明如下:1.主电源引脚Vcc(40脚):接+5V电源正端。Vss(20脚):接+5V电源地端。2.外接晶体引脚 XTAL1(19脚):接外部石英晶体的一端。在单片机内部,它是一个反相放大器的输入端,这个放大器构成了片内振荡器。XTAL2(18脚):接外部石英晶体的另一端。在单片机内部,它是片内振荡器的反相放大器的输出端。,表2-1 P3口的第二功能,图2-2 51单片机的引脚,3.输入/输出引脚(1)P0口(3932脚):P0.0P0.7统称为P0口。在不接片外存储器或扩展I/O口时,可作为准双向输入/输出口。在接有片外存储器或扩展I/O口时,P0口分时复用为低8位地址总线和双向数据总线。(2)P1口(18脚):P1.0P1.7统称为P1口,可作为准双向I/O口使用。对于52子系列,P1.0与P1.1还有第二功能:P1.0可用作定时器/计数器2的计数脉冲输入端T2,P1.1可用作定时器/计数器2的外部控制端T2EX。(3)P2口(2128脚):P2.0P2.7统称为P2口,一般可作为准双向I/O口使用。在接有外存储器或扩展I/O口且寻址范围超过256字节时,P2口用作高8位地址总线。(4)P3口(1017脚):P3.0P3.7统称为P3口。除作为准双向I/O口使用外,还可以将每一位用于第二功能,且P3口的每一条引脚均可独立定义为第一功能的输入、输出或第二功能的输入、输出。P3口的第2功能如表2-1所示。,4.控制线,(1)ALE/(30脚):地址锁存有效信号输出端。ALE在每个机器周期内输出两个脉冲。在访问片外程序存储器期间,下降沿用于控制锁存P0输出端的低8位地址;在不访问片外程序存储器期间,可作为对外输出的时钟脉冲或用于定时目的。(2)(29脚):片外程序存储器读选通信号输出端,低电平有效。在从外部程序存储器读取指令或常数期间,每个机器周期内该信号两次有效,并通过数据总线P0口读回指令或常数。在访问片外数据存储器期间,PSEN信号将不出现。(3)RST/Vpd(9脚):RST即为RESET,Vpd为备用电源。该引脚为单片机的上电复位或掉电保护端。当单片机振荡器工作时,该引脚上将出现持续两个机器周期的高电平,这时可实现复位操作,使单片机回复到初始状态。上电时,考虑到振荡器有一定的起振时间,该引脚上高电平必须持续10ms以上才能保证有效复位。(4)/Vpp(31脚):为片外程序存储器选通端。该引脚有效(低电平)时,只选用片外程序存储器,否则单片机上电或复位后选用片内程序存储器。,2.2.4 存储器的结构,MCS-51单片机的芯片内部有RAM和ROM两类存储器,其基本结构如图2-3所示。1.MCS-51内部程序存储器 MCS-51的程序存储器用于存放编好的程序和表格常数。8051片内有4 KB的ROM,8751片内有4 KB的EPROM,8031片内无程序存储器。MCS-51的片外最多能扩展64 KB程序存储器,片内外的ROM是统一编址的。如端 保持高电平,8051的程序计数器PC在0000H0FFFH地址范围内(即前4 KB地址)是执行片内ROM中的程序,当PC在1000HFFFFH地址范围时,自动执行片外程序存储器中的程序;当保持低电平时,只能寻址外部程序存储器,片外存储器可以从0000H开始编址。,图2-3 MCS-51单片机存储器结构,MCS-51的程序存储器中有些单元具有特殊功能,使用时应注意。其中一组特殊单元是0000H0002H。系统复位后,(PC)=0000H,单片机从0000H单元开始取指令执行程序。如果程序不从0000H单元开始,应在这三个单元中存放一条无条件转移指令,以便直接转去执行指定的程序。还有一组特殊单元是0003H002AH,共40个单元。这40个单元被均匀地分为5段,作为5个中断源的中断地址区。其中:0003H000AH 外部中断0中断地址区000BH0012H 定时/计数器0中断地址区0013H001AH 外部中断1中断地址区001BH0022H 定时/计数器1中断地址区0023H002AH 串行中断地址区,一般单片机汇编程序执行过程,0000H,0001H,0002H,0003H,0100H,0101H,1000H,1001H,FFFFH,PC,LJMP MAIN,MAIN:,INT0:,中断入口,中断,中断程序,2.MCS-51内部数据存储器(1)内部数据存储器 8051的内部RAM共有256个单元,通常把这256个单元按其功能划分为两部分:低128单元(单元地址00H7FH)和高128单元(单元地址80HFFH)。(2)寄存器区 8051共有4组寄存器,每组8个寄存单元,各组都以R0R7作寄存单元编号。寄存器常用于存放操作数中间结果等。由于它们的功能及使用不作预先规定,因此称之为通用寄存器,有时也叫工作寄存器。4组通用寄存器占据内部RAM的00H1FH单元地址。通用寄存器为CPU提供了就近存储数据的便利,有利于提高单片机的运算速度。此外,使用通用寄存器还能提高编程的灵活性。因此,在单片机的应用编程中应充分利用这些寄存器,以简化程序设计,提高程序运行速度。,单片机内部数存空间分配,低128单元,高128单元,00H(R0),通用寄存器,1FH(R7),01H(R1),位寻址区,20H,2FH,21H,30H,7FH,31H,用户RAM区(堆栈),80H,FFH,81H,07H,01H,00H,7FH,78H,在任一时刻,CPU只能使用其中的一组寄存器,并且把正在使用的那组寄存器称之为当前寄存器组。到底是哪一组,由程序状态字寄存器PSW中RS1、RS0位的状态组合来决定,其对应关系如表2-2所示。,表 2-2 RS1、RS0与片内工作寄存器组的对应关系,(3)位寻址区 内部RAM的20H2FH单元,既可作为一般RAM单元使用,进行字节操作,也可以对单元中每一位进行位操作,因此把该区称之为位寻址区。位寻址区共有16个RAM单元,共128位,地址为00H7FH,其对应关系如表2-3所示。MCS-51具有布尔处理机功能,这个位寻址区可以构成布尔处理机的存储空间。这种位寻址能力是MCS-51的一个重要特点。(4)用户RAM区 在内部RAM低128单元中,通用寄存器占去32个单元,位寻址区占去16个单元,剩下80个单元,这就是供用户使用的一般RAM区,其单元地址为30H7FH。对用户RAM区的使用没有任何规定或限制,但在一般应用中常把堆栈设在此区中。(5)内部数据存储器高128单元 内部RAM的高128单元是供给专用寄存器使用的,其单元地址为80HFFH。因这些寄存器的功能已作专门规定,故称之为专用寄存器(Special Function Register),也可称为特殊功能寄存器。,表2-3 字节地址与位地址之间的对应关系,3.特殊功能寄存器SFR 特殊功能寄存器又称为专用寄存器,用于控制、管理片内算术逻辑部件、串行I/O口、并行I/O口、定时器/计数器、中断系统等功能模块的工作。在51系列单片机中,各专用寄存器(PC除外)与片内RAM统一编址,且作为直接寻址字节,可直接寻址。除PC外,51系列有18个专用寄存器,其中3个为双字节寄存器,共占用21个字节;52子系列有21个专用寄存器,其中5个为双字节寄存器,共占用26个字节。按地址排列的各种特殊功能寄存器名称、表示符、地址等如表2-4所示。其中有11个专用寄存器可以位寻址,它们字节地址的低半字节都为0H或8H(即可位寻址的特殊功能寄存器的字节地址具有能被8整除的特征),共有可寻址位1185(未定义)=83位。在表2-4中也显示 了这些位的地址与位名称。现把其中部分寄存器简单介绍如下:,表2-4特殊功能寄存器名称、表示符、地址一览表,C/,C/,C/,C/,C/,C/,(1)程序计数器(PCProgram Counter)PC是一个16位的计数器,它的作用是控制程序的执行顺序。PC有自动加1功能,从而实现程序的顺序执行。PC没有地址,是不可寻址的,因此用户无法对它进行读写,但可以通过转移、调用、返回等指令改变其内容,以实现程序的转移。因地址不在SFR(专用寄存器)之内,一般不计作专用寄存器。(2)累加器(ACCAccumulator)累加器为8位寄存器,是最常用的专用寄存器,功能较多,地位重要。它既可用于存放操作数,也可用来存放运算的中间结果。MCS-51单片机中大部分单操作数指令的操作数就取自累加器,许多双操作数指令中的一个操作数也取自累加器。(3)B寄存器 B寄存器是一个8位寄存器,主要用于乘除运算。乘法运算时,B存乘数。乘法操作后,乘积的高8位存于B中,除法运算时,B存除数。除法操作后,余数存于B中。此外,B寄存器也可作为一般数据寄存器使用。,(4)程序状态字(PSWProgram Status Word)程序状态字是一个8位寄存器,用于存放程序运行中的各种状态信息。其中有些位的状态是根据程序执行结果,由硬件自动设置的,而有些位的状态则是用软件方法设定。PSW的位状态可以用专门指令进行测试,也可以用指令读出。一些条件转移指令将根据PSW有些位的状态,进行程序转移。PSW(字节地址D0H)的各位定义如下:PSW.7 PSW.6 PSW.5 PSW.4 PSW.3 PSW.2 PSW.1 PSW.0 除PSW.1位保留未用外,其余各位的定义及使用如下:CY(PSW.7)进位标志位。CY是PSW中最常用的标志位。其功能有二:一是存放算术运算的进位标志,在进行加或减运算时,如果操作结果的最高位有进位或借位时,CY由硬件置“1”,否则清“0”;二是在位操作中,作累加位使用。,AC(PSW.6)辅助进位标志位。在进行加减运算中,当低4位向高4位进位或借位时,AC由硬件置“1”,否则AC位被清“0”。在BCD码调整中也要用到AC位状态。F0(PSW.5)用户标志位。这是一个供用户定义的标志位,需要利用软件方法置位或复位,用以控制程序的转向。RS1和RS0(PSW.4,PSW.3)寄存器组选择位。它们被用于选择CPU当前使用的通用寄存器组。通用寄存器共有4组,其对应关系如下:00:0组 01:1组 10:2组 11:3组 OV(PSW.2)溢出标志位。在带符号数加减运算中,OV=1表示加减运算超出了累加器A所能表示的符号数有效范围(-128+127),即产生了溢出,因此运算结果是错误的。OV=0表示运算正确,即无溢出产生。P(PSW.0)奇偶标志位。表明累加器A中内容的奇偶性。如果A中有奇数个“1”,则P置“1”,否则置“0”。凡是改变累加器A中内容的指令均会影响P标志位。此标志位对串行通信中的数据传输有重要的意义。在串行通信中常采用奇偶校验的方法来校验数据传输的可靠性。,(5)数据指针(DPTR)数据指针为16位寄存器。编程时,DPTR既可以按16位寄存器使用,也可以按两个8位寄存器分开使用,即:DPH,DPTR高位字节,DPL,DPTR低位字节。DPTR通常在访问外部数据存储器时作地址指针使用。由于外部数据存储器的寻址范围为64 KB,故把DPTR设计为16位。(6)堆栈指针(SPStack Pointer)堆栈是一个特殊的存储区,用来暂存数据和地址,它是按“先进后出”的原则存取数据的。堆栈共有两种操作:进栈和出栈。由于MCS-51单片机的堆栈设在内部RAM中,因此SP是一个8位寄存器。系统复位后,SP的内容为07H,从而复位后堆栈实际上是从08H单元开始的。但08H1FH单元分别属于工作寄存器13区,若程序要用到这些区,最好把SP值改为1FH或更大的值。,2.3 时钟与复位,时序就是CPU总线信号在时间上的顺序关系。CPU控制其实质上是一个复杂的同步时序电路,所有工作都是在时钟信号控制下进行的。每执行一条指令,CPU的控制器都要发出一系列特定的控制信号,这些控制信号在时间上的相互关系就是CPU的时序。CPU发出的时序控制信号有两大类。一类是用于单片机内部协调控制的,但对用户来说,并不直接接触这些信号,可以不必了解太多。另一类时序信号是通过单片机控制总线对片外的各种IO接口、RAM、EPROM等芯片工作的协调控制,对于这部分时序信号用户应该关心。,2.3.1 时钟输入,MCS-51 单片机芯片内部设有一个反向放大器所构成的振荡器,XTAL1 和XTAL2分别为振荡电路的输入端和输出端,时钟可以由内部或外部产生。内部时钟电路如图2-4(a)所示。在XTAL1和XTAL2引脚上外接定时元件,内部振荡电路就产生自激振荡。定时元件通常是用石英晶体和电容组成的并联谐振回路。晶振频率可以在1.2MHz到12MHz之间选择,通常选择为6MHz,C1、C2电容值取5Pf30Pf,电容的大小可起频率微调的作用。外部时钟电路如图2-4(b)所示,XTAL1接地,XTAL2接外部振荡器,对外部振荡器信号无特殊要求,只需保证脉冲宽度,一般频率为低于12MHz的方波信号。,图2-4 时钟电路,2.3.2 单片机工作的基本时序,计算机在执行指令时,是将一条指令分解为若干基本的微操作。这些微操作对应的脉冲信号在时间上的先后次序称为计算机的时序。MCS-51单片机的时序由下面四种周期构成。,振荡周期:振荡脉冲的周期。状态周期:两个振荡周期为一个状态周期,也称为时钟周期,用S表示。两个振荡周期作为两个节拍分别为节拍P1和节拍P2。在状态周期的前半周期P1有效时,通常完成算术逻辑操作;在后半周期P2有效时,一般进行内部寄存器之间的传输。机器周期:一个机器周期包含6个状态周期,用S1、S2、S6表示,共12个节拍,依次可表示为S1P1、S1P2、S2P1、S2P2、S6P1、S6P2。指令周期:执行一条指令所占用的全部时间,它以机器周期为单位。MCS-51系列单片机除乘法、除法指令是4周期指令外,其余都是单周期指令和双周期指令。若用12MHZ晶振,则单周期指令和双周期指令的指令周期时间分别为1s和2s,乘法和除法指令为4s.周期指令的CPU 时序如图2-5所示,指令的运算速度与指令所包含的机器周期有关,机器周期数越少的指令执行速度越快。MCS-51单片机通常可以分为单周期指令、双周期指令和四周期指令等三种。四周期指令只有乘法和除法指令两条,其余均为单周期和双周期指令。单片机执行任何一条指令时都可以分为取指令阶段和执行指令阶段。,2.3.3 单片机的复位,单片机复位是使CPU和系统中的其它功能部件都处在一个确定的初始状态,并从这个状态开始工作,无论是在单片机刚开始接上电源时,还是断电后或者发生故障后都要复位。单片机复位的条件是:必须使RST/VPD 或RST引(9)加上持续两个机器周期(即24个振荡周期)的高电平。单片机常见的复位电路如图2-5(a),(b)所示。图2-5(a)为上电复位电路,它是利用电容充电来实现的。在接电瞬间,RESET端的电位与VCC相同,随着充电电流的减少,RESET的电位逐渐下降。只要保证RESET为高电平的时间大于两个机器周期,便能正常复位。图2-5(b)为按键复位电路。若要复位,只需按图2-5(b)中的RESET键,此时电源VCC经电阻R1、R2分压,在RESET端产生一个复位高电平。,图2-7 单片机的复位(a)上电复位电路;(b)按键复位电路,表2-5内部各专用寄存器复位后状态,复位后,内部各专用寄存器状态如下表所示:,SP值为07H,表明堆栈底部在07H。一般需重新设置SP值。P0-P3口值为FFH。P0-P3口用作输入口时,必须先写入“1”。单片机在复位后,已使P0-P3口每一端线为“1”,为这些端线用作输入口做好了准备。,2.4 并行输入/输出接口,MCS-51系列单片机有4个8位并行输入/输出接口:P0、P1、P2和P3口。这4个口既可以并行输入或输出8位数据,又可以按位使用,即每一位均能独立作输入或输出用。每个口虽功能有所不同,但都具有1个锁存器(即特殊功能寄存器P0P3)、1个输出驱动器和2个(P3口为3个)三态缓冲器。,2.4.1 P0口的结构与功能,1.P0口结构 P0口是一个三态双向口,可作为地址/数据分时复用口,也可作为通用I/O接口。其1位的结构原理如图2-8所示。P0口由8个这样的电路组成。锁存器起输出锁存作用,8个锁存器构成了特殊功能寄存器P0;场效应管(FET)V1、V2组成输出驱动器,以增大带负载能力:三态门1是引脚输入缓冲器;三态门2用于读锁存器端口;与门3、反相器4及模拟转换开关构成了输出控制电路。,图2-8 P0口1位结构图,2.地址/数据分时复用功能 当P0口作为地址/数据分时复用总线时,可分为两种情况:一种是从P0口输出地址或数据,另一种是从P0口输入数据。在访问片外存储器时,需从P0口输出地址或数据信号,这时控制信号应为高电平“1”,转换开关MUX把反相器4的输出端与V1接通,同时把与门3打开。当地址或数据为“1”时,经反相器4使V1截止,而经与门3使V2导通,P0.x引脚上出现的相应的高电平“1”;当地址或数据为“0”时,经反相器4使V1导通而V2截止,引脚上出现相应的低电平“0”。这样就将地址/数据的信号输出。3.通用I/O接口功能 当P0口作为I/O口使用,在CPU向端口输出数据时,对应的控制信号为0,转换开关把输出极与锁存器Q端接通,同时与门3输出为0,使V2截止,此时,输出极是漏极开路电路。当写脉冲加在锁存器时钟端CLK上时,与内部总线相连的D端数据取反后出现在Q端,又经输出V1反相,在P0引脚上出现的数据正好是内部总线的数据,当要从P0口输入数据时,引脚信息仍输入缓冲器内部总线。,4.端口操作MCS-51单片机有不少指令可直接进行端口操作,例如:ANL P0,A;(P0)(P0)(A)ORL P0,#data;(P0)(P0)VdataDEL P0;(P0)(P0)1 这些指令的执行过程分成“读修改写”三步,先将P0口的数据读人CPU,在ALU中进行运算,运算结果再送回P0。执行“读修改写”类指令时,CPU是通过三态门2读回锁存器Q端的数据来代表引脚状态的。如果直接通过三态门1从引脚读回数据,有时会发生错误。例如,用一根口线去驱动一个晶体管的基极,当向此口线输出1时,锁存器Q=1,V2导通驱动晶体管。当晶体管导通后,引脚上的电平被拉到电平(0.7V),因而,若从引脚直接读回来数据,原为1的状态则会错读为0,所以要从锁存器Q端读取数据。,2.4.2 P1口的结构与功能,P1口作为准双向口,其1位的内部结构如图2-9所示。它在结构上与P0口的区别在于输出驱动部分。其输出驱动部分由场效应管V1与内部上拉电阻组成。当其为输出高电平时,可以提供拉电流负载,不必像P0口那样需要外接上拉电阻。P1口只有通用I/O接口一种功能(对51子系列),其输入输出原理特性与P0口作为通用I/O接口使用时一样,请读者自己分析。P1口具有驱动4个LSTTL负载的能力。另外,对于52子系列单片机P1口,P1.0与P1.1除作为通用I/O接口线外,还具有第二功能,即P1.0可作为定时器/计数器2的外部计数脉冲输入端T2,P1.1可作为定时器/计数器2的外部控制输入端T2EX。,图2-9 P1口1位结构图,2.4.3 P2口的结构与功能,P2口也是准双向口,其1位的内部结构如图2-10所示。它具有通用I/O口和高8位地址总线输出两种功能,所以其输出驱动结构比P1口输出驱动结构多了一个模拟转换开关MUX和反相器3。当作为准双向通用I/O口使用时,控制信号使转换开关接向左侧,锁存器Q端经反向器3接V1,其工作原理与P1相同,也具有输入、输出、端口操作三种工作方式,负载能力也与P1相同。当作为外部扩展存储器的高8位地址总线使用时,控制信号使转换开关接向右侧,由程序计数器PC的高8位地址PCH,或数据指针DPTR的高8位地址DPH经反相器3和V1原样呈现在P2口的引脚上,输出高8位地址A8A15。在上述情况下,P2口锁存器的内容不受影响,所以,访问外部存储器结束后,由于转换开关又接至左侧,使输出驱动器与锁存器Q端相连,引脚上将恢复原来的数据。,图2-10 P2口1位结构图,2.4.4 P3口的结构与功能,P3口的1位结构如图2-11所示。它的输出驱动由与非门3、V1组成,比P0、P1、P2口多了一个缓冲器4。P3口除了可作为通用准双向I/O接口外,每一根口线还具有第二功能。当P3口作为通用I/O接口时,第二功能输出线为高电平,使与非门3的输出取决于口锁存器的状态。在这种情况下,P3口仍是一个准双向口,它的工作方式、负载能力均与P1、P2口相同。当P3口作为第二功能(各引脚功能见表2.1)使用时,其锁存器Q端必须为高电平,否则V1管导通,引脚将被箝位在低电平,无法输入或输出第二功能信号。,图2-11 P3口1位结构图,2.5 中断系统2.5.1 中断技术的概述,1.中断的概念 当MCS-51单片机的CPU正在处理某件事情的时候,单片机外部或内部发生的某一事件请求CPU 迅速去处理,于是,CPU暂时终止当前的工作,转到中断服务处理程序处理所发生的事件。中断服务处理程序处理完该事件后,再回到原来被终止的地方,继续原来的工作,这称为中断。如图2-12所示。对事件的整个处理过程,称为中断处理。,如图2-12 中断处理过程,能够实现中断处理功能的部件称为中断系统;产生中断的请求源称为中断请求源(或中断源);中断源向CPU提出的处理请求,称为中断请求(或中断申请)。当CPU暂时终止正在执行的程序,转去执行中断服务程序时,除了硬件自动把断点地址(16位程序计数器PC的值)压入堆栈之外,用户应注意保护有关的工作寄存器、累加器、标志位等信息,这称为保护现场。在完成中断服务程序后,恢复有关的工作寄存器、累加器、标志位内容,这称为恢复现场。最后执行中断返回指令RETI,从堆栈中自动弹出断点地址到PC,继续执行被中断的程序,这称为中断返回。如果没有中断技术,CPU的大量时间可能会浪费在原地踏步的查询操作上,或者采用定时查询,即不论有无中断请求,都要定时去查询。采用中断技术完全消除了CPU在查询方式中的等待现象,大大地提高了CPU的工作效率。,2.中断的特点(1)分时操作,高低速配合。(2)实时处理(3)故障处理,2.5.2 中断源与中断申请标志,MCS-51单片机的中断系统有5个中断请求源,具有2个中断优先级,可实现2级中断服务程序嵌套。每一个中断源可以用软件独立地控制允许中断状态或关中断状态;每一个中断源的中断级别均可用软件来设置。MCS-51的中断系统结构示意图如图2-13所示。,图2-13 MCS-51的中断系统结构示意图,1.中断源 MCS-51中断系统共有5个中断请求源,它们是:外部中断请求0,由P3.2引脚输入,中断请求标志为IE0。外部中断请求1,由P3.3引脚输入,中断请求标志为IE1。定时器/计数器T0溢出中断请求,中断请求标志为TF0。定时器/计数器T1溢出中断请求,中断请求标志为TF1。串行口中断请求,中断请求标志为TI或RI。,2.中断请求标志 这些中断请求源的中断请求标志位分别由特殊功能寄存器TCON和SCON的相应位锁存。TCON为定时器/计数器的控制寄存器,字节地址为88H,可位寻址。该寄存器中既有定时器/计数器T0和T1的溢出中断请求标志位TF1和TF0,也包括了有关外部中断请求标志位IE1与IE0。TCON中各标志位的功能如下:D7 D6 D5 D4 D3 D2 D1 D0,TCON寄存器中与中断系统有关的各标志位的功能如下:(1)IT0选择外部中断请求0为跳沿触发方式还是电平触发方式。(2)IE0外部中断请求0的中断请求标志位。(3)IT1选择外部中断请求1为跳沿触发方式还是电平触发 方式,其意义与IT0类似。(4)IE1外部中断请求1的中断请求标志位。(5)TF0MCS-51片内定时器/计数器T0溢出中断请求标志位。(6)TF1MCS-51片内的定时器/计数器T1的溢出中断请求标志位,功能和TF0类似。(7)TR1(D6)、TR0(D4)这2个位与中断无关,仅与定时器/计数器T1和T0有关。,当MCS-51复位后,TCON被清0,则CPU关中断,所有中断请求被禁止。SCON为串行口控制寄存器,字节地址为98H,可位寻址。SCON的低2位锁存串行口的发送中断和接收中断的中断请求标志TI和RI。SCON中各标志位的功能如下:D7 D6 D5 D4 D3 D2 D1 D0,TI串行口发送中断请求标志位。RI串行口接收中断请求标志位。,2.5.3 中断控制与中断响应,1.中断控制 MCS-51系列单片机的5个中断源都是可屏蔽中断,其中断系统内部设有一个专用寄存器IE,用于控制CPU对各中断源的开放或屏蔽。IE寄存器各位定义如下:D7 D6 D5 D4 D3 D2 D1 D0,IE中各为的功能如下:,(1)EA中断允许总控制位(2)ES串行口中断允许位(3)ET1定时器/计数器T1的溢出中断允许位(4)EX1外部中断1中断允许位(5)ET0定时器/计数器T0的溢出中断允许位(6)EX0外部中断0中断允许位 MCS-51复位以后,IE被清0,所有的中断请求被禁止。,2.中断响应 MCS-51单片机的中断源有两个用户可控的中断优先级,从而可实现二级中断嵌套。中断系统遵循如下三条规则:(1)正在进行的中断过程不能被新的同级或低优先级的中断请求所中断,一直到该中断服务程序结束,返回了主程序且执行了主程序中的一条指令后,CPU才响应新的中断请求。(2)正在进行的低优先级的中断服务程序能被高优先级中断请求所中断,实现两级中断嵌套。(3)CPU同时接收到几个中断请求时,首先响应优先级最高的中断请求。,每个中断源的优先级可通过中断优先级寄存器IP进行设置并管理。IP字节地址B8H,各位定义格式如下:D7 D6 D5 D4 D3 D2 D1 D0,中断优先级寄存器IP各个位的含义如下:(1)PS串行口中断优先级控制位(2)PT1定时器T1中断优先级控制位(3)PX1外部中断1中断优先级控制位(4)PT0定时器T0中断优先级控制位(5)PX0外部中断0中断优先级控制位 中断优先级控制寄存器IP的各位都由用户程序置1和清0,MCS51复位以后,IP的内容为0,各个中断源均为低优级中断,若同时到几个同一优先级的中断请求时,哪一个中断请求能优先得到响应,取决于内部的查询顺序。这相当于在同一个优先级内,还同时存在另一个辅助优先级结构,其查询顺序如表2-6所示下:,表2-6中断优先级,2.5.4 中断处理过程,1中断响应 中断响应是CPU对中断源中断请求的响应,包括保护断点和将程序转向中断服务程序的入口地址(通常称矢量地址)。CPU并非任何时刻都响应中断请求,而是在中断响应条件满足之后才会响应。CPU响应中断的条件有:有中断源发出中断请求。中断总允许位EA=1。申请中断的中断源允许。,满足以上基本条件,CPU一般会响应中断,但若有下列任何一种情况存在,则中断响应会受到阻断。CPU正在响应同级或高优先级的中断。当前指令未执行完。正在执行RETI中断返回指令或访问专用寄存器IE和IP的指令。若存在上述任何一种情况,中断查询结果即被取消,CPU不响应中断请求而在下一机器周期继续查询,否则,CPU在下一机器周期响应中断。,中断响应过程包括保护断点和将程序转向中断服务程序的入口地址。首先,中断系统通过硬件自动生成长调用指令(LACLL),该指令将自动把断点地址压入堆栈保护(不保护累加器A、状态寄存器PSW和其它寄存器的内容),然后,将对应的中断入口地址装入程序计数器PC(由硬件自动执行),使程序转向该中断入口地址,执行中断服务程序。MCS-51系列单片机各中断源的入口地址由硬件事先设定。,分配如下:中断源 入口地址外部中断0 0003H定时器T0中断 000BH外部中断1 0013H定时器T1中断 001BH串行口中断 0023H 2个中断入口间只相隔8个字节,一般情况下难以安排下一个完整的中断服务程序。因此,通常总是在中断入口地址处放置一条无条件转移指令,使程序执行转向其它地址存放的中断服务程序。,图2-14中断嵌套流程图,2中断处理 中断处理就是执行中断服务程序。中断服务程序从中断入口地址开始执行,到返回指令“RETI”为止,一般包括两部分内容,一是保护现场,二是完成中断源请求的服务。通常,主程序和中断服务程序都会用到累加器A、状态寄存器PSW及其它一些寄存器,当CPU进入中断服务程序用到上述寄存器时,会破坏原来存储在寄存器中的内容,一旦中断返回,将会导致主程序的混乱。因此,在进入中断服务程序后,一般要先保护现场,然后执行中断处理程序,在中断返回之前再恢复现场。,编写中断服务程序时还需注意以下几点:各中断源的中断入口地址之间只相隔8个字节,容纳不下普通的中断服务程序。因此,在中断入口地址单元通常存放一条无条件转移指令,可将中断服务程序转至存储器的其它任何空间。若要在执行当前中断程序时禁止其它更高优先级中断,需先用软件关闭CPU中断,或用软件禁止响应高优先级的中断,在中断返回前再开放中断。在保护和恢复现场时,为了不使现场数据遭到破坏或造成混乱,一般规定此时CPU不再响应新的中断请求。因此,在编写中断服务程序时,要注意在保护现场前关闭中断,在保护现场后若允许高优先级中断,则应开中断。同样,在恢复现场前也应先关闭中断,恢复之后再开中断。,3中断返回 中断返回是指中断服务完成后,计算机返回原来断开的位置(即断点),继续执行原来的程序。中断返回由中断返回指令RETI来实现。该指令的功能是把断点地址从堆栈中弹出,送回到程序计数器PC,此外,还通知中断系统已完成中断处理,并同时清除优先级状态触发器。特别要注意不能用“RET”指令代替“RETI”指令。,2.6 定时器/计数器,在工业检测、控制中,许多场合都要用到计数或定时功能。例如,对外部脉冲进行计数,产生精确的定时时间等。MCS51单片机内有两个可编程的定时器/计数器T1、T0以满足这方面的需要,两个定时器/计数器都具有定时和计数两种工作模式。,1.计数器工作模式 计数功能是对外来脉冲进行计数。每当计数器的计数输入引脚的脉冲发生负跳变时,计数器加1。2.定时器工作模式 定时器功能也是通过计数器的计数来实现的,不过此时的计数脉冲来自单片机的内部,即每个机器周期产生1个计数脉冲,也就是每经过1个机器周期的时间,计数器加1。这样可以根据计数值计算出定时时间,也可根据定时时间的要求计算出计数器的初值。MCS51单片机的定时器/计数器具有4种工作方式(方式0、方式1、方式2、和方式3),其控制字均在相应的特殊功能寄存器中,通过对它的特殊功能寄存器的编程,用户可方便的选择定时器/计数器2种工作模式和4种工作方式。,2.6.1定时器/计数器T0和T1的结构 1.组成结构 8051单片机内部有两个16位的可编程定时/计数器,称为定时器0(T0)和定时器1(T1),可编程选择即其作为定时器用还是作为计数器用。此外,工作方式、定时时间、计数值、启动、中断请求等都可以由程序设定,其逻辑结构如图2-15所示。,图2-15 8051定时器/计数器逻辑结构图,由图可知,8051定时/计数器由定时器0、定时器1、定时器方式寄存器TMOD和定时器控制寄存器TCON组成。定时器0、定时器1是16位加法计数器,分别由两个8位专用寄存器组成:定时器0由TH0和TL0组成,定时器1由TH1和TL1组成。TL0、TL1、TH0、TH1的访问地址依次为8AH、8BH、8CH、8DH,每个寄存器均可单独访问。定时器0或定时器1用作计数器时,对芯片引脚T0(P3.4)或T1(P3.5)上输入的脉冲计数,每输入一个脉冲,加法计数器加1;其用作定时器时,对内部机器周期脉冲计数,由于机器周期是定值,故计数值确定时,时间也随之确定。TMOD、TCON与定时器0、定时器1通过内部总线及逻辑电路连接,TMOD用于设置定时器的工作方式,TCON用于控制定时器的启动与停止。,2.工作原理 当定时/计数器设置为定时工作方式时,计数器对内部机器周期计数,每过一个机器周期,计数器增1,直至计满溢出。定时器的定时时间与系统的振荡频率紧密相关。当定时/计数器设置为计数工作方式时,外部脉冲的下降沿将触发计数。若前一个机器周期采样值为1,后一个机器周期采样值为0,则计数器加1。计数器对外部输入信号的占空比没有特别的限制,但必须保证输入信号的高电平与低电平的持续时间在一个机器周期以上。当设置了定时器的工作方式并启动定时器工作后,定时器就按被设定的工作方式独立工作,不再占用CPU的操作时间,只有在计数器计满溢出时才可能中断CPU当前的操作。,2.6.2 定时/计数器的方式寄存器和控制寄存器,1.定时/计数器方式寄存器TMOD 定时器/计数器T0、T1都有四种工作方式,可通过程序对TMOD设置来选择。TMOD的低4位用于定时器/计数器0,高4位用于定时器/计数器1。其位定义如下:D7 D6 D5 D4 D3 D2 D1 D0,C/,C/,表2-7 定时器/计数器工作方式,GATE:门控位,用于控制定时器/计数器的启动是否受外部中断请求信号的影响,如果GATE=1,定时器/计数器0的启动受芯片引脚(P3.2)控制,定时器/计数器1的启动受芯片引脚(P3.3)控制;如果GATE=0,定时器/计数器的启动与引脚、无关。一般情况下GATE=0。,2.定时器/计数器控制寄存器TCON TCON控制寄存器,字节地址88H,各位定义如下:D7 D6 D5 D4 D3 D2 D1 D0,TF0(TF1):T0(T1)定时器/计数器溢出中断标志位。TR0(TR1):T0(T1)运行控制位。IE1:外部中断1()请求标志位。IT1:外部中断1触发方式选择位。IE0:外部中

    注意事项

    本文(第2章 MCS51单片机硬件结构.ppt)为本站会员(文库蛋蛋多)主动上传,三一办公仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知三一办公(点击联系客服),我们立即给予删除!

    温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载不扣分。




    备案号:宁ICP备20000045号-2

    经营许可证:宁B2-20210002

    宁公网安备 64010402000987号

    三一办公
    收起
    展开